JPS60123977A - メモリ制御方式 - Google Patents

メモリ制御方式

Info

Publication number
JPS60123977A
JPS60123977A JP58231182A JP23118283A JPS60123977A JP S60123977 A JPS60123977 A JP S60123977A JP 58231182 A JP58231182 A JP 58231182A JP 23118283 A JP23118283 A JP 23118283A JP S60123977 A JPS60123977 A JP S60123977A
Authority
JP
Japan
Prior art keywords
memory
image data
counter
horizontal
vertical
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58231182A
Other languages
English (en)
Inventor
Mamoru Maeda
護 前田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP58231182A priority Critical patent/JPS60123977A/ja
Publication of JPS60123977A publication Critical patent/JPS60123977A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Character Input (AREA)
  • Image Processing (AREA)
  • Memory System (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 双yur団 メモリ内に格納されている画像データを位置交換したう
えで読み出すようにしたメモリ制御方式】 一般に、例えばOCRの前処理として、メモリに格納さ
れている第1図(a)の画像データをその行と列との位
置交換をなした同図(b)のような状態で読み出す必要
がある。従来、このようなメモリ内に格納されている画
像データを位置交換したうえで読み出すために、CPU
によるアドレス計算結果にしたがってメモリから画一像
データの読出しを行なわせるようにしており、そのデー
タ読出しの処理速度が遅く、システムにおけるデータ処
理中のCPUの負担が大きくなってしまっている。
1」グ 本発明は以上の点を考慮してなされたもので、パラメー
タ設定後にメモリに格納された画像データの位置を交換
して読み出す処理を迅速に行なわせることができるよう
にしたメモリ制御方式を提供するものである。
1暖 以下、添付図面を参照して本発明の一実施例について詳
述する。
本発明によるメモリ制御方式にあっては、第2図に示す
ように、2次元構成からなるメモリMに画像データDA
TAの書込み、読出しを行なわせる際、水平および垂直
方向の各アドレスを設定することのできる水平カウンタ
HCおよび垂直カウンタvCを設け、メモリリードMR
DまたはメモリライトMWRの信号によって各カウンタ
HC。
VCにおけるキャリー人力、キャリー出力の方向を制御
することによって画像データ[)ATAのメモリMに対
する書込み位置と読出し位置との交換を行なわせる手段
をとるjうにしている。具体的には、メモリリードM 
RDの信号状態に応じて切換動作するキャリー選択回路
SELを設けて、その切換動作により水平カウンタHC
と垂直カウンタvCとにおける各キャリー入力端とキャ
リー出力側との間の接続切換えを適宜なして1画像デー
タI)Δ’T’ AのメモリMに対する書込み位置と読
出し位置との交換を行なわせるようにしている。またこ
こでは、メモリリードMRDとメモリライトMWRとの
アンド信号を各カウンタHC,VCのクロックに用いる
ようにしている。さらに、メモリライトMWRがメモリ
Mのライトイネーブル信号WEとして用いられるように
なっている。
しかしてこのようなものにあって、いまメモリMに画像
データDATAを書き込む場合には、メモリリードMR
Dがローレベルにあるためにキャリー選択回路SELが
何ら動作することなく、その接点SW1がb側に閉じて
水平カウンタHCのキャリー出力端Coutが垂直カウ
ンタ■Cのキャリー入力端Cinに接続され、またその
接点SW2がb側に閉じて水平カウンタHCのキャリー
入力端Cinがローレベルに保持される。しかしてその
状態にあってメモリライトMWR信号に同期して転送さ
れてきた画像データDATAが1ライン分ごとに水平方
向に走査しながら水平アドレスをインクリメントして、
また垂直方向の走査として1ラインごとの水平走査がな
されるたびに垂直アドレスをインクリメントしてメモリ
Mに書き込まれることになる。
またメモリMから画像データDATAを読み出す場合に
は、メモリリードMRDがハイレベルとなってキャリー
選択回路SELにおけるリレーコイルC0ILが付勢さ
れ、それによりその接点SWlがa側に閉じて垂直カウ
ンタ■Cのキャリー入力端Cjnがローレベルに保持さ
れる。同時にスイッチSW2がa接点側に閉じて水平カ
ウンタHCのキャリー入力端Ci、、が垂直カウンタv
Cのキャリー出力端Coutに接続される。しかしてそ
の状態にあってはメモリMのアクセスが画像データの書
込時とは逆の走査方向となって垂直方向の走査が先に行
なわれるようになり、メモリリードMWR信号に同期し
てメモリMから画像データDA1”Aが1ライン分ごと
に垂直方向に走査しながら垂直ア1くレスをインクリメ
ントして、また水平方向の走査としてlラインごとの垂
直走査が行なわれるたびに水平アドレスをインクリメン
トして読み出されることになる。したがってこのような
メーモリMからの画像データDATAの読出しを行なわ
せることにより、例えば第1図(a)の状態でメモリM
に書き込まれている画像データがそのまま同図(b)に
示すように行と列とが位置交換された状態で読み出され
ることになる。
なお、第3図に示すように、水平および垂直の各カウン
タHC,VCのデータD入力にシステムコントローラか
らアドレスデータを直接ロードさせるとともに、メモリ
Mにランダムアクセス指令を与えるようにすれば、メモ
リMの任意のアドレスから画像データDATAの読出し
を行なわせる通常のランダムアクセス機能をもたせるこ
とができるようになる。また第4図に示すように、参照
レジスタRRと比較器CMPとを設けて、水平および垂
直の各カウンタ1IC,VCから出されるメモリアドレ
スが参照レジスタRRの設定値と等しいかまたは大きく
なったときに各カウンタHC。
VCをクリヤするかまたは初期値をロードすることによ
り、メモリMの走査範囲の指定を行なわせることができ
るようになる。
肱米 以上、本発明によるメモリ制御方式にあっては、メモリ
リードまたはメモリライトの信号によって水平および垂
直の各カウンタにおけるキャリー人力、キャリー出力の
方向を制御することによって画像データのメモリに刻す
る書込み位置と読出し位置との交換を行なわせる手段を
とるようにしたもので、簡単な手段をとるだけでメモリ
に格納されている画像データをそのまま行と列とを位置
交換させた状態で読み出すことができるという優れた利
点を有している。
【図面の簡単な説明】
第1図(a)はメモリに格納されている画像データの状
態を示す図、同図(b)はその画像データの行と列との
位置交換を行なわせたときのデータ状態を示す図、第2
図は本発明によるメモリ制御方式を具体的に実施するた
めの回路構成例を示す図、第3図はメモリのランダムア
クセスを行なわせるための一手段を示すアドレスカウン
タ部分の構成例を示す図、第4図はメモリの走査範囲を
限定するための一手段を示すアドレスカウンタ部分の構
成例を示す図である。 HC・・水平カウンタ ■C・・・垂直カウンタ Mメ
モリ SEL・・キャリー選択回路 RR・・参照レジ
スタ CMP・・・比較器 出願人代理人 鳥井 清 ら11 / 図 tσノ(b) 第2図 第3図 ランダムアクセスI旨全 Mへ 第4図

Claims (1)

    【特許請求の範囲】
  1. メモリに画像データの書込み−、読出しを行なわせる際
    、水平および垂直方向の各アドレスを設定することので
    きる水平カウンタおよび垂直カウンタを設け、メモリリ
    ー1〜またはメモリライトの信号によって各カウンタに
    おけるキャリー人力、キャリー出力の方向を制御するこ
    とによって画像データのメモリに対する書込み位置と読
    出し位置との交換を行なわせる手段をとるようにしたメ
    モリ制御方式。
JP58231182A 1983-12-07 1983-12-07 メモリ制御方式 Pending JPS60123977A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58231182A JPS60123977A (ja) 1983-12-07 1983-12-07 メモリ制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58231182A JPS60123977A (ja) 1983-12-07 1983-12-07 メモリ制御方式

Publications (1)

Publication Number Publication Date
JPS60123977A true JPS60123977A (ja) 1985-07-02

Family

ID=16919603

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58231182A Pending JPS60123977A (ja) 1983-12-07 1983-12-07 メモリ制御方式

Country Status (1)

Country Link
JP (1) JPS60123977A (ja)

Similar Documents

Publication Publication Date Title
JPS5847741B2 (ja) パタ−ン発生器
JPS60123977A (ja) メモリ制御方式
JPH0424912B2 (ja)
JPH04167039A (ja) データ書き込み方式
JP2888062B2 (ja) 情報処理装置
US4316261A (en) Data processing system for a COM
JPS62293452A (ja) メモリic診断回路
JP2884620B2 (ja) ディジタル画像処理装置
JPH05120060A (ja) 障害データ採取方式
JPH0865497A (ja) 画像処理システム
JP2505571B2 (ja) 記憶装置の診断方法
JPH04130917A (ja) 電子ディスク装置
JPH05210566A (ja) メモリ装置及びメモリのデータ読取り/書込み方法
JPH07319720A (ja) プロセッサの系切替え方式
JPS63177236A (ja) デユアルメモリアクセス回路
JPS59136830A (ja) ダイレクトメモリアクセス制御装置
JPH0612329A (ja) Ram書替え方式
JPH04176094A (ja) メモリic
JPH03134750A (ja) Dmaデータ転送装置
JPH07105325B2 (ja) 荷電ビ−ム露光装置
JPS58101359A (ja) 情報フアイルのアクセス方式
JPH03132999A (ja) レジスタ回路
JPH0217549A (ja) データ処理装置
JPH02282867A (ja) 画像処理装置
JPS601706B2 (ja) メモリ制御装置