JPS596545B2 - 構内伝送システムの制御方式 - Google Patents

構内伝送システムの制御方式

Info

Publication number
JPS596545B2
JPS596545B2 JP52057466A JP5746677A JPS596545B2 JP S596545 B2 JPS596545 B2 JP S596545B2 JP 52057466 A JP52057466 A JP 52057466A JP 5746677 A JP5746677 A JP 5746677A JP S596545 B2 JPS596545 B2 JP S596545B2
Authority
JP
Japan
Prior art keywords
computer
transmission system
synchronization signal
stations
time slot
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP52057466A
Other languages
English (en)
Other versions
JPS53142804A (en
Inventor
寿 諸富
好宏 中尾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP52057466A priority Critical patent/JPS596545B2/ja
Publication of JPS53142804A publication Critical patent/JPS53142804A/ja
Publication of JPS596545B2 publication Critical patent/JPS596545B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/42Loop networks
    • H04L12/427Loop networks with decentralised control
    • H04L12/43Loop networks with decentralised control with synchronous transmission, e.g. time division multiplex [TDM], slotted rings

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Selective Calling Equipment (AREA)
  • Debugging And Monitoring (AREA)
  • Safety Devices In Control Systems (AREA)
  • Programmable Controllers (AREA)
  • Small-Scale Networks (AREA)

Description

【発明の詳細な説明】 本発明は伝送路上の計算機の異常を伝送路を通して他の
ステーションに即時に知らせることができる構内伝送シ
ステムの制御方式に関するものである。
一般に工業用プラントなどの構内伝送システムでは制御
用計算機、プラントコントローラ、プロセス入出力ある
いはタイプライタ、キャラクタディスプレイなどのマン
マシンインタフェースなどが数kg〜数十kgの範囲内
に分散されており、一本ないし数本のケーブルで接続さ
れ、ビットシリアルなデータ伝送を行なうものである。
第1図は一般的な構内伝送システムを示す構成図である
同図において、1はループ状の伝送路、2a〜2nはこ
の伝送路1に接続した複数個の送受信用のステーション
、3a〜3nはそれぞれ上記ステーション2a〜2nに
接続する制御用の計算機、プラントコントローラ、プロ
セス入出力あるいはタイプライタ、キャラクタディスプ
レイなどのマシンインターフェースなどの機器、4は所
定の伝送フレームフォーマットを上記伝送路1に一定方
向に巡回させる中央同期装置である。また、第2図は従
来の伝送フレームフォーマットを示す図であり、Pはフ
レーム同期をとるための同期信号、51〜5nはこの同
期信号Pに続く複数個のタイムスロットである。そして
、前記ステーション2a〜2nはあらかじめステーショ
ンごとに割り当てられたタイムスロット51〜5nを使
用してデータの伝送を行なうものである。なお、5はフ
レームフオーマツトを示す。次に、従来の構内伝送シス
テムの制御方式について説明する。
いま、n個のステーシヨン2a〜2nに対しn個のタイ
ムスロツトS1〜SOが割り当てられているとすると、
例えばステーシヨン21nがステーシヨン2nとデータ
の伝送を行なう場合、送信タイムスロツト固定方式にお
いてはタイムスロツトSrnを用いて行ない、受信タイ
ムスロツト固定方式においてはタイムスロツトSnを用
いて行なう。
しかしながら、上記構成に係る構内伝送システムの制御
方式においては、伝送ループに接続されている複数台の
計算機が同一ループ上に接続されている多数の端末を制
御しているため、一台の計算機がダウンした場合、他の
計算機がバツクアツプする必要があるが、ダウンした計
算機が伝送路1を通して他の計算機あるいは端末が接続
されているステーシヨンに知らせることができない欠点
があつた。したがつて、本発明の目的は上述の欠点を除
去し、伝送路上の計算機がダウンしたという情報を伝送
路を通して他のステーシヨンに即時に知らせることが可
能な構内システムの制御方式を提供するものである。
この目的を達成するため、本発明はそれぞれ計算機の正
常あるいは異常状態を指示するビツトを送ることができ
る計算機ステータス用タイムスロツトを前記フレームフ
オーマツトの同期信号と最初のタイムスロツトとの間に
設けるもので、以下実施例を用いて詳細に説明する。
第3図は本発明に係る構内伝送システムの制御方式に用
いる計算機ステータス伝送用タイムスロツトのフオーマ
ツトを示す図である。
同図において、Rはフレーム同期をとるための同期信号
PとタイムスロツトS1との間に設けた計算機ステータ
スを伝送する計算機ステータス用タイムスロツトである
。この計算機ステータスRは例えば伝送路上に4台の計
算機が接続されている場合、4ビツトから構成され、ビ
ツトOの位置は第1計算機の状態を指示し、ビツト1の
位置は第2計算機の状態を指示し、ビツト2の位置は第
3計算機の状態を指示し、ビツト3の位置は第4計算機
の状態を指示する。そして、各ビツト位置の内容がゞビ
の場合は正常を示し、ゞ0″の場合はダウン状態をそれ
ぞれ示す。次に、第3図に示すフオーマツトを用いて本
発明に係る構内伝送システムの制御方式の動作について
第1図を参照して説明する。
まず、計算機が接続されているステーシヨンは計算機の
状態信号(通常はリレー接点信号)を計算機ステータス
用タイムスロツトRに常時乗せる。
したがつて、各ステーシヨン2a〜2nは常にこの計算
機ステータス用タイムスロツトRの各ビツト位置のビツ
ト情報を監視する。そして、伝送路1上のステーシヨン
に接続している計算機がダウンなどの異常状態になつた
とき、このことを検知した信号によつてフリツプフロツ
プの出力位相を反転させる等の方法によつて、前記計算
機ステータス用タイムスロツトRの所定のビツト位置の
ビツト情報をゞ0″にする。したがつて、他の計算機あ
るいは端末が接続されているステーシヨンはこのビツト
情報を受信し、その計算機が異常状態になつたことを知
る。したがつて、あらかじめきめられている他の計算機
が、それらのFhl脚を肩がわりすると共に、異常状態
の計算機の制御下にあつた端末は以降肩がわりされた計
算機が接続されているステーシヨンに情報信号(割込み
信号)を送出する。このように構内伝送システムの自動
的フオールバツクが可能になる。以上詳細に説明したよ
うに、本発明に係る構内伝送システムの制御方式によれ
ば計算機ステータス用タイムスロツトによつて、伝送路
上に接続されたステーシヨンは常に伝送路上の計算機の
状態を即時に知ることができ、計算機システムの自動的
フオールバツクが容易に実現することができるなどの効
果がある。
【図面の簡単な説明】
第1図は一般的な構内伝送システムを示す構成図、第2
図は従来の伝送フレームフオーマツトを示す図、第3図
は本発明に係る構内伝送システムの制御方式に用いる計
算機ステータス伝送用タイムスロツトのフオーマツトを
示す図である。 1・・・・・・伝送路、2a〜2n・・・・・・送受信
用のステーシヨン、3a〜3n・・・・・・マシンイン
ターフエースなどの機器、4・・・・・・中央同期装置
、5・・・・・・フレームフオーマツト、P・・・・・
・同期信号、S1〜Sn・・・・・・タイムスロツト、
R・・・・・・計算機ステータス用タイムスロツト。

Claims (1)

    【特許請求の範囲】
  1. 1 ビットシリアルなデータを伝送するループ状の伝送
    路と、この伝送路上に接続され、フレーム同期をとるた
    めの同期信号とこの同期信号に続きあらかじめステーシ
    ョンごとに割り当てられたn個のタイムスロットからな
    るフレームフォーマットを上記伝送路上に一定方向に巡
    回させる中央同期装置およびn個のデータ送受信用のス
    テーションと、このステーションに接続し端末を制御す
    る計算機とから構成され、前記タイムスロットを前記ス
    テーションに適当に割り当てることによつて任意のステ
    ーション間で情報を伝送するタイムスロット固定方式の
    構内伝送システムにおいて、それぞれの計算機の正常あ
    るいは異常状態を指示するビットを送ることができる計
    算機ステータス用タイムスロットを前記フレームフォー
    マットの同期信号と最初のタイムスロットとの間に設け
    ることにより、各ステーションは伝送路上の計算機の正
    常あるいは異常状態を知ることができるようにし、伝送
    路上の計算機が異常状態となつた時はあらかじめ決めら
    れた他の計算機が異常状態となつた計算機の制御を肩代
    りすることによつて伝送システムの自動的フオールバツ
    クを可能にすることを特徴とする構内伝送システムの制
    御方式。
JP52057466A 1977-05-18 1977-05-18 構内伝送システムの制御方式 Expired JPS596545B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP52057466A JPS596545B2 (ja) 1977-05-18 1977-05-18 構内伝送システムの制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP52057466A JPS596545B2 (ja) 1977-05-18 1977-05-18 構内伝送システムの制御方式

Publications (2)

Publication Number Publication Date
JPS53142804A JPS53142804A (en) 1978-12-12
JPS596545B2 true JPS596545B2 (ja) 1984-02-13

Family

ID=13056451

Family Applications (1)

Application Number Title Priority Date Filing Date
JP52057466A Expired JPS596545B2 (ja) 1977-05-18 1977-05-18 構内伝送システムの制御方式

Country Status (1)

Country Link
JP (1) JPS596545B2 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5620351A (en) * 1979-07-26 1981-02-25 Mitsubishi Electric Corp Data transmitter
JPS57107655A (en) * 1980-12-25 1982-07-05 Fujitsu Ltd Line concentrating connection system
JPS583443A (ja) * 1981-06-30 1983-01-10 Hitachi Denshi Ltd リング形伝送路による構内パケツト通信方式
JPS583442A (ja) * 1981-06-30 1983-01-10 Hitachi Denshi Ltd パケット通信方式
JPS58197505A (ja) * 1982-05-13 1983-11-17 Yamatake Honeywell Co Ltd 複合型プロセス制御装置
JPS6316742A (ja) * 1986-07-09 1988-01-23 Mitsubishi Electric Corp 通信制御方式
JP2719179B2 (ja) * 1989-03-20 1998-02-25 株式会社アマダ 複合曲げ加工方法

Also Published As

Publication number Publication date
JPS53142804A (en) 1978-12-12

Similar Documents

Publication Publication Date Title
US3839707A (en) Fault-alarm and control for a microwave communication network
US3633166A (en) Data transmission method and serial loop data transmission system
EP0079468B1 (en) Direct memory access method for use with a multiplexed data bus
EP0028440B1 (en) A circuit for handling conversation data in a distributed processing telex exchange
EP0028439B1 (en) A distributed processing telex exchange
EP0435037A2 (en) Master slave industrial token passing network
EP0028438B1 (en) An apparatus for generating telex signaling sequences in a distributed processing telex exchange
WO1991014324A1 (en) Method and communication system for the bit-serial exchange of data
JPS596545B2 (ja) 構内伝送システムの制御方式
US4720828A (en) I/o handler
EP0044218B1 (en) Data communication system
EP0156654B1 (en) Control method for a half-duplex data transmission system
EP0093578B1 (en) Communications system
JPS596544B2 (ja) 構内伝送システムの制御方式
JPS5846096B2 (ja) 構内伝送システムの制御方式
JPH0644763B2 (ja) デ−タ転送方式
JPS6340079B2 (ja)
JPH01152838A (ja) 高速データ収集方式および高速端末監視方式
JPS6365509A (ja) 数値制御装置のデ−タ伝送装置
JPS6225531A (ja) ル−プデ−タリンクシステムのモニタ方法
JPS61111041A (ja) 通信制御装置によるポ−リング制御方式
JPS62154830A (ja) 通信回線スケジユ−リング方式
JPS61214638A (ja) 中央集中監視方法
JP2000295254A (ja) データ伝送装置
JPH0783310B2 (ja) Mca制御局の監視装置