JPS596012Y2 - シンセサイザ−受信機のafc回路 - Google Patents

シンセサイザ−受信機のafc回路

Info

Publication number
JPS596012Y2
JPS596012Y2 JP5617879U JP5617879U JPS596012Y2 JP S596012 Y2 JPS596012 Y2 JP S596012Y2 JP 5617879 U JP5617879 U JP 5617879U JP 5617879 U JP5617879 U JP 5617879U JP S596012 Y2 JPS596012 Y2 JP S596012Y2
Authority
JP
Japan
Prior art keywords
frequency
pll
local oscillation
circuit
synthesizer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP5617879U
Other languages
English (en)
Other versions
JPS55157334U (ja
Inventor
洋一 坂本
Original Assignee
三洋電機株式会社
鳥取三洋電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三洋電機株式会社, 鳥取三洋電機株式会社 filed Critical 三洋電機株式会社
Priority to JP5617879U priority Critical patent/JPS596012Y2/ja
Publication of JPS55157334U publication Critical patent/JPS55157334U/ja
Application granted granted Critical
Publication of JPS596012Y2 publication Critical patent/JPS596012Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Superheterodyne Receivers (AREA)

Description

【考案の詳細な説明】 本考案は局部発振回路をPLL (位相同期ループ)で
構威した所謂シンセサイザー受信機のAFC回路に関す
る。
最近、受信精度の向上並びに自動掃引、プリセット等の
各種機能が容易に達戊されることから、第1図に示すよ
うにラジオ受信機の局部発振回路1をPLL 2で構或
したシンセサイザー受信機が多用されている。
これはPLL2を構戊するプログラマブル分周器3の分
周比Nを変更することにより、電圧制御発振器4より基
準周波数発振器5の基準周波数倍の発振周波数が得られ
るので、通常基準周波数frを受信バンドの局間周波数
に設定することにより、局部発振周波数f。
が電圧制御発振器4より局間周波数ステップで得られテ
゛イジタル的に選局することが出来るものである。
而してこのPLL 2では電圧制御発振器4よりの局部
発振周波数f。
の分周出力と、基準周波数frを位相比較器6にて常に
その位相及び周波数を比較し、誤差が生じた場合には誤
差出力でもって電圧制御発振器4を制御し、局部発振周
波数f。
の変動を補正しており、局部発振周波数f。
は基準周波数発振器5を構或する水晶発振器の精度で得
られる。
斯様にシンセサイザー受信機では、局部発振周波数f。
は自動補正されながら精度良く得られる為、局部発振周
波数f。
の変動はほとんど問題とならないが、中間周波トランス
あるいはセラミックフィルター等の温度特性により、最
適同調点が変動することがあり、この変動によりステレ
オマルチプレツクスの分離度あるいは弱電界時のSN比
が低下する等の問題が生じ改善が要望されていた。
そこでシンセサイザー受信機に於いても、AFC回路を
設け変動を補正することが考えられるが、PLL 2で
は前述のように局部発振周波数f。
の変動を自動補正するよう構戊されている為、PLL
2に単にAFC電圧を供給しても無意味となり、局部発
振周波数f。
以外の要素に起因する周波数変動は補正されない。
従って本考案はこの点に鑑みなされたもので、シンセサ
イザー受信機に適用できるAFC回路を提供するもので
ある。
以下本考案の実施例を第2図と共に説明する。
7はアンテナ8よりの受信信号を増幅する高周波増幅回
路、9は高周波増幅器7の出力と局部発振回路1の出力
を混合し中間周波出力を発生する混合回路、10は混合
回路9よりの中間周波出力を増幅する中間周波増幅回路
、11は検波回路でこれらでスーパーヘテロダイン受信
機を構戊している。
局部発振回路1はPLL 2と、PLL2により制御さ
れ局部発振器として作用する第2電圧制御発振器12で
構威され、この第2電圧制御発振器12に検波回路11
よりAFC電圧が加えられている。
又第2電圧制御発振器12はAFC電圧が基準値の時、
PLL 2を構戒する第1電圧制御発振器4と同一発振
周波数となるよう調整されている。
したがって、中間周波増幅器10等に起因する周波数変
動がない時は、AFC電圧は基準値であり、第2電圧制
御発振器12からは、PLL2の第l電圧制御発振器4
と同一の発振周波数の局部発振周波数f。
が得られる。この局部発振周波数f。はPLL 2によ
り制御されており周波数変動は少ない。
そして局部発振周波数以外の原因により最適同調点より
外れ周波数変動が生じた場合には、検波回路11より変
動に応じたAFC電圧が発生されることにより、第2電
圧制御発振器12が制御され局部発振周波数f。
が周波数変動を補正する値に修正される。
このAFC電圧はPLL2には何等影響しない為、周波
数変動を補正することができる。
上述の如く本考案のシンセサイザー受信機のAFC回路
は、局部発振回路をPLLと、PLLにより制御される
も出力がPLLにはフィードバックされない第2電圧制
御発振器で構或し、この第2電圧制御発振器にAFC電
圧を供給し局部発振周波数を発生するよう構威したこと
により、局部発振回路をPLLで構成しなからAFCが
出来るもので、局部発振器以外の原因に基づく周波数変
動を確実に補正することが可能であり、より高精度な受
信が達成されるもので、シンセサイザー受信機に適用し
て効果大なるものである。
【図面の簡単な説明】
第1図はシンセサイザー受信機の従来例を示す図、第2
図は本妻案のシンセサイザー受信機の構或を示す図であ
る。 1・・・・・・局部発振回路、2・・・・・・PLL、
12・・・・・・電圧制御発振回路。

Claims (1)

    【実用新案登録請求の範囲】
  1. 局部発振回路をPLLと、該PLLにより制御されるも
    出力がPLLにはフィードバックされない電圧制御発振
    器で構或し、該電圧制御発振器にAFC電圧を供給した
    ことを特徴とするシンセサイザー受信機のAFC回路。
JP5617879U 1979-04-26 1979-04-26 シンセサイザ−受信機のafc回路 Expired JPS596012Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5617879U JPS596012Y2 (ja) 1979-04-26 1979-04-26 シンセサイザ−受信機のafc回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5617879U JPS596012Y2 (ja) 1979-04-26 1979-04-26 シンセサイザ−受信機のafc回路

Publications (2)

Publication Number Publication Date
JPS55157334U JPS55157334U (ja) 1980-11-12
JPS596012Y2 true JPS596012Y2 (ja) 1984-02-24

Family

ID=29290329

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5617879U Expired JPS596012Y2 (ja) 1979-04-26 1979-04-26 シンセサイザ−受信機のafc回路

Country Status (1)

Country Link
JP (1) JPS596012Y2 (ja)

Also Published As

Publication number Publication date
JPS55157334U (ja) 1980-11-12

Similar Documents

Publication Publication Date Title
US5390168A (en) Radio frequency transmission circuit
US4355413A (en) Phase locked loop circuit
CA2072474C (en) Radio receiver capable of suppressing a frequency drift in an intermediate frequency
JPS596012Y2 (ja) シンセサイザ−受信機のafc回路
KR100282193B1 (ko) 스테레오신호복조회로 및 이것을 이용한 스테레오신호복조장치
JPS5924191Y2 (ja) シンセサイザ−受信機のafc回路
JPS596011Y2 (ja) シンセサイザ−受信機のafc回路
JPH0241934B2 (ja)
JPS6042658B2 (ja) 中間周波数補正回路
JPS6290037A (ja) 受信機
JPS63131728A (ja) ダブルス−パ−ヘテロダイン方式無線機
JPH0349473Y2 (ja)
US4642574A (en) Digital quartz-stabilized FM discriminator
JPS6157740B2 (ja)
JPH0156580B2 (ja)
JPH021962Y2 (ja)
JPS5947496B2 (ja) 受信機
JPH0514569Y2 (ja)
JPH0438587Y2 (ja)
JP3235308B2 (ja) 衛星放送受信用fm復調回路
JPS637022A (ja) 位相同期発振器
JPS639153Y2 (ja)
KR910001827Y1 (ko) 위성 수신 장치의 자동 미조정 회로
JPH0628837Y2 (ja) 多バンド受信機
JPS5881341A (ja) 受信機