JPS5952943A - Pcm音声受信装置 - Google Patents

Pcm音声受信装置

Info

Publication number
JPS5952943A
JPS5952943A JP57164601A JP16460182A JPS5952943A JP S5952943 A JPS5952943 A JP S5952943A JP 57164601 A JP57164601 A JP 57164601A JP 16460182 A JP16460182 A JP 16460182A JP S5952943 A JPS5952943 A JP S5952943A
Authority
JP
Japan
Prior art keywords
signal
clock
mark
decoder
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57164601A
Other languages
English (en)
Inventor
Takushi Nishikawa
西川 拓志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP57164601A priority Critical patent/JPS5952943A/ja
Publication of JPS5952943A publication Critical patent/JPS5952943A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/24Systems for the transmission of television signals using pulse code modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Television Receiver Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、高精細度テレビシステムで伝送さ九るような
PCM信号により伝送される音声データを受信する装置
6に関する。
従来例の構成とその問題点 高精細度テレビシステムにおいては、音声の伝送はPG
M(パルス符号伝送)信号でおこなわれる。そのため、
受信側ではこのPCM信号の音声データを解読するデコ
ーダ(符号解読装置)が必要になる。ところがデコーダ
に入力されるPCM信号音声データのPGM同期クロッ
クとデコーダ内部の同期クロックとは、一般にデコーダ
の同期発生回路により周波数が一致化されてはいるが位
(目が異なっている。このため、入力される音声データ
をデコーダで扱えるようにするためには、デコーダ内部
のクロックと同期させるようにラッチ回路をデコーダの
入力回路に設ける必要がある。
寸ず、第1図に高精細度テレビシステムに用いられるコ
ンポジット映像信号の1水平期間を示す。
ここで、1は水平同期信号、2はバースト信号である。
3はPCM音声データ信号、4は映像信号である。PC
M音声データ信号3はバースト信号2によりつくられる
色同期信号の基本同期信号に同期された信号で構成され
ている。
第2図は第1図中のPGM音声データ信号30部分の詳
#+lI図である。6はマーク信号部で、符号値“1″
と○“の2クロック分の信号となっている。6は第1音
声PGM符号部で、7は第2音声PCM符号部である。
このよつなPCM音声データ信号を解読して音声全再生
するためには、伝送されてきた信号とデコーダを駆動す
るためのクロックとを同期させるによる誤解読を少なく
するために信号のラッチの位相を最適にする必要がある
。すなわち、第3図きに示すように、受信したPCM音
声データ信号8の1クロック分の中央でラッチすること
が望ましい。ここで、9はデコーダの駆動クロックであ
り、ラッチ用のクロックでもある。10,11は最適ラ
ッチ位置を示す。このラッチ位置であればS/N的に最
大の点でラッチ可能となる。
従来の受信装置6゛では、上記の最適点でのラッチタイ
ミングを得るために第4図のような回路構成を有してい
る。まず、コンポジット信号12はラッチ回路13に入
力される。同期クロック発生回路14では、コンポジッ
ト信号12中のバースト信号22により同期クロック1
8が発生される0からの移相制御信号19により位4:
1」が変えられて同期クロック21となされ、ラッチ回
路13とデコーダ17に加えられる。この移相回路15
は使用者が移4目制御回路16により最適点に手動で調
整する。ラッチ回路13ではコンポジット信号12のう
ちのPCM音声データ信号が同期クロック21によりラ
ッチされてデコーダ17のクロックに同期された同期デ
ータ信号20とされてデコーダ17に入力され音声信号
が再生される。
このため、従来の装置では、ランチの最適点を得るため
に手動調整が必要であり、また、温度や湿度等のR1,
7ffi条件によるドリフトによる調整点のずれが生じ
て常に最適点でなくなるという欠点があった。
発明の目的 本発明は、−J1記欠点を解消して、高精細度テレビシ
ステム等のPCM音声データ信号とデコーダとを同期さ
せるラッチ回路におけるラッチタイミングを常に最適点
にできしかもその制御を自動化することのできる装置を
提供することを目的とするものである。
発明の構成 本発明においては、デコーダの同期クロックのn倍の周
波数のクロックを作成し、このクロックから分周により
pcM音声データ信号の最適点でラッチできるラッチパ
ルスを作成するようにした点に特徴がある。
実施例の説明 第5図に本発明の一実施例の受信装置の構成を示して説
明する。寸ず、クロック発生回路24では、コンポジッ
ト信号中の色同期信号2 Of、f用いて、これに同期
しさらにデコーダ17の同期クロックのn倍の周波数を
もつ1倍クロック30′!il−発生する。マークラッ
チ回路23ではマーク信号部分(信号中の“′1″の部
分)をマークゲート信号部 360期間内だけでnクロック30でラッチする。
ランチしたマークラッチゲート信号31はプリセットカ
ウンタ28のイネーブル端子に供給する〇プリセットカ
ウンタ28のクロック入力は2分の1分周回路26によ
りn倍りロック30を分周n/2倍クロック32であり
、マークラッチゲート信号31がハイレベルのときのみ
カウントされる。
このプリセットカウンタ28の出力信号はスタートカウ
ンタ27のプリセット信号33となり、スタートカウン
タ270カウント’t(n+α)(プリセット信号によ
りセットされた値)にして、リセットパルス34を出力
する。カウントの最r=)J Iri、、カウントスタ
ート回路26によりマークラッチゲート信号31がハイ
レベルになった場合にカウントイネーブル信号35をハ
イレベルにして、スタートカウンタ27のカウント’を
始めさせる。1/n分周回路29はこのリセットパルス
34によりリセットされてPCM音声データ信号を最適
点でラッチできる同期クロック21を発生する。
第6図格に本実施例のタイムチャートを示す。
n倍りロック30は色同期信号の1.5倍の周波数をも
つクロックである0実用上、n倍りロック300周波数
金上げることにより最高点の粘度がよくなる。
発明の効果 以」二のように本発明によれば、PGM音声データ信号
のラッチ回路において最適ラッチ点の自動調整を行なう
ことができ、環境条件による誤動作を防止して常に最適
状rルでPCM音声信号を再生することが可能となった
【図面の簡単な説明】
第1図は高精細度テレビシステムにおけるコンポジット
信号の波形図、第2図はそのPGM音声データ信号の波
形図、第3図はPGM音声データ信号のラッチタイミン
グを示す波形図、第4図は従来例のPCM音声受信装置
の構成図、第6図は本発明の一実施例におけるPCM音
声受信装置の構成図、第6図はその各部の波形図である
。 13・・・・・・ラッチ回路、17・・・・・デコーダ
、23・・・・・・マークラッチ回路、24・・・・・
・クロック発生回路、25・・・・・・2分の1分周回
路、26・・・・・カウントスタート回路、27・・・
・・・スタートカウンタ、28・・・・・・プリセット
カウンタ、29・・・・・1/n分周回路。 代即人の氏名 弁理士 中 尾 敏 男 はが1名第2
図 第3図 0 第4図 第6図 、′:I/)

Claims (1)

    【特許請求の範囲】
  1. PCM信号により伝送された音声データをデコーダによ
    り解読するようにするとともに、上記伝送された音声デ
    ータを上記デコーダの内部の同期クロックと同期させる
    ラッチ回路を設け、上記同期クロックのn倍の周波数の
    クロックを作成し、このクロックを分周することにより
    」1記ラッチ回路用のランチタイミングパルスを作成す
    るようにしたPCM0M音声受信装
JP57164601A 1982-09-20 1982-09-20 Pcm音声受信装置 Pending JPS5952943A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57164601A JPS5952943A (ja) 1982-09-20 1982-09-20 Pcm音声受信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57164601A JPS5952943A (ja) 1982-09-20 1982-09-20 Pcm音声受信装置

Publications (1)

Publication Number Publication Date
JPS5952943A true JPS5952943A (ja) 1984-03-27

Family

ID=15796275

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57164601A Pending JPS5952943A (ja) 1982-09-20 1982-09-20 Pcm音声受信装置

Country Status (1)

Country Link
JP (1) JPS5952943A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6327181A (ja) * 1986-07-21 1988-02-04 Nec Home Electronics Ltd Muse音声デ−タサンプリング回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6327181A (ja) * 1986-07-21 1988-02-04 Nec Home Electronics Ltd Muse音声デ−タサンプリング回路

Similar Documents

Publication Publication Date Title
US4600943A (en) Sampling pulse generator
JPH02112793A (ja) 日付と時刻の補正のための方法ならびに装置
JPS6051312B2 (ja) 水平走査周波数逓倍回路
JPH07506470A (ja) デジタルオーディオインタフェースプロトコルを提供する方法及び装置
JPS59198507A (ja) プログラム可能な時間コ−ド発生回路
CA1278833C (en) Synchronizing clock signal generator
JPS647351B2 (ja)
JP2891581B2 (ja) If信号周波数をデジタル的に測定する装置
JPH02176697A (ja) 遠隔制御器の黒白モニター装置
JPS5952943A (ja) Pcm音声受信装置
JP2684133B2 (ja) 中間周波数信号の周波数測定装置
FI74856B (fi) Tidssekventiellt televisionsoeverfoeringssystem, saerskilt foer en videoapparat.
US4654705A (en) Two channel audio scrambling system
JPS59224992A (ja) 符号器および復号器
JPH0310589A (ja) 位相固定された副搬送波再生回路
JPS60130268A (ja) 垂直同期信号同期装置
JPS6151456B2 (ja)
KR830001583B1 (ko) Vtr의 저속재생시 강제동기 발생회로
JPH0193280A (ja) 同期回路
SU906031A1 (ru) Устройство коррекции временных искажений
JPH0136293B2 (ja)
JPH08275023A (ja) 同期信号検出回路
JPS62111549A (ja) クロツク制御回路
JPS581387A (ja) サンプリングクロツク再生回路
JPH0478233B2 (ja)