JPS5933962A - デイジタルmsk変調器 - Google Patents

デイジタルmsk変調器

Info

Publication number
JPS5933962A
JPS5933962A JP14332782A JP14332782A JPS5933962A JP S5933962 A JPS5933962 A JP S5933962A JP 14332782 A JP14332782 A JP 14332782A JP 14332782 A JP14332782 A JP 14332782A JP S5933962 A JPS5933962 A JP S5933962A
Authority
JP
Japan
Prior art keywords
data
frequency
clock frequency
clock
msk
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14332782A
Other languages
English (en)
Inventor
Takaaki Inamoto
稲本 隆明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP14332782A priority Critical patent/JPS5933962A/ja
Publication of JPS5933962A publication Critical patent/JPS5933962A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2003Modulator circuits; Transmitter circuits for continuous phase modulation
    • H04L27/2007Modulator circuits; Transmitter circuits for continuous phase modulation in which the phase change within each symbol period is constrained
    • H04L27/2014Modulator circuits; Transmitter circuits for continuous phase modulation in which the phase change within each symbol period is constrained in which the phase changes in a piecewise linear manner during each symbol period, e.g. minimum shift keying, fast frequency shift keying

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は入力符号によシ搬送波をMSK(Mi n i
mumShift Keying)変調することにより
得られるMSK波を、等制約にデータとクロックをディ
ジタル処理することによって実現する位相連続ディノタ
ルMSK変調器に関するものである。
第1図は従来のMSK変調器を説明するための構成図で
あって、ノはSIN用ROM (Read OnlyM
emory ) + 2は搬送波発振器、3,6は掛算
器。
J IQs用ROM (Read 0nly Memo
ry) + 5はπ/2移相器、7は合成器、8は加算
器、9はバイナリカウンタ、10ばD/Aコンバーク、
1ノはMSK出力。
12はデータ入力、13はクロック入力である。
通常MSK波は次のようにあられされる。
からnlまでのデータによってきまる初期位相であシ、
0.π/2.π、3/2πのいずれかをとる。
(1)式を分解すると て、あらかじめテーブル化されたSIN用ROM 1か
らアクセスした信号と搬送波発振器2の搬送波を掛算器
3にてかけあわせたものと、さらにCO8用ROM 4
からアクセスした信号とπ/2移相器5にてπ/2だけ
位相シフトした搬送波とを掛算器6にてかけあわせたも
のとを合成器7にて合成することによりMSK波を得て
いる。
従って、MSK変調器の構成上アナログ部とディノタル
部が混在すること、あるいは記憶素子を必要とするため
不経済となる欠点があった。
本発明は、このような欠点を解決するためになされたも
のであって、入力データによって、キーイングされる周
波数fL、fHのいずれかがクロック周波数の整数倍で
あるとき、N(整数)倍のクロックを用いてディノタル
的にfLおよびfHを発生させ、さらに現在のデータと
直前のデータとの組み合せによって、位相連続となるよ
うに選択制御する。これによりアナログ部および記憶素
子を用いずに純論理ICのみで構成した無調整化、集積
化に適した位相連続ディジタルMSK変調器を実現する
ものである。以下本発明の実施例を図にしたがって詳細
に説明する。
第2図は本発明の詳細な説明するための構成図であって
、ノーはMSK出力、12はデータ入力、13はクロッ
ク入力、14は分周器、15は位相連続制御器、16は
選択回路、17は・マントパスフィルタである。第3図
、第4図、第5図は第2図に示したMSK変調器のタイ
ミングチャートである。
MSKの場合、入力データによってキーイングされる周
波数fLおよび八は次式にてあられされるOfL−fo
−−P   fc:キャリア周波数fH= f(+ ’
CK  f :データ速度のクロック周波数   cK このときfLがデータのクロック周波数の整数倍、即ち
fL−Ml・fcic(Ml:整数)ならばf、 = 
(Ml十μ)・fCKとなる。これからデータ速度のク
ロック周波数を2M1と2M1+1  の最小公倍数だ
け倍率したクロックを2M1−1−1分周すればfLが
、2M1分周すればfHが得られることになる。このと
きfLを反転したア、およびfHを反転したT□ も同
時発生させ、入力データに応じて位相連続となるように
fL、 fL、 f□、汎のいずれかを選択していけば
位相連続SMK波となる。ただし、この制御が必要とな
るのばMlが奇数のときである。次に、M1=1の場合
を例にとり第2図〜第5図にしたがって説明する。M1
=1のときデータ速度の6倍のクロックを用いて分周器
14にて第3図の位相関係となるように、4分周してf
H(fH)を、6分周してfL(fL)′f:つくる。
次に位相が連続となるように制御部15にて選択回路1
6用の制御信号をつくる。即ち、データ変化点での位相
関係をみてみると、第4図の如< 1101T→II 
O11およびII OII→“1″となる場合、位相は
連続となるが、II I II→″0″′および1″′
→1111+となる場合、位相は不連続となる。従って
、第5図に示すように前のデータが0″の場合は前の位
相関係を保つ。即ち、前にアクセスされた信号fLなら
、現在のデータ゛°0°′のときfLを、II I I
IのときfHをアクセスし、前にアクセスされた信号が
れなら、現アクセスする。一方、前のデータが1゛1”
の場合は前の位相関係を逆転させる。即ち、前にアクセ
スされた信号がfHlら、現在のデータ゛0″のときf
Lを、“°1″のときfHをアクセスし、前にアクセス
された信号がfHなら、現在のデータ゛0″のときfL
を、IT I IIのときf、(をアクセスする。以上
のような制御をJ−にフリップフロッグ1個のみにて行
なっている。このようにして選択回路16の出力がMS
K波出力となる。但しこれは矩形波であるのでBPF 
(Band Pa5s Filter ) 17にて帯
域制限して最終的なMSK出力11を得ている・以上説
明したように、入力データによってキーイングされる周
波数fL、fHのいずれかがデータ速度のクロック周波
数の整数倍ならば、簡単な分周器14と位相連続制御回
路15と選択回路16とによって位相連続ディノタルM
SK変調波を得ることが可能となる。従って、アナログ
部および記憶素子を用いず、普通の論理ICのみにてM
SK変調器を構成することが出来ることにより、容易に
無調整化、集積回路化が可能となる利点があり、コンパ
クト化、■C化が要求されるデータ伝送に有効である。
【図面の簡単な説明】
第1図は従来のMSK変調器の構成図、第2図は本発明
の実施例の構成図、第3図、第4図、第5図は第2図に
示したMSK変調器のタイミングチャートである。 1ノ・・・MSK出力、12・・・データ入力、13・
・・クロック入力、14・・・分周器、15・・・位相
連続制御器、16・・・選択回路、17・・・バンドパ
スフィルタ。 特許出願人 沖電気工業株式会社 第1図 第2図 5 14         1b 1 事件の表示 昭和57年 特 許 願第143327号2、発明の名
称 ディジタルMSK変調器 3 補正をする者 事件との関係       特 許 出 願 人6、補
正の内容 別紙のとおり 6、補正の内容 (1)  明細書の「特許請求の範囲」は別紙のとおり
補正する。 (2)明細書第5頁第2行「位相連続5M1C波」とあ
るのを「位相連続MSK波」と補正する。 (3)図面「第5図」を別紙のとおり補正する。 特許請求の範囲 MSK位相変調方式において、入力データによって、キ
ーイングされる周波数f、、およびfHのいずれかがク
ロ、り周波数の整数倍であるとき、N(整数)倍のクロ
ックを用いてディノタル的に前記周波数fLおよびfH
を発生させ、さらに、現在のデータと直前のデータとの
組み合せによって、位相連続となるよう選択制御する手
段を有することを特徴とするディノタルMSK変調器。 第5図

Claims (1)

    【特許請求の範囲】
  1. 位相変調方式(MSK )において、入力データによっ
    て、キーイングされる周波数fLおよびfHのいずれか
    がクロック周波数の整数倍であるとき、N(整数)倍の
    クロックを用いてディジタル的に前記周波数fLおよび
    九を発生させ、さらに、現在のデータと直前のデータと
    の組み合せによって、位相連続となるよう選択制御する
    手段を有することを特徴とするディノタルMSK変調器
JP14332782A 1982-08-20 1982-08-20 デイジタルmsk変調器 Pending JPS5933962A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14332782A JPS5933962A (ja) 1982-08-20 1982-08-20 デイジタルmsk変調器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14332782A JPS5933962A (ja) 1982-08-20 1982-08-20 デイジタルmsk変調器

Publications (1)

Publication Number Publication Date
JPS5933962A true JPS5933962A (ja) 1984-02-24

Family

ID=15336201

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14332782A Pending JPS5933962A (ja) 1982-08-20 1982-08-20 デイジタルmsk変調器

Country Status (1)

Country Link
JP (1) JPS5933962A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5020075A (en) * 1988-09-06 1991-05-28 Mitsubishi Denki Kabushiki Kaisha Direct sequence spread spectrum modulation apparatus
JPH03242983A (ja) * 1990-02-06 1991-10-29 Internatl Business Mach Corp <Ibm> 磁気構造体の製造方法
JP2014168201A (ja) * 2013-02-28 2014-09-11 Daido Signal Co Ltd Msk変調回路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5020075A (en) * 1988-09-06 1991-05-28 Mitsubishi Denki Kabushiki Kaisha Direct sequence spread spectrum modulation apparatus
JPH03242983A (ja) * 1990-02-06 1991-10-29 Internatl Business Mach Corp <Ibm> 磁気構造体の製造方法
JP2014168201A (ja) * 2013-02-28 2014-09-11 Daido Signal Co Ltd Msk変調回路

Similar Documents

Publication Publication Date Title
EP0323675B1 (en) An arrangement for generating an SSB signal
JPS5820181B2 (ja) タソウイソウドウキフクチヨウソウチ
JPS5933962A (ja) デイジタルmsk変調器
JPH0548338A (ja) デイジタルfm変調器
US5838208A (en) Modulation of transmission data signal in sychronous with transmission clock signal
JPH04246694A (ja) ダイレクト・デジタル・シンセサイザ
US3381243A (en) Controlled sideband modulator
JPS60113505A (ja) 周波数シンセサイザ
JPS55147060A (en) Fsk and psk modulating circuit
JP3391012B2 (ja) ディジタル処理直交変調方法及び直交変調器
JPS5840387B2 (ja) デイジタル形fm変調器
JPH07106855A (ja) Ssb変調器
JPS59161157A (ja) デジタル処理形位相変調回路
JP2919328B2 (ja) 変調回路
JP3206773B2 (ja) ディジタル信号処理型直交変調器
JPS6281813A (ja) 移相回路
JPS5829030B2 (ja) Msk変調装置
RU2223610C1 (ru) Устройство для формирования частотно-манипулированных сигналов
JPH0511914B2 (ja)
JP2596350B2 (ja) Fsk変調器
JPS61287304A (ja) 単側帯波変調器
SU1104683A1 (ru) Устройство восстановлени опорного когерентного сигнала
JPH07193605A (ja) 多値変調回路
RU1815803C (ru) Цифровой формирователь сигналов с манипул цией минимальным сдвигом
JPS5838018B2 (ja) 位相連続fsk信号変調回路