JPS5933527A - インタ−フエ−ス装置 - Google Patents

インタ−フエ−ス装置

Info

Publication number
JPS5933527A
JPS5933527A JP57144169A JP14416982A JPS5933527A JP S5933527 A JPS5933527 A JP S5933527A JP 57144169 A JP57144169 A JP 57144169A JP 14416982 A JP14416982 A JP 14416982A JP S5933527 A JPS5933527 A JP S5933527A
Authority
JP
Japan
Prior art keywords
data
output
terminal
level
goes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57144169A
Other languages
English (en)
Inventor
Satoru Tokui
徳井 悟
Susumu Sueyoshi
末吉 進
Keiichiro Nanba
難波 圭一郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Corp
Pioneer Electronic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Corp, Pioneer Electronic Corp filed Critical Pioneer Corp
Priority to JP57144169A priority Critical patent/JPS5933527A/ja
Priority to US06/524,633 priority patent/US4635222A/en
Publication of JPS5933527A publication Critical patent/JPS5933527A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/002Specific input/output arrangements not covered by G06F3/01 - G06F3/16

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、汎用パーソナルコンピュータ(以下PCと略
記する)にとって汎用性のあるプリンタ用ボートを使う
ことにより、PCの機種対応を不必要となした汎用性の
あるインターフェース装置に関するものである。
一般にPCのプリンタ用ボートは、プリンタでプリント
すべきキャラクタ或はグラフィックのデータを送出する
DATAライン、プリンタにデータを読み込ませるため
の同期出力信号、すなわちSTB (STOPOBE)
(以下−を省略)信号を送出するSTBライン、プリン
タからデータ読込の可能・不可能を知らせる信号、すな
わちREADY (以下−省略)(或はBUSY)信号
を受けるREADYライン及びプリンタからのデータ要
求パルス、すなわちACK (ACKNOWLEDGE
)(以下−を省略)信号を受けるAc、にラインなどか
らなる。
そしてPCのプリンタ用ボートにおけるDATAと5T
BSREADY及びACK信号からなる制御信号とのタ
イミングチャートは第1図に示すようになっている。ま
ずPCでは、DATAラインに必要なデータを送出し、
次にデータ読込要求のためのSTBパルスを出力する。
STBを受けとったプリンタはREADYをハイ (H
)レベルにし、データの読込を行う(第1図中破線イ及
びイ′の動作)。データ読込或は印字などの各業務が終
了すると、READYをロウ(L)レベルにしてデータ
要求パルスACKをPCに入力する。
または、破線で示すようにデータ要求パルスACKをP
Cに入力しその立上りに応じてREADYをLレベルに
する。これらを受けたPCは次のDATAを用意しく第
1図中破線口の動作)、再びSTBを出力する。
以上のような信号の授受は比較的標準化が進んでおり、
機種の異なるPCにおいても同様な信号ラインが用意さ
れているため、これらの信号ラインを使用することによ
って、機器をこのプリンタ用ボートを介して接続するイ
ンターフェース装置はPCに対して汎用性をもつように
なる。
しかしながら、プリンタ用ボートは印字データを転送す
ることを主目的とするものであるので、データはパラレ
ルデータであっても、PCの入力としてはREADY、
ACKなどに限られ、その役割も定められているため、
プリンタ用ボートを入出力ポートとして利用する場合、
PCへの入力情報用ラインが不足することになる。
本発明は上述した点に涌みてなされたもので、その目的
とするところは、PCのプリンタ用ボートをプリンタ以
外の入出力ボートとして利用できるようにするインター
フェース装置において、PCへの入力情報を多(できる
ようにしたインターフェース装置を提供することにある
以下本発明を第2図以降を参照して説明する。
第2図は本発明の一実施例を示し、図中11〜inはI
)ATA端子、2はS TB端子、3はREADY端子
、4はACK端子であり、これらはPCのプリンタ用ボ
ートの対応するラインにそれぞれ接続されて、PCとの
間で信号の授受を行う。
DATA端子11〜Inは、データラッチトリガ端子5
1〜5nがSTB端子2に接続されたデータラッチ回路
61〜6nの入力に接続されている。
データラッチ回路61〜6nの出力は、一方の入力がセ
ンサー71〜7nに接続されたNAND回路81〜8n
の他方の入力に接続されている。NAND回路8+〜8
nの出力はREADY端子3に接続されると共に、出力
をACK端子4に接続されたワンショットマルチバイブ
レータ90人力にも接続されている。
上記NAND回路81〜8nの各々はオーブンコレクタ
タイプの出力端を持っているもので、その出力は並列接
続されてワイヤードOR接続となっている。
DATAM子11〜Inのデータは、STB端子2の信
号によりデータラッチ回路61〜6nによりラッチされ
る。今データとして11がHレベル、他の12〜1nが
Lレベルだとすると、NAND回路82〜8nはその出
力がセンサー72〜7nの出力のH,Lに関係なくHと
なる。一方NAND回路81の出力は、センサー7Iの
出力がHのときL 、 LのときHというように変わる
。すなわち、pcはDATA端子11をH1他のDAT
A端子12〜1nをLにすることによってセン’J−7
+の状態を知ることができる。また、12をHに、他を
Lにすることによりセンサー72の状態を、同様にIn
をEl、他をLにすることによりセンサー7nの状態を
知ることができる。
第3図は、PCによって荷物11をモータ12によって
ドライブさせるウィンチ13を制御する例を示す。デー
タラッチ回路6によってラッチされたDATA#M子1
1からのデータがHで、端子12からのデータがLであ
る場合、ウィンチ13は反時計方向に回転されるように
モータ制御回路14が働くようになっている。一方、N
AND回路81の一方がl]になり、上限スイッチ(セ
ンサー)71がオンになるまでREADY端子3がHに
保たれ、上限に達してスイッチ71がオンすると、RE
ADY端子がLになると共に、ワンショットマルチバイ
ブレータ9によりACK端子4にACKパルスを送出す
る。逆に荷物11を下げるときには、11がし、■□が
■(となるデータをPCから送出すればよい。
第2図、第3図の実施例では、各データ線とセンサーが
1対1に対応しているが、データをロジック回路により
論理演算することにより、少ないビット数で多数のセン
サーの選択を行うことも可能である。例えば8ビツトの
データであれば、256通りの選択が可能である。
特に第3図の実施例では、インターフェース装置への命
令をセンサーの選択にも兼用しているが、データ線を命
令用とセンサーの選択用に使い分けることも可能である
本発明は上述したように、PCのプリンタ用ポートを通
じて送られてくるデータに基き1乃至複数のセンサーの
1つを選択し、その出力に基く信号をプリンタ用ボート
にフィー1−バックするようにしているため、PCから
の命令に対するフィートバック情報を多くすることがで
きるようになり、PCへの入力端子の少ないプリンタ用
ポートを使っていてもより細かな制御が可能となる。
【図面の簡単な説明】
第1図はPCのプリンタ用ボートにおける入出力信号の
タイミングチャートを示す図、第2図及び第3図は本発
明によるインターフェース装置の実施例をそれぞれ示す
ブロック図である。 特許出願人  パイオニア株式会社、

Claims (1)

    【特許請求の範囲】
  1. 汎用パーソナルコンピュータのプリンタ用ボートに接続
    される接続手段と、この接続手段で受は取る汎用パーソ
    ナルコンピュータからのデータに基き1乃至複数のセン
    サーから特定のものを選択する論理手段とを備え、この
    論理手段によって選択されたセンサーの出力に基き前記
    接続手段を介して前記プリンタ用ボートへ信号をフィー
    ドバックするようにしたインターフェース装置。
JP57144169A 1982-08-20 1982-08-20 インタ−フエ−ス装置 Pending JPS5933527A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP57144169A JPS5933527A (ja) 1982-08-20 1982-08-20 インタ−フエ−ス装置
US06/524,633 US4635222A (en) 1982-08-20 1983-08-19 Interface device for converting a computer printer port into an input/output port

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57144169A JPS5933527A (ja) 1982-08-20 1982-08-20 インタ−フエ−ス装置

Publications (1)

Publication Number Publication Date
JPS5933527A true JPS5933527A (ja) 1984-02-23

Family

ID=15355800

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57144169A Pending JPS5933527A (ja) 1982-08-20 1982-08-20 インタ−フエ−ス装置

Country Status (2)

Country Link
US (1) US4635222A (ja)
JP (1) JPS5933527A (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1990003004A1 (en) * 1988-09-02 1990-03-22 Dallas Semiconductor Corporation Multiport memory system
EP0524199B1 (en) * 1990-03-02 2000-06-14 REMION, Michel J. Telecommunication interface apparatus and method
US5299314A (en) * 1990-03-22 1994-03-29 Xircom, Inc. Network adapter using status inlines and data lines for bi-directionally transferring data between lan and standard p.c. parallel port
US5359540A (en) * 1990-07-23 1994-10-25 Hugo Ortiz Computer assisted electric power management
CA2075774C (en) * 1991-08-27 2000-10-17 Jeff D. Pipkins Bidirectional parallel protocol
WO1993023812A1 (en) * 1992-05-15 1993-11-25 Zenith Data Systems Corporation Enhanced parallel port
US5490283A (en) * 1992-09-16 1996-02-06 Ultima Electronics Corporation Adapter with FIFO and buffers for interfacing a handheld scanner to the parallel printer port of a portable computer
DE9212618U1 (ja) * 1992-09-18 1992-11-26 Ultima Electronic Corp., Taipeh/T'ai-Pei, Tw
JPH06295285A (ja) * 1993-02-15 1994-10-21 Tokyo Electric Co Ltd インターフェース装置及びこのインターフェース装置を使用したプリンタ
US5555436A (en) * 1993-12-10 1996-09-10 Intel Corporation Apparatus for allowing multiple parallel port devices to share a single parallel port
US6049836A (en) * 1994-03-10 2000-04-11 Roche Diagnostics Corporation Method and apparatus for automatic control of instruments through video signals

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3805248A (en) * 1972-07-21 1974-04-16 Ultronic Systems Corp Data processing printout system
IT1009329B (it) * 1974-03-18 1976-12-10 Mst Spa Perfezionamento nei sistemi di con trollo per macchinario ed impianti in generale particolarmente de scritto per applicazioni su macchi ne utensili
JPS52122786A (en) * 1976-04-09 1977-10-15 Hitachi Ltd Sequence controlling system
JPS5539933A (en) * 1978-09-13 1980-03-21 Nissan Motor Co Ltd Process control device
US4254460A (en) * 1979-06-20 1981-03-03 Baxter Travenol Laboratories, Inc. Programmable controller

Also Published As

Publication number Publication date
US4635222A (en) 1987-01-06

Similar Documents

Publication Publication Date Title
US5758073A (en) Serial interface between DSP and analog front-end device
US5148389A (en) Modular expansion bus configuration
US5673400A (en) Method and apparatus for identifying and controlling a target peripheral device in a multiple bus system
EP1546898B1 (en) Interface integrated circuit device for a usb connection
JPS5933527A (ja) インタ−フエ−ス装置
WO1989002127A1 (en) Method and apparatus for interconnecting busses in a multibus computer system
CN105677598B (zh) 基于i2c接口快速读取多个mems传感器数据的模块和方法
TWI700590B (zh) 介面轉接電路
CN101160569A (zh) 改进具有多个存储器控制器的电路的带宽的设备
JPS6239580B2 (ja)
US6185651B1 (en) SCSI bus extender utilizing tagged queuing in a multi-initiator environment
JPS6143748B2 (ja)
CN104615558B (zh) 一种数据传送方法及电子装置
JP2000293485A (ja) 通信インターフェース
CN112881902A (zh) 一种显示芯片测试设备
GB2290203A (en) Communication circuit for performing data transfer
JPS61500334A (ja) Mos周辺装置から外部バイポ−ラバッファを制御するための回路
JPH01501103A (ja) 機器から応答信号を誘導する装置及びその方法
EP0148307A2 (en) Programmable controller
CN214895656U (zh) 一种显示芯片测试设备
WO1984003965A1 (en) Method of controlling data transfer
JPS6145271B2 (ja)
KR910002621B1 (ko) 집단전화 교환기에서 마그네틱 테이프로의 데이타리드/라이트용 인터페이스 회로
JPS6210830Y2 (ja)
JPS62129890A (ja) 電子楽器ネツトワ−クシステム