JPS5928745A - 情報転送方式 - Google Patents

情報転送方式

Info

Publication number
JPS5928745A
JPS5928745A JP13852682A JP13852682A JPS5928745A JP S5928745 A JPS5928745 A JP S5928745A JP 13852682 A JP13852682 A JP 13852682A JP 13852682 A JP13852682 A JP 13852682A JP S5928745 A JPS5928745 A JP S5928745A
Authority
JP
Japan
Prior art keywords
information
shift register
controller
control device
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13852682A
Other languages
English (en)
Inventor
Toshiro Tokita
時田 敏朗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP13852682A priority Critical patent/JPS5928745A/ja
Publication of JPS5928745A publication Critical patent/JPS5928745A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • G06F13/423Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus with synchronous protocol

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)
  • Selective Calling Equipment (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の対象 本発明は情報転送方式に関し、特に制御装置と被制御装
置との間で情報を直列的に転送する情報転送方式に関す
るものである。
従来技術 被制御装置から制御装置に対して各種の情報を転送する
場合、従来は第1図に示すように、全ての情報を並列に
転送する情報転送方式が一般的であった。第1図におい
て、1は制御装置、2は被制御装置、3はデコーダ、4
はワイヤード・オア方式のゲート、5は装置指定情報線
、6は入力情報線を示す。然るに上記従来の情報転送方
式では、転送すべき情報量が増大するに伴ない、装置間
の接続ケーブル量が増加し、装置間の接続工事作業が複
雑になりコスト高となる欠点があった。
発明の目的 本発明の目的は、情報転送のために必要な装置間の接続
線数を低減できる経済的な情報転送方式を提供すること
にある。
上記目的を達成するため、互いに同一クロ。
り系で動作する制御装置と少なくとも1つの被制御装置
との間で情報転送を行なうシステムにおいて、制御装置
に情報受信用シフトレジスタを設け、制御装置から被制
御装置に対して情報の転送を要求する際、予めスタート
ビットを上記シフトレジスタにセントし、被制御装置か
らの情報受信が終了した後、上記スタートピントを上記
シフトレジスタの所定の出力位置で検出することにより
、上記シフトレジスタのシフトクロックをインヒビノド
し、シフト動作を停止制御して、被制御装置から制御装
置に情報を直列に転送させるようにしたことを特徴とす
る。
発明の実施例とその効果 以下、本発明の1実施例につき、図面を用いて詳細に説
明する。
第2図は、本発明を適用した情報転送システムの構成図
を示し、第3図に信号波形を示す。
図において、制御装置7はフリップフロップ9〜11、
情報受信用シフトレジスタ12、ゲート13〜16、イ
ンバータ17、ドライバー回路18、レシーバ回路19
を備えている。一方、被制御装置8は情報送信用シフト
レジスタ20、デコーダ21、ゲート22、ドライバー
回路23、レシーバ回路24を備え、制御装置7と被制
御装置8との間は、装置指定情報線25、転送要求情報
線26、クロック信号m27、ワイヤード・オア形式の
入力情報線28により接続されている。
上記情報転送システムにおいて、被制御装置8から制御
装置7に対して情報を送信する場合、5TART信号を
オンにし、フリップフロップ9をCLK信号の立上りで
セットする。アンド条件が成立したこと妬よりゲート1
3が開き、情報受信用シフトレジスタ12が初期設定さ
れる。CLK信号の次の立上りではフリップフロップ1
oがセントされ、ゲート13が閉じ、ゲート14が開く
。これにより信号814がドライバー回路18、転送要
求情報線26を介して、被制御装置8に情報転送の準備
要求が出力される。信号S14はゲート15を介して情
報受信用シフトレジスタ12のデータ入力端子にも入力
される。CLK信号の次の立下りでは、情報受信用シフ
トレジスタ12にスタートピントがセットされ、CLK
信号の次の立上りでフリップフロップ11がセットされ
、ゲート14が閉じられる。この時、被制御装置8の情
報送信用シフトレジスタ20は、ゲート22を介して入
力情報がセントされる。以後、情報送信用シフトレジス
タ20のデータ出力端子Doutからは、クロック信号
#i!27.・を介して与えられるCLK信号の立上り
に同期して上記入力情報がシリアルに出力され、ドライ
バー回路23、入力情報線28を介して制御装置7に転
送される。一方、制御装置7の情報受信用シフトレジス
タ12においては、上記転送情報がCLKQ号の立下り
に同期シて入力される。シフトレジスタ12が規定数の
入力情報を受信すると、情報受信用シフトレジスタ12
の出力の規定の位置にスタートピットが出力される。こ
の出力は、インノ(−夕回路17を通して、情報受信用
シフトレジスタ12のシフトクロック入力ゲート16を
インヒビノドする。
以上に述べた動作の繰り質しにより、装置8から7への
情報の転送が次々と行なわれ、制御装置7側では、これ
らの情報を81□として並列的に取り出す。尚、装置指
定情報線25により、装置指定情報を送り、これを各被
制御装置8のデコーダ21において、解読することによ
り、制御装置7と複数の被制御装置との間で選択的に情
報転送を行なうことが可能となる。
発明の効果 以上述べた本発明によれば、シフトレジスタを用いて制
御装置と被制御装置との間で直列的に情報転送を行なえ
るようにしたので、装置間の接続ケーブル数を大巾に減
少できる。。
【図面の簡単な説明】
第1図は情報を並列に転送する従来のシステム構成を示
す図、第2図は本発明の1実施例を示す図、第3図は上
記実施例における信号のタイムチャートを示す。 第2図において、7は制御装置、8は被制御装置、9〜
11はフリップフロップ、12は情報受信用シフトレジ
スタ、13〜16はゲート、17はインバータ、18は
ドライバー回路、19はレシーバ回路、20は情報送信
用シフトレジスタ、21はデコーダ、22はゲート、2
3はドライバー回路、24はレシーバ回路、25は装置
指定情報線、26は転送要求情報線、27はクロック信
号線、28はワイヤード・オア形式の入力情報線28を
示す。 才 1 図

Claims (1)

    【特許請求の範囲】
  1. 同一クロック系で動作する制御装置と被制御装置との間
    の情報転送方式であって、制御装置側に情報受信用シフ
    トレジスタと、被制御装置に対する情報転送要求時に上
    記シフトレジスタにスタートピットをセットする手段と
    、上記スタートビットが上記シフトレジスタの所定の出
    力位置に来た時、核シフトレジスタのシフトクロックを
    インヒビットする手段とを有し、制御装置からの情報転
    送を指令に応答して、被制御装置から制御装置に情報が
    直列に転送され、上記シフトレジスタに受信されるよう
    にしたことを特徴とする情報転送方式。
JP13852682A 1982-08-11 1982-08-11 情報転送方式 Pending JPS5928745A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13852682A JPS5928745A (ja) 1982-08-11 1982-08-11 情報転送方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13852682A JPS5928745A (ja) 1982-08-11 1982-08-11 情報転送方式

Publications (1)

Publication Number Publication Date
JPS5928745A true JPS5928745A (ja) 1984-02-15

Family

ID=15224207

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13852682A Pending JPS5928745A (ja) 1982-08-11 1982-08-11 情報転送方式

Country Status (1)

Country Link
JP (1) JPS5928745A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61295735A (ja) * 1985-06-24 1986-12-26 Matsushita Electric Ind Co Ltd ホ−ムバスシステム用通信制御装置
US5128666A (en) * 1987-04-28 1992-07-07 National Business Machines Corporation Protocol and apparatus for a control link between a control unit and several devices
US5169749A (en) * 1990-04-19 1992-12-08 Konica Corporation Photographic materials with couplers containing protected formyl groups
JPH0594749A (ja) * 1991-10-02 1993-04-16 Nec Corp 半導体加速度センサ

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61295735A (ja) * 1985-06-24 1986-12-26 Matsushita Electric Ind Co Ltd ホ−ムバスシステム用通信制御装置
US5128666A (en) * 1987-04-28 1992-07-07 National Business Machines Corporation Protocol and apparatus for a control link between a control unit and several devices
US5169749A (en) * 1990-04-19 1992-12-08 Konica Corporation Photographic materials with couplers containing protected formyl groups
JPH0594749A (ja) * 1991-10-02 1993-04-16 Nec Corp 半導体加速度センサ

Similar Documents

Publication Publication Date Title
US5416909A (en) Input/output controller circuit using a single transceiver to serve multiple input/output ports and method therefor
US4390969A (en) Asynchronous data transmission system with state variable memory and handshaking protocol circuits
US4245307A (en) Controller for data processing system
EP0476990A2 (en) Dynamic bus arbitration
GB1581836A (en) Cpu-i/o bus interface for a data processing system
US4047246A (en) I/O bus transceiver for a data processing system
US5128666A (en) Protocol and apparatus for a control link between a control unit and several devices
US4814761A (en) Method and apparatus for communication control in loop communication network
US4047201A (en) I/O Bus transceiver for a data processing system
US5280482A (en) Time-sharing data transfer apparatus
JPS5928745A (ja) 情報転送方式
US3582906A (en) High-speed dc interlocked communication system interface
EP0156654B1 (en) Control method for a half-duplex data transmission system
US4079354A (en) Data processing system with improved read/write capability
US4791562A (en) Data processing system in which modules logically "OR" number sequences onto control lines to obtain the use of a time shared bus
JP2893897B2 (ja) シリアル入出力装置
JPS6284358A (ja) 入出力装置制御方式
JP2886925B2 (ja) 接続装置
SU1221656A1 (ru) Многоканальное устройство управлени обменом информацией между ЭВМ
KR920003696A (ko) 다중방식 시스템의 데이타 전송장치
JPH04348642A (ja) シリアル伝送のための機能を利用したパラレル伝送方法
JPS6024745A (ja) 信号伝送方法及びその装置
JPH0223104B2 (ja)
SU875429A1 (ru) Устройство дл передачи и приема информации
SU1762307A1 (ru) Устройство дл передачи информации