SU1221656A1 - Многоканальное устройство управлени обменом информацией между ЭВМ - Google Patents
Многоканальное устройство управлени обменом информацией между ЭВМ Download PDFInfo
- Publication number
- SU1221656A1 SU1221656A1 SU843684099A SU3684099A SU1221656A1 SU 1221656 A1 SU1221656 A1 SU 1221656A1 SU 843684099 A SU843684099 A SU 843684099A SU 3684099 A SU3684099 A SU 3684099A SU 1221656 A1 SU1221656 A1 SU 1221656A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- register
- address
- computer
- Prior art date
Links
Landscapes
- Multi Processors (AREA)
Abstract
Изобретение относитс к области вычислительной техники и может быть использовано в устройствах сопр жени микро-ЭВМ в однородную вычислительную систему. Устройство содержит регистр, дешифратор адреса, два элемента И, два триггера, элемент ИЛИ. Целью изобретени вл етс повышение скорости обмена информацией . между вычислительными машинами в режимах передачи, приема и ретрансл - ции информации между ЭВМ. .
Description
10
15
20
25
Изобретение относитс к вычислительной технике и может быть использовано в устройствах сопр жени микро-ЭВМ в однородную вычислительную систему.
Цель изобретени - повышение скорости обмена информацией между вычислительными машинами.
На фиг.1 изображена структурна схема устройства; на фиг.2 - временна диаграмма по сн юща работу устройства.
Устройство (фиг.1) содержит регистр 1, дешифратор 2 адреса, элементы И 3 и 4, триггеры 5 и 6, элемент ИЛИ 7, вход-выход 8 синхронизации приема, вход-выход 9 синхронизации , передачи, информационный вход 10, информационный выход 11, адресный вход 12, вход 13 управлени переда- чей, вход 14 управлени приемом. Выход 15 готовности, вычислительную машину 16, аналогичные устройства 17 и 18 сопр гаемых вычислительных машин .
Дл соседнего устройства вход-выход 8 синхронизации приема, информационный вход 10. Дл соседнего устройства 18: вход-выход 9 синхрони- зации передачи, информационный выход 11 .
Рассмотрим особенности работы микро-ЭВМ, используемые в. устройстве .
Передача информации между микро- процессором иостальньми блоками микро-ЭВМ осуществл етс по одной шине . Св зь между ведущим и ведомым устройствами через шину асинхронна , т.е. на управл ющий сигнал, пе- редаваемый ведущим устройством, должен поступать ответный сигнал от ведомого устройства. Возможны три режима работы.
Первьй режим (передача информации). Вычислительна машина 16 вл етс передающей, а принимающей - соседн ЭВМ с устройством 17. При этом ЭВМ 16 выполн ет команду пересыпки информационного слова из своего ОЗУ или регистра общего назначени в регистр 2 соседнего устройства 17. При этом ЭВМ 16 выставл ет на своей шине адрес регистра передачи, который поступает через адресный вход 12 устройства на вход дешифратора 2.В результате дешифрации на втором выходе дешифратора 2 по вл етс сигнал адреса регистра переда30
35
45
50
55
5
0
5
0
5
5
0
5
чи (А , фиг.2), поступающий на второй вход второго элемента И 4. Информационное слово (фиг.2) поступает через .информационный вход 10 на информационный вход регистра 1 соседнего устройства 17. После установки адреса и информации вычислительна машина 16 передает на вход управлени передачей 13 устройства сигнал передачи (г), фиг.2), который поступа-г ет на первый вход второго элемента И 4, а также на вход R второго триггера 6, подготавлива его к установке в 1 по входу. Вход-выход 9 синхронизации передачи устройства, св занный с вычислительной машиной 16, соединен линией синхронизации с входом-вьтходом 8 синхронизации приема соседнего устройства 17. Лини синхронизации представл ет собой монтажное И, на которой формируетс сигнал высокого уровн только тогда, когда устройство передающей ЭВМ на вход-выход 9 подает сигнал синхронизации передачи cJ,, равный конъюнкции сигналов адреса и передачи uJr, А АП , а устройство 17 принимающей ЭВМ по- дает на вход-выход 8 сигнал синхронизации приема cJnp- При наличии сигналов на линии синхронизации формируетс высокий уровень сигнала синхронизации обменаиЗ uJnAuJnp (фиг.2). Сигнал синхронизации обмена сс)д устанавливает; в устройстве 1 7 триггер 5 в состо ние 1 и производит запись информационного слова в регистр 1, а также устанавливает триггер 6 устройства ЭВМ 16 по входу установки 5. Сигнал 1 с выхода триггера 6, пройд через элемент ИЛИ 7, выход 15 готовности устройства, в виде сигнала Готовность (фиг.2) поступает в вычислительную машину 16, котора , получив сигнал Готовность, снимает сигнал передачи, данные и адрес и лишь после этого заканчивает команду пересылки. После сн ти сигнала передачи п заканчиваетс сигнал синхронизации обмена uJ,,. При этом измен ютс на противоположные уровни сигналов на входах 3 и R триггера 6, что сбрасывает его в О, заканчива тем самым сигнал Готовность.
Второй режим (прием информации). Вычислительна машина 16 вл етс принимающей, и вьшолн ет команду пересылки информационного слова из регистра 1 своего устройства в опера31
тивное запоминающее устройство или регистр общего назначени . Процесс происходит следующим образом. Вычислительна машина 16 выставл ет на своей шине адрес регистра приёма, которым вл етс регистр 1 своего устройства. Адрес поступает через ад ресный вход 12 устройства на вход де шифратора 2. В результате дешифрации адреса на первом выходе дешифратора 2 по вл етс сигнал адреса регистра приема (, фиг.2), который, поступа на второй управл ющий вход ре- гистра 1, открывает его выходной буфер , тем самым подключа его к ин- формационному выходу 1.1 устройства. Кроме того, сигнал Апр поступает на второй вход первого элемента ИЗ, на первый вход которого приходит сигнал приема (Пр фиг.2) из ЭВМ через вход 14 управлени приемом устройства. Сигнал Пр поступает также на вход R первого триггера 5, подготавлива его к установке в 1 по входу S .
Элемент И 3 формирует сигнал синхронизации приема х)г,р А„рЛПр, который поступает через вход-выход 8 устройства на линию синхронизации, на которой формируетс сигнал синхронизации обмена cJp в тот момент, когда с входа-выхода 9 устройства I8 постзшает сигнал синхронизации передачи cJ . Сигнал cJ(, устанавливает триггер 5 а 1 по входу s и производит запись информационного слова ,в регистр 1. Сигнал 1 с выхода триггера 5, пройд через элемент ИЛИ 7 и, выход 15 готовности устройства , в виде сигнала Готовность пО ступает в вычислительную машину 16. Вычислительна машина, получив сигнал Готовность, считьшает информацию из регистра 1 через информационный выход 11 устройства, снимает сигнал приема и адрес и лишь, после этого заканчивает команду пересылки. После сн ти сигнала приема происхо-- дит установка триггера 5 по входу К.
Таким образом, передающа ЭВМ выполн ет команду пересылки информационного слова в регистр 1 устройства принимающей ЭВМ,а принимающа ЭВМ вьтолн ет команду переч:ылки из регистра 1 своего устройства в ОЗУ или свой внутренний регистр общего назначени .
Третий режим (.ретрансл ци информации ) . В данном режиме ЭВМ 16 сначала принимает информацию от устройст216564
ва 18, а затем передает ее устройству 17, т.е. процесс ретрансл ции занимает две команды.
Таким образом, операци синхрони- 5 зации, предшествующа передаче (приему ) информации, и составл юща несколько машинных команд, осуществл ющих установку триггеров и опрос разрешени на передачу (прием), совмеща 0 етс с обменом информации. Тем самым на передачу (прием) одного информационного слова затрачиваетс только одна машинна команда. Синхронизаци осуществл етс внутри этой команды
5 и этим повьш1ает скорость обмена информацией между ЭВМ.
Claims (1)
- Формула изобретени20 Многоканальное устройство управлени обменом информацией между ЭВМ, содержащее в каждом канале регистр, информационные вход и выход которого соединены соответственно с ин- 25 формационными выходом и входом регистров предыдзтцего и последующего каналов, дешифратор адреса, вход которого соединен с адресным выходом соответствующей ЭВМ, первый и второй30 элементы И, первые входы которых соединены с выходом управлени приемом и выходом з равлени передачей соответствующей ЭВМ, первый триггер, единичный вход которого подключен к вы5 ХОДУ первого элемента И и к первому входу записи регистра, а нулевой вход подключен к выходу управлени приемом соответствующей ЭВМ, второй триггер, ,единичный вход которого подключен к0 выходу управлени передачей соответ- ствзш)щей ЭВМ, первый выход дешифратора адреса соединен с вторым вхо- . ;Дом первого элемента И и вторым входом записи регистра, второй выход де5 шифратора адреса соединен с вторым входом второго элемента И, о т л и - ч а ю щ е е с тем, что, с целью 1повьш1ени быстродействи , в устройство введен элемент ИЛИ, выход кото0 рого подключен к входу готовности соответствующих ЭВМ, а первый и второй входы подключены к выходам первого и второго триггеров, выход первого элемента И каждого канала соединен с5 единичным входом второго триггера предьщущего канала, а выход второго элемента И соединен с единичным входом первого триггера последующего канала.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843684099A SU1221656A1 (ru) | 1984-01-02 | 1984-01-02 | Многоканальное устройство управлени обменом информацией между ЭВМ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843684099A SU1221656A1 (ru) | 1984-01-02 | 1984-01-02 | Многоканальное устройство управлени обменом информацией между ЭВМ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1221656A1 true SU1221656A1 (ru) | 1986-03-30 |
Family
ID=21097281
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843684099A SU1221656A1 (ru) | 1984-01-02 | 1984-01-02 | Многоканальное устройство управлени обменом информацией между ЭВМ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1221656A1 (ru) |
-
1984
- 1984-01-02 SU SU843684099A patent/SU1221656A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4271465A (en) | Information handling unit provided with a self-control type bus utilization unit | |
US4394726A (en) | Distributed multiport memory architecture | |
US4149238A (en) | Computer interface | |
JPH02109153A (ja) | プロセッサ間データ伝送方式 | |
US5067075A (en) | Method of direct memory access control | |
US4587607A (en) | Numerical control device | |
US4389721A (en) | Time-division multiplex serial loop | |
SU1221656A1 (ru) | Многоканальное устройство управлени обменом информацией между ЭВМ | |
JPS6049350B2 (ja) | デ−タバス制御方式 | |
JPS63293657A (ja) | シリアル通信制御装置 | |
SU1322295A2 (ru) | Устройство дл сопр жени | |
SU1166123A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с лини ми св зи | |
JPS60217446A (ja) | 高速プログラマブルロジツクコントロ−ラ | |
JPH0766361B2 (ja) | データ転送方法 | |
JPS634216B2 (ru) | ||
JPS5928745A (ja) | 情報転送方式 | |
SU1262511A1 (ru) | Устройство дл сопр жени двух вычислительных машин | |
SU809139A2 (ru) | Устройство дл сопр жени | |
SU1176338A2 (ru) | Устройство дл сопр жени | |
JPH04282938A (ja) | 通信制御装置 | |
SU723563A1 (ru) | Устройство дл сопр жени | |
SU1654830A1 (ru) | Многоканальна система обмена дл управлени электропитанием вычислительного комплекса | |
SU1388883A1 (ru) | Устройство межмодульной св зи дл системы коммутации сообщений | |
SU1621040A1 (ru) | Устройство сопр жени дл неоднородной вычислительной системы | |
SU962905A1 (ru) | Устройство дл сопр жени электронных вычислительных машин |