JPS59194554A - シフトキ−イング信号復調回路 - Google Patents

シフトキ−イング信号復調回路

Info

Publication number
JPS59194554A
JPS59194554A JP58069606A JP6960683A JPS59194554A JP S59194554 A JPS59194554 A JP S59194554A JP 58069606 A JP58069606 A JP 58069606A JP 6960683 A JP6960683 A JP 6960683A JP S59194554 A JPS59194554 A JP S59194554A
Authority
JP
Japan
Prior art keywords
frequency
circuit
output
signal
comparator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58069606A
Other languages
English (en)
Inventor
Koichi Torisaki
鳥崎 光一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Telecom Networks Ltd
Original Assignee
Fujitsu Telecom Networks Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Telecom Networks Ltd filed Critical Fujitsu Telecom Networks Ltd
Priority to JP58069606A priority Critical patent/JPS59194554A/ja
Publication of JPS59194554A publication Critical patent/JPS59194554A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • H04L27/14Demodulator circuits; Receiver circuits
    • H04L27/156Demodulator circuits; Receiver circuits with demodulation using temporal properties of the received signal, e.g. detecting pulse width
    • H04L27/1563Demodulator circuits; Receiver circuits with demodulation using temporal properties of the received signal, e.g. detecting pulse width using transition or level detection

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a)  発明の技術分野 本発明は送電線の異常時、周波数シフトキーインク信号
を送信する電力線搬送継電方式のシフトキーイングされ
た周波数を周波数弁別回路によシ弁別し、この弁別され
た出力を比較器によシ基準電圧と比較し、矩形波を取り
出すシフトキーインク信号復調回路に係り、雑音による
誤動作を減らしたシフトキーインク信号復調回路に関す
るものである。
(b)  技術の背景 送電線用電力線搬送継電器方式を、第1図を用いて説明
すると、送電線用電力線搬送継電器方式は、送電線の母
線1,2間の送電線3の両端に故障検知及び制御回路6
,7及び電力線搬送装置8゜9が接続されており、送電
線3に地絡等の異常が発生すると異常点に近い故障検知
及び制御回路例えば6が早く検知し遮断器4を遮断する
と共に′1L力線搬送装置8よシ相手側の電力線搬送装
置9に信号を送り故障検知及び制御回路7にて遮断器5
を遮断し、送電線母線1,2への影響をなくするもので
ある。この為動杵、は確実で高速であることが必要であ
る。
又送電線3が異常時、電力線搬送装置8及び9より送信
する信号は周波数シフトキーイング(以下FSXと称す
)信号が一般的に用いられている。
(C)従来技術と問題点 以下、従来のシフトキーインク信号復調回路の一実施例
を図を用いて説明する。
第2図は従来例のFSK信号の受信回路のブロック図、
第3図は第2図の各部の波形のタイムチャートで、同図
囚乃至Ωはそれぞれ第2図の囚乃至(C)点の波形を示
す。
第4図は雑音が入力した場合の各部の波形のタイムチャ
ートで(4)は雑音、(B)は周波数弁別回路の出力、
(C)は比較器の出力を示す。
図中lOは周波数弁別回路、11は比較器、12はパル
レス巾検定回路、■は基準電圧を示し、周波数弁別回路
1o及び比較器11でFSK信号復調回路を形成してい
る。
第2図において、第3図(4)に示す□如き、高い方の
周波数foから低い方の周波数fLに交互にシフトし、
周波数fu とり、の時間l]の等しいFSKイハ号が
入力すると周波数弁別回路1oの出力は第21”?l 
(B)に示す如く高い周波数fuO間は高いレベルが低
い周波数ft の間は低いレベルを出力し比1咬器11
に入力する。比較器11は基準電圧Vを、第3図(B)
のVに示す如く周波数、fuと周波数fLとの真中の周
波数の時の周波数弁別回路10の出力電圧に合せである
このことにより比較器11の出力は第3図C)に示す如
く、周波数fHO時はLレベルで周波数fLO時はHレ
ベルでかつLレベルの巾とHレベルの巾は等しいFSK
信号を復調した矩形波が、パルス巾検定回路12に入力
する。パルス巾検定回路12ではHレベルの巾e及びH
レベル及びLレベルの巾を加算したe −1−fをほぼ
4回検定し、この巾が4回共所定の巾に入っていれば、
送電線異常を示すFSX信号と判定し、次段に出力し、
遮断器を動作させる。
しかし、通常の場合、送電線に乗る雑音には、第4図(
4)に示す如く、第2図に示すFSX信号の周波数fH
の間■は周波数fHより高い周波数で、周波数fLO間
(e)は周波数ft−よシ低い周波数で、この関係を4
回程度続けるものが有る。
この場合は周波数弁別回路10の出力は第4図(B)に
示す如く周波数fHより高い周波数の間■はは基準電圧
■よシ高いレベルを周波数fLより低い周波数の間(e
)は基準電、圧Vより低いレベルとなり、この出力レベ
ルが比較器11に入力する。孔中つ器11ではこの入力
した出力レベルと基準電圧■とを比較し、第4図Ωに示
す如く丁度FSK信号が入力した場合と同様の矩形波を
出力する。従ってこの場合は、パルス巾検定M路12で
は送電線異常と判定し遮断器を切断する誤動作を起こす
ことになる。
従来のFSX復調回路にはこのように雑音により誤動作
を起こすことがある欠点がある。
(d)  発明の目的 本発明の目的は上記の欠点に鑑み、雑音による誤・1j
J1作を減らしたFSX信号復調回路の提供にある。
(e)  発明の構成 本発明は上記の目的を達成するために、FSK信号の周
波数より高い周波数又は低い周波数をFSK復調回路が
受信した時、比較器の出力を反転させる手段を設け、雑
音が入力した場合出力する矩形波のパルス巾を制限する
ことを特徴とする。
(f>  発明の実施例 以下、本発明の一実施例につき、図に従って説明する。
第5図は本発明のシフトキーインク信号復調回路の一実
施例の比較回路のブロック図、第6図は第4図に示した
雑音が入力した場合第5図の比較回路を使用した場合の
各部の波形のタイムチャートで(4)は雑音、(B)は
周波数弁別回路の出力、(C)は比較回路の出力を示す
第5図中13.14.15は比較器、16.17はアン
ド回路、18はオア回路、19.20はノット回路、V
、 Vl、 V2は基準電圧を示す。
第5図の比較回路は第2図の周波数弁別回路10及びパ
ルス巾検定回路12の間に設け、周波数弁別回路10と
共にFSX復調回路を構成する。
又第5図の比較器13の基準電圧■1は、周波数がFS
X信号の周波数fLよシわづか低い周波数が入力する場
合の周波数弁別回路10よυの出力レベルと等しくして
あり、比較器140基準電圧Vは従来と同じく周波数f
Hと周波数り、との真中の周波数が入力する場合の周波
数弁別回路10の出力電圧に等しくしてあり、比較器1
5の基準電圧v2は、周波数がFSK信号の周波数fH
よりわづか高い周波数が入力する場合の周波数弁別回路
10の出力電圧に等しくしてあり、この関係を第6図(
B)のVl、 V、 V2に示しである。このようにし
て督くと、第4図(5)第6図囚に示す如きF’ S 
K信号の周波数fHの間(f)は周波数fHより高い周
波数で、周波数fLO間(e)は周波数fLより低い周
波数でこの関係を4回程バを続ける雑音が第2図の周波
数弁別回路10に入力し、第4図の)第6図(B)に示
す如きレベルの信号を出力しても、この出力Oのレベル
が基準電圧v1.■、V2のどのレベルであるかによシ
第5図の比較回路の出力レベルは下記の如くなる。
0〉■2・・・・・・ 0レベル V2) 0 ) V  ・・・・・・ ルベルV)O)
Vl・・・・・−・・ ルベルV1 ) 0   ・・
・・・・・・・ θレベル[11ち第6図囚に示す如き
I−” S K信号の周波数fHの間(f)は周波数f
Hよシ高い周波数で、周波数り。
の間(e)は周波数fLより低い周波数の雑音がきても
、比較回路の出力は第6図(0に示す如く雑音により出
力する矩形波の巾はFSK信号の周波数fHをこえガい
範囲又は周波数fLよシ低くならない範囲に制限される
。従って第2図のパルス巾検定回路12ではFSX信号
との区別が出来誤動作することはなく々る。
(g)発明の効果 以上詳細に説明ぜる如く本発明によれば、送電線異常時
F S K信号を送信する電力線搬送継電方式の場合、
雑音による誤動作を防ける効果がある。
【図面の簡単な説明】
第1図は送電線用電力線搬送継電方式のブロック図、第
2図は従来例の周波数シフトキーインク信号の受信回路
のブロック図、第3図は第2図の各部の波形のタイムチ
ャート、第4図は雑音が入力した場合の第2図の各部の
波形のタイムチャート、第5図は本発明の実施例の比較
回路のブロック図、第6図は第4図に示した雑音が入力
した場合第5図の比較回路を使用した場合の各部の波形
のタイムチャートでおる。 図中1,2は送電線の母線、3は送1!絣、4,5は連
断M、6.7は故障検知及び制御回路、8,9け電力線
搬送装置、10は周波数弁別回路、11は比較器、12
はパルス巾検定回路、13〜15は比較器、16.17
はアンド回路、18はオア回路、19.20はノット回
路、V、 Vl 、 V2は基憩電圧を示す。 寮11閃 : %z図 半3閉 寮4聞

Claims (1)

    【特許請求の範囲】
  1. 受信したシフトキーイングされた周波数を周波数弁別回
    路により弁別し、弁別された出力を比較器により、基準
    電圧と比較し矩形波を取シ出すシフトキーインク信号復
    調回路において、シフトキーインク周波数より高い周波
    数又は低い周波数が該周波数弁別回路に入力した時、該
    比較器の出力を反転させる手段を設けたことを特徴とす
    るシフトキーインク信号復調回路。
JP58069606A 1983-04-20 1983-04-20 シフトキ−イング信号復調回路 Pending JPS59194554A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58069606A JPS59194554A (ja) 1983-04-20 1983-04-20 シフトキ−イング信号復調回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58069606A JPS59194554A (ja) 1983-04-20 1983-04-20 シフトキ−イング信号復調回路

Publications (1)

Publication Number Publication Date
JPS59194554A true JPS59194554A (ja) 1984-11-05

Family

ID=13407667

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58069606A Pending JPS59194554A (ja) 1983-04-20 1983-04-20 シフトキ−イング信号復調回路

Country Status (1)

Country Link
JP (1) JPS59194554A (ja)

Similar Documents

Publication Publication Date Title
CN1390376B (zh) 改进的限制式差动继电器
US4562582A (en) Burst signal receiving apparatus
US3599044A (en) Superhigh-speed relaying system and apparatus for protection of power systems
EP0102710B1 (en) Protective relay system
JPS59194554A (ja) シフトキ−イング信号復調回路
JPH05191317A (ja) 差動信号伝送回路
WO1986004755A1 (en) Data bus pilot tone
JPS5826249B2 (ja) ホゴケイデンソウチ
CA2054512C (en) Ground integrity monitor
JPS6260032B2 (ja)
JPH04312315A (ja) 電流差動リレー装置
JP2851085B2 (ja) 端末電源断検出方法
JP3053533B2 (ja) 電流差動継電装置
JPS605729A (ja) 搬送保護継電装置
JPS5937652B2 (ja) 差動保護継電装置
JPS5931282B2 (ja) 脱調検出継電装置
JPS5829316A (ja) しや断器制御方式
JPS60144046A (ja) フレ−ム同期回路
JPS62160034A (ja) 搬送保護継電装置
JPS6077202A (ja) プロセス制御用デ−タのゼロクリア方式
JPH0349220B2 (ja)
JPS6220769B2 (ja)
JPH01312613A (ja) スイッチング電源回路
JPS6084916A (ja) 保護継電装置
JPS59162713A (ja) 保護継電装置