JPS59181860A - 通信制御装置の診断方式 - Google Patents

通信制御装置の診断方式

Info

Publication number
JPS59181860A
JPS59181860A JP58055488A JP5548883A JPS59181860A JP S59181860 A JPS59181860 A JP S59181860A JP 58055488 A JP58055488 A JP 58055488A JP 5548883 A JP5548883 A JP 5548883A JP S59181860 A JPS59181860 A JP S59181860A
Authority
JP
Japan
Prior art keywords
line
attribute
diagnosis
unit
attributes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58055488A
Other languages
English (en)
Inventor
Hiroshi Takahashi
弘 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP58055488A priority Critical patent/JPS59181860A/ja
Publication of JPS59181860A publication Critical patent/JPS59181860A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L13/00Details of the apparatus or circuits covered by groups H04L15/00 or H04L17/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は、通信制御装置に係り、%に、複数の回、!i
!乞もち、個々の回線属性が異1よる複数の回線の中の
1つの回線全診断する場合、他の1つの回線の回線属性
全変更して回線の折り返し診断を行い、折り返し診断後
は元の回線属性にもどすようにした通信制御装置の診断
方式に関するものである。
〔従来技術と問題点〕
第1図は運用時の通信制御装置の状態全説明する図、第
2図は回線診断時の通信制御装置の状態全説明する図で
ある。図において、1はCPU(中央処理装置)、2は
通信制御装置、3Aは回線囚対応部、3Bは回線(B)
対応部、4Aと4Bは変復調装置(モデム)全示す。
回線制御には、一般に、SYN同期とFLAG同期と調
歩同期の3つの方式がある。複数の回線全制御する通信
制御装置において、回線の折り返し診断を行う場合には
、従来、回線スピード、回線制御方式等の回線属性が同
じ回線で折り返し診断を行っている。そのために、2回
線単位の回線属性が設定されていた。通信制御装置の運
用時の接続状態全売したのが第1図であり、回線診断時
の接続状態を示したのが第2図である。
従来は、第2図に示すように、回線(イ)対応部3Aと
回、103+対応部3Bで折り返し診断を行う場合には
両者の回線属性は同じでなければならない。
従って、例えば回線囚と回線(Blで異なった回線属性
?持ちたい場合には、回線囚、回線(B)の夫々に対し
て同じ回線属性をもつ回線対応部が必要になる。そのた
め、2回線を運用するのに結局4回線分のハードが必要
となり、ダミーとなる2回線分のハードに無駄が生じる
〔発明の目的〕
本発明は、上記の考察に基づくものであって、回線属性
が異なる回線での折り返し診断が可能な通信制御装置の
診断方式を提供することを目的とするものでるる。
〔発明の構成〕
そのために本発明の通信制御装置の診断方式は、中央処
理装置とのインターフェース制御部、主制御部、通信制
御装置制御プログラムと複数の回線対応に制御情報保持
・1直域とを持つ記憶部、回線制御部、及び複数の回線
アダプタ部を備えた通信制御装置において、上記記憶部
に、回線属性変更プログラムと各回線対応に回線属性保
持領域と音用はし、上記回線アダプタ部の夫々に回線属
性を保持するレジスタ金用意し、上記回線アダプタ部は
上記レジスタの情報を基に処理全行い、上記主制御部は
、上記記憶部の回線属性保持領域に保持された回線属性
をもとに各回線アダプタ対応の処理全行)と共に、回線
の折り返し診断の実行に際しては、上記記憶部内のプロ
グラムに従い、診断開始時に上記インタフェース制御部
全通して中央処理装置、から与えられる回線属性((ア
ダプタ部のレジスタの回線属性を変更し、診断命令の終
了を確認したときには当該回線対応の上記回線属性保持
領域から回純属性全読み出して当該アダプタ部のレジス
タの内容全変更する処理!金行うように構成されたこと
全特徴とするものである。
〔発明の実施例〕
以下、本発明の実、’1rti例全図面を参照しつつ説
明する。
第3ン)は本発明による回線診断時の命令の発行状態全
示す図、第4図は本発明の通信制御装置の1実施例構成
を示す図、第5図は診断命令が発行されたときの主制御
部による処理の流れ全説明する図、第6図げF L A
 G同期とSYN同期の組合わせによる回縁診断の例を
示す図である。第4図において、5−Oないし5− n
はLA(回線アダプタ)都、6け]、C(回線制御)部
、7はCC(主制御)部、81はIFC(インタフェー
ス制御)部、9はメモリ部を示す。
回線囚と回線(Blにより折り返して回線(3)の診断
を行う場合には、第3図に示すように、まず回線(13
1に対して診断命令全発行し、回線(B)の回線属性の
変更全行う。しかる後、回線(イ)に通常の命令、例え
ばライト・コマンド全発行する。また、回線(lB)に
も、回線(A+のライト・コマンドに対応してリード・
コマンド全発行する。診断データの送信、受信が行われ
ると、回線(A)は動作終了となり、回線(I3)も、
回線属性全もとの回線属性に変更しまた後、回線(5)
より遅れて動作終了となる。回線の診断命令は、CPU
Iかも発行され、その診断命令に従って通信制御装置で
先に述べた処理全行う。通信制御装置の1実施例構成を
示したのが第4図である。
第4図において、回線属性は、通常、イニシャライズ時
にメモリ部9内の回線毎に対応した回線属性保有領域(
斜線の領域)と、LA部5−0ないし5−ルの回線属性
全保持する回線属性レジスタにそれぞれ保持される。L
AA部50ないし5−nは、回線属性レジスタの情報を
もとに文字の分解、組立てなど全行い、L C部6.0
0部7へ割込む。メモリ部9に保持された回線属性fi
LAali 5 07;Cイし5−n、LCC60らの
処理依頼により00部7によって一部又は全部が読み出
されて、回線属性に基づいて処理全行い、IFC部8を
通じてCI) Uにス)1込む。本発明は、診断開始時
に変更する回線属性kcPUより供給してもらい・メモ
リ部9内のプログラム(縦線の領域)により00部7が
L A部5−0ないし5−ルの回線(・、!S性レジス
タの内容を変更する。00部7(1′1:、診断命令の
終了全判断し、終了全確認すると、メモリ部9Vりの回
線毎に対応した回線属性保持領域(斜線の領域)より回
線属性を読み出し、メモリ1XIt 9内のプログラム
(fRr%lの領域)゛により00部7がL A部5 
” Of、c、 l、’し5−n、の回線属性レジスタ
の内容を変更する。
次に診断命令が発行されたときのCC郡による処理の流
れ全説明する。診断命令は、データとして、変更回線属
性、送/受信指示、ノくイト数など全もつものである。
■ 与えられた回線属性により回線属性を変更する。次
に■の処理全行う。
■ 診断命令が送信か受信かを調べる。
送信の場合には■の処理全行い、受信の場合には■の処
理を行う。
■ 規定バイト数全送信したか否かを調べ、規定バイト
数を送信すると■の処理を行う。
■ 規定バイト数全受信したか否か全調べ、規定バイト
数を受信すると■の処理を行う。
■ 自己保持中の回線属性を読み出し、回線属性を変更
する。
本発明は、以上説明したように、CPUからの診断命令
に従ってT、 A部の回線属性レジスタに保持されろ回
線属性を変えて、回線の折り返し診断を行うものであっ
て、例えば第4図において、LAA部50からLAA部
51全通して0回線につき折り返し診断を行う場合、1
回線の回線属性を0回線のそれと同じ−くしでもよいが
、異ならせてもよい。むしろ、異なる回線属性の間で折
り返し診断を行うことによって、よりきめ細かな診断が
可能となる。F L A G同期の回線(A部 k S
 Y N・同期の11」1線属性にした回Ka! (B
+ k使って診断した場合の具体的な例を示したのが第
6図である。
第6図に示すように、回線(5)がF L A G同期
で自動「O」挿入モード(「j」が5ピント連続すると
1−oJt挿入するモード)であるとぎ、これ全診断す
るために、回線(J3)全同一スピードでSYN回jl
ljのSYNコードを’7]シフに設定すると、回線(
A)の診断が町i旨となる。即ち、回線囚の送出文字を
7」・” FJ” I” ’にすると、回線(B)から
得られる文字にv 13 F v 、v 1;l F 
v 、 v F Avになる。
また、他にはNRZI、調歩同期のストップ・ビット2
ビット送出の診断も可能となる。
〔発明の効呆〕
以上の説明から明ら岱なように、本発明によれば、回線
属性の!%なる回線を折り返して診断することが可能と
l「るため、回線属性全診断のために同一にする8契が
な(、システム構成が簡単となる。また、折り返し診断
を行う回線の回線属性全適当に異ならせることによって
、通常動作では診断できない事項が診断可能となる。
【図面の簡単な説明】
第1図は運用時の通信制御装置の状態を説明する図、第
2図は回線診断時の通信制御装置の状態全説明する図、
第3図は本発明による回線診断時の命令の発行状態を示
す図、第4図は本発明の通信制御装置の1実施例構成を
示す図、第5図は診断命令が発行されたときの主制御部
による処理の流れ全説明する図、第6図はFLAG同期
とSYN同期の組合わせによる回線診断の例を示す図で
ある。 1・・・CPU (中央処理装置)、2・・・通信制御
装置、3A・・・回線(イ)対応部、3B・・・回線(
B)対応部、4Aと4B・・・変復調装置(モデム)、
5−0ないし5− n・・・T、A(回線アダプタ)部
、6・・・LC(回線制御)部、7・・・CC(主制御
)部、8・・・■FC(インタフェース制御)部、9・
・・メモリ部。

Claims (1)

    【特許請求の範囲】
  1. 中央処理装置とのインタフェース制御部、主制御部、通
    イ菖制御装置制御プログラムと複数の回線対応に制御情
    報保持領域とを持つ記憶部、回線制御部、及び複数の回
    線アダプタ部全備えた通信制御、」j装置において、上
    記記憶部に、回線属性変更プログラムと各回線対応に回
    線属性保持領域とを用、代し、」二記回繍アダプタ部の
    夫々に回線114性を保持するレジスタを用意し、上記
    回線アダプタ部は上記レジスタの情報音基に処理を行い
    、上記主制御部は、上記配置、残部の回線属性保持領域
    に保持さ柱た回線属性をもとに各回線アダプタ部対応の
    処理を行うと共に、回線の折り返し診断の実行に際して
    は、上記記憶部内のプログラムに従い、診断開始時に上
    記インタフェース制御部7通して中央処理装置から与え
    られる回線属性にアダプタ部のレジスタの回線属性全変
    更し、診断命令の終了?確認したときには当該回線対応
    の上記回線属性保持領域から回線属性を読み出して当該
    アダプタ部のレジスタの内容全変更する処理全行うよう
    に構成されたこと全特徴とする通信制御装置の診断方式
JP58055488A 1983-03-31 1983-03-31 通信制御装置の診断方式 Pending JPS59181860A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58055488A JPS59181860A (ja) 1983-03-31 1983-03-31 通信制御装置の診断方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58055488A JPS59181860A (ja) 1983-03-31 1983-03-31 通信制御装置の診断方式

Publications (1)

Publication Number Publication Date
JPS59181860A true JPS59181860A (ja) 1984-10-16

Family

ID=13000011

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58055488A Pending JPS59181860A (ja) 1983-03-31 1983-03-31 通信制御装置の診断方式

Country Status (1)

Country Link
JP (1) JPS59181860A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63144739U (ja) * 1987-03-13 1988-09-22
JP2015524226A (ja) * 2012-06-18 2015-08-20 ルネサス・エレクトロニクス・ヨーロッパ・リミテッドRenesas Electronics Europe Limited 通信コントローラ

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63144739U (ja) * 1987-03-13 1988-09-22
JP2015524226A (ja) * 2012-06-18 2015-08-20 ルネサス・エレクトロニクス・ヨーロッパ・リミテッドRenesas Electronics Europe Limited 通信コントローラ
US9979620B2 (en) 2012-06-18 2018-05-22 Renesas Electronics Europe Limited Communication controller

Similar Documents

Publication Publication Date Title
US4463418A (en) Error correction from remote data processor by communication and reconstruction of processor status storage disk
EP0405545A2 (en) Data communication adapter and data communication terminal apparatus employing the same
JPH10301889A (ja) データ転送方法及び装置
JPS58501740A (ja) デ−タ処理システムにおけるホスト、周辺制御プロセツサのような対になつたプロセツサのインタ−フエ−ス機構
JPS5846098B2 (ja) ル−プバスネットワ−クシステムにおけるバス優先制御方式
US7069305B2 (en) Computer system and a data transfer method thereof using remote direct memory access
JPS6054063A (ja) デ−タ転送システム
US6674751B1 (en) Serialized bus communication and control architecture
JPS63275241A (ja) 制御リンク
US5132973A (en) Testable embedded RAM arrays for bus transaction buffering
JPS59181860A (ja) 通信制御装置の診断方式
JP2776679B2 (ja) 情報処理システム
JPH02181886A (ja) 直線描画装置
JPS5899857A (ja) パイプライン処理方式のアクセス処理装置
JPH0512221A (ja) マルチcpu間データ交換高速化方式
JP2803270B2 (ja) Scsiホストアダプタ回路
JP2674939B2 (ja) 通話路バス制御装置
JPH01158554A (ja) Dma装置を備えたデータ処理システム
JP2001005742A (ja) データ転送方式
JPH07109599B2 (ja) 処理システムの情報転送装置
JPH0253143A (ja) 擬似障害発生システム
JPH09282242A (ja) 非同期命令終了報告処理システム
JP2002007362A (ja) 情報処理装置及びそれに用いる演算処理装置の増設方法
JPH0589022A (ja) 情報処理装置
JPS62236061A (ja) Cpu間通信方式