JPS59168529A - イニシヤル・プログラム・ロ−ド方式 - Google Patents

イニシヤル・プログラム・ロ−ド方式

Info

Publication number
JPS59168529A
JPS59168529A JP4465483A JP4465483A JPS59168529A JP S59168529 A JPS59168529 A JP S59168529A JP 4465483 A JP4465483 A JP 4465483A JP 4465483 A JP4465483 A JP 4465483A JP S59168529 A JPS59168529 A JP S59168529A
Authority
JP
Japan
Prior art keywords
ipl
boot program
fault
time
program
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4465483A
Other languages
English (en)
Inventor
Haruo Kohama
小浜 晴雄
Seijiro Tajima
多嶋 清次郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP4465483A priority Critical patent/JPS59168529A/ja
Publication of JPS59168529A publication Critical patent/JPS59168529A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は、情報処理装置におけるイニシャル・プログラ
ム・ロード方式に関する。
〔従来技術〕
情報処理装置において、パネル上のスイッチ押下あるい
はサービスプロセッサ配下のキーボードからのコマンド
投入等により、イニシャル・プログラム・ロード(IP
L)指示が行われると、まず、指定されたデバイスから
ブートプログラムが情報処理装置の主メモリに自動的に
読込まれる。
プートプログラムは、オペレーティングシステム(O8
)を指定されたデバイスから主メモリに読込むためのも
のである。このブートプログラムの読込み完了後、自動
的にブートプログラムに制御が移されO8本体の読込み
が行われる。ブートプログラムは、O8本体の読込みが
終了すると、O8に制御を渡し、IPL動作を終了する
ところで、従来の情報処理装置では、IPLに際して、
ブートプログラムの主メモリへの読込み動作中にハード
ウェア障害を検出した時にのみ、パネルまたはサービス
プロセッサ配下のディスプレイにIPL異常の表示を行
っていた。このため、(1)  プートプログシムにプ
ログラムエラーがあり、O8の読込みが行えない。また
はO8本体にプログラムエラーがあり、サービスが開始
できない。
(2) O3本体の格納媒体のマウント誤り、あるいは
15機番の設定誤りにより、O8の工PLが行えない。
(3)  ブートプログラム実行中にノ蔦−ドウェア障
害が検出され、O8本体の読込みが行えない。
等のように、プログラムエラー、運用者の操作ミス、ま
たは、ブートプログラムによるO8本体の読込み実行中
に検出されたノ・−ドウエア障害によるIPL異常を運
用者等に通知することができなかった。
〔発明の目的〕
本発明の目的は、上記従来の欠点を解決し、プログラム
(O8)からのIPL終了報告の有無をハードウェアに
よりチェックすることにより、プログラムエラー、運用
者の操作ミス、あるいはブートプログラム実行中のノ・
−ドウエア障害によるIPL異常を認識できる様にする
ことにある。
〔発明の概要〕
本発明はIPL開始時点からIPL終了時点までを時間
監視し、IPL開始時点から所定の時間が経過してもI
PLが正常に終了しない場合は、IPL異常と認識する
ものである。
〔発明の実施例〕
第1図は不発明の一実施例のブロック図であって、1は
IPL制御回路、2は時間監視機構、3は命令実行機構
である。また、10はフートフログラムロード異常信号
線、11はブートプログラムロード終了信号線、20は
IPL異常信号線、30はIPL終了報告信号線を示す
。第2図は本実施例を説明するためのフローチャートで
、以下、これによって動作を説明する。
情報処理装置のパイ・ル等からIPL指示が行われると
、時間監視機構2は監視様術(タイマ)の初期設定を行
った後、時間監視動作を開始する(ステップ100)。
また、IPL制御回路1は指定されたデバイスからブー
トプログラムの主メモリ読込み動作を開始する(ステッ
プ101)。この間、IPL制御回路1はハードウェア
障害の有無をチェックし、(ステップ102)、ハード
ウェア障害のためブートプログラムの読込みが正常に終
了しなかった場合、IPL制御回路1はパネル等に■P
L異常の表示を行うとともに(ステップ10.f )、
フートフログラムロード異常信号線1oを介してブート
プログラムロード異常を時間監視機構2に報告する。I
PL制御回路1かものブートプログラムロード異常報告
を受取った時間監視機構2は時間監視動作を停止する(
ステップ1o4)。
一方、ブートプログラムの読込みが正常に終了した場合
は、IPL制御回路1はブートプログラムロード終了信
号線11を介してブートプログラムロード終了を命令実
行機rJ 3に報告する。IPL制御回路1からのブー
トプログラムロード終了報告を受取った命令実行機構3
は、主メモリ上のブートプログラムを読出して実行する
(ステップ105)。
ブートプログラムによるO8の読込みが終了し、O8に
制御が渡された後、O8はO8自身の正常性を確認する
と、IPL終了を示す命令を発行する。命令実行機構3
は、IPL終了を示す命令を検出すると、IPL終了終
了報告信号線弁してIPL終了を時間監視機構2に報告
する。
時間監視機構2は、IPL終了報告が定められた時間以
内に来るか否か監視しており(ステップ106)、該時
間以内に命令実行機@3から゛IPL終了報告を受取る
と時間監視動作を停止する(ステップ107.108)
。一方、命令実行機構3からのIPL終了報告が定めら
れた時間以内になかった場合、時間監視機構2はIPL
異濱と認識し、IPL異常信号$20を介してパネル等
にIPL異常を表示するとともに(ステップ109)、
命令実行機構3の命令実行動作を停止させる(ステップ
11o)。
この様に、O8からのIPL終了報告の有無を時間監視
機構2でチェックし、IPi、異常を認識するため、 (1)  ブートプログラムにプログラムエラーがあり
、O8の読込みができない。またはO3にプログラムエ
ラーがあり、サービスが開始できない。
(2)O5本体の格納媒体のマウン)Fす、あるいばI
PL機番の設定誤りによりO8のIPLが行えない。
(3)  ブートプログラムによるO8読込み動作中に
・・−ドウエア障害が検出され、O8の読込みが正常に
行えない。
等の事象が生じても、運用者等にlPL異常を通知する
ことができる。
なお、本発明の実施に際しては、時間監視機構2に設定
する監視時間をパネル上のスイッチ操作あるいはサービ
スプロセッサ配下のキーボードからのコマンド等により
可変とすることにより、IPLされるO8の規模の変化
に容易に対処することができる。また、時間監視機構2
の有効/無効 4゜を制御する機構を付茄することによ
り、IPL終了を報告する命令を使用していないプログ
ラム(例えば保守試験プログラム)のIPLを可能とす
ることができる。
さらに、O8がIPL終了を時間監視機構2に報告する
命令としては、必ずしも専用命令とする必要はなく、命
令実行機構3がO8からのIPL終了報告と認識可能な
命令(例えば主メモリの特定エリアにアクセスする命令
等)であれば良い。
特に、従来O8が使用している特定の命令を、O8から
のIPL終了報告命令とすることにより、従来O8のI
 l) Lに際しても、本発明の時間監視機構を動作さ
せることができる。
〔発町の効果〕
以上説明したように、本発明によれば、プログラムエラ
ー、連用者の操作ミス、またはブートプログラム実行中
のハードウェア障害によるO Sの工PL失敗を検出し
、運用者に通知することができる。
【図面の簡単な説明】
第1図は本発明の一実施例のブロック図、第2図は第1
図の動作を説明するためのフロー図である。

Claims (2)

    【特許請求の範囲】
  1. (1)情報処理装置のイニシャル・プログラム・ロード
    (IPL)の際、該IPL開始時点からIPL終了時点
    までの時間を監視し、IPL開始時点から予め定めた時
    間が経過しても当該IPLが終了しない場合はIPL異
    常と判断することを特徴とするイニシャル・プログラム
    ・ロード方式。
  2. (2)IPLが正常に終了したことをIPLによりロー
    ドされたプログラムが命令により報告することを特徴と
    する特許M求の範囲第1項記載のイニシャル・プログラ
    ム・ロード方式。
JP4465483A 1983-03-16 1983-03-16 イニシヤル・プログラム・ロ−ド方式 Pending JPS59168529A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4465483A JPS59168529A (ja) 1983-03-16 1983-03-16 イニシヤル・プログラム・ロ−ド方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4465483A JPS59168529A (ja) 1983-03-16 1983-03-16 イニシヤル・プログラム・ロ−ド方式

Publications (1)

Publication Number Publication Date
JPS59168529A true JPS59168529A (ja) 1984-09-22

Family

ID=12697429

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4465483A Pending JPS59168529A (ja) 1983-03-16 1983-03-16 イニシヤル・プログラム・ロ−ド方式

Country Status (1)

Country Link
JP (1) JPS59168529A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04266145A (ja) * 1990-10-31 1992-09-22 Internatl Business Mach Corp <Ibm> 情報処理システム内の副ステーションを初期設定する方法。

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5344133A (en) * 1976-10-04 1978-04-20 Nec Corp Data channel device
JPS55105722A (en) * 1979-02-08 1980-08-13 Toshiba Corp Initial program load system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5344133A (en) * 1976-10-04 1978-04-20 Nec Corp Data channel device
JPS55105722A (en) * 1979-02-08 1980-08-13 Toshiba Corp Initial program load system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04266145A (ja) * 1990-10-31 1992-09-22 Internatl Business Mach Corp <Ibm> 情報処理システム内の副ステーションを初期設定する方法。

Similar Documents

Publication Publication Date Title
JP3348479B2 (ja) 異常処理装置及び異常処理方法
JPS59168529A (ja) イニシヤル・プログラム・ロ−ド方式
JP3313667B2 (ja) 二重化システムの障害検出方式及びその方法
JPH0754947B2 (ja) 予備系監視方式
JPH03149629A (ja) メモリ試験方式
JPH08263320A (ja) システム運転管理方式及び運転管理装置
JPS62236056A (ja) 情報処理システムの入出力制御装置
JPH0854922A (ja) プロセス制御装置
CN116414611A (zh) 基于冗余存储的开机自检设备故障定位系统
JPS6295646A (ja) 走行監視機能付マイクロプログラム制御装置
CN116881070A (zh) 服务器的入侵开关接口的测试治具、方法、装置及介质
JP2776815B2 (ja) 多重プロセッサシステムの障害回復方法
JPH0628782A (ja) 自己診断機能付磁気ディスク装置
JPS6295647A (ja) 走行監視機能付マイクロプログラム制御装置
JPS6238916A (ja) デ−タ処理システムの立上げ方式
JPH03253945A (ja) データ処理システムの異常回復処理機能確認方式
JPS6336016B2 (ja)
JPS6223335B2 (ja)
JPS60262249A (ja) マイクロプロセツサ応用装置
JPS6244301B2 (ja)
CN117687821A (zh) 高速缓冲存储器坏块的处理方法、装置和电子设备
JPH04182835A (ja) マルチプロセッサシステムのバス監視装置
JPS5858662A (ja) 装置試験方式
JP2000298599A (ja) 交換ソフトウェアの自動試験システム
JPS6259814B2 (ja)