JPS5916407A - 増幅器 - Google Patents
増幅器Info
- Publication number
- JPS5916407A JPS5916407A JP12541582A JP12541582A JPS5916407A JP S5916407 A JPS5916407 A JP S5916407A JP 12541582 A JP12541582 A JP 12541582A JP 12541582 A JP12541582 A JP 12541582A JP S5916407 A JPS5916407 A JP S5916407A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- input
- switch
- signal
- attenuator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003321 amplification Effects 0.000 abstract description 4
- 238000003199 nucleic acid amplification method Methods 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 2
- 230000002238 attenuated effect Effects 0.000 description 1
- 235000013351 cheese Nutrition 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
Landscapes
- Control Of Amplification And Gain Control (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は、複数の入力端子を有し、これら入力端子に接
続された入力信号のまち壕ちなレベルに関係なく、一定
レベルの増幅出力の得られろ増幅器に関する。
続された入力信号のまち壕ちなレベルに関係なく、一定
レベルの増幅出力の得られろ増幅器に関する。
増幅器は微小な信号をあるレベルまで増幅する働きをす
るが、入力端子が複数あって、入力信号のレベルがまち
まちでしかも増幅して得られる出力信号レベルを一定に
保ちたい場合は、増幅器の増幅度を入力信号のレベルま
たは種類によシ切替えなくてはならな゛い。
るが、入力端子が複数あって、入力信号のレベルがまち
まちでしかも増幅して得られる出力信号レベルを一定に
保ちたい場合は、増幅器の増幅度を入力信号のレベルま
たは種類によシ切替えなくてはならな゛い。
本発明の目的は、この増幅度の切替を入力信号の切替え
に連動させることによシ入力信号のレベルに無関係に一
定レベルの増幅出力の得られる増幅器を提供するにある
。
に連動させることによシ入力信号のレベルに無関係に一
定レベルの増幅出力の得られる増幅器を提供するにある
。
本発明の増幅器は、複数の入力端子に入力される入力信
号の一つを選択してアッテネータ回路に接続するスイッ
チ回路と、このスイッチ回路の切替え動作を制御すると
共に該スイッチ回路の切替えに連動して前記アッテネー
タ回路の減衰量を予じめ記憶しておいた減衰量に制御す
る制御回路と、前記アッテネータ回路の出力信号を増幅
する増幅回路とを含む構成を有する。
号の一つを選択してアッテネータ回路に接続するスイッ
チ回路と、このスイッチ回路の切替え動作を制御すると
共に該スイッチ回路の切替えに連動して前記アッテネー
タ回路の減衰量を予じめ記憶しておいた減衰量に制御す
る制御回路と、前記アッテネータ回路の出力信号を増幅
する増幅回路とを含む構成を有する。
つぎに本発明を実施例によシ説明する。
第1図は本発明の一実施例のブロック回路図である。第
1図において、フォノ(PHONO)入力端子1、チュ
ーナ入力端子2、補助入力端子3、テープ入力端子4か
ら入力される信号はそれぞれスイッチ回路6に入′力さ
れる。但し一フォノ入力だけは途中にイコライザ回路5
を通る。スイッチ回路6は、制御回路19からの信号で
4人力の中から1つを選択しアッテネータ回路7に信号
を伝達する。アッテネータ回路7では、制御回路19か
らあ信号によシ減衰量を設定し、ここで減衰された信号
は後段の増幅回路8に導かれ、増幅された後出力端子2
0から出力される。
1図において、フォノ(PHONO)入力端子1、チュ
ーナ入力端子2、補助入力端子3、テープ入力端子4か
ら入力される信号はそれぞれスイッチ回路6に入′力さ
れる。但し一フォノ入力だけは途中にイコライザ回路5
を通る。スイッチ回路6は、制御回路19からの信号で
4人力の中から1つを選択しアッテネータ回路7に信号
を伝達する。アッテネータ回路7では、制御回路19か
らあ信号によシ減衰量を設定し、ここで減衰された信号
は後段の増幅回路8に導かれ、増幅された後出力端子2
0から出力される。
制御回路19には、入力信号を選択する為のフォノ切替
スイッチ10、チューナ切替スイッチ11、補助入力切
替スイッチ12、テープ切替スイッチ13が接続される
。これのスイッチを切替えることによシ、スイッチ回路
6が働いて入力信号を切替え、それと同時に、記憶回路
9からあらかじめ設定しておいた入力信号の減衰量の情
報を読み出し、制御回路19を通してアッテネータ回路
7に伝え、減衰量を設定する。
スイッチ10、チューナ切替スイッチ11、補助入力切
替スイッチ12、テープ切替スイッチ13が接続される
。これのスイッチを切替えることによシ、スイッチ回路
6が働いて入力信号を切替え、それと同時に、記憶回路
9からあらかじめ設定しておいた入力信号の減衰量の情
報を読み出し、制御回路19を通してアッテネータ回路
7に伝え、減衰量を設定する。
減衰量をあらかじめ記憶回路9に記憶させるには、まず
減衰量゛セットスイッチ16を押下し、制御回路19を
減衰量セットモードにした後、出力端子20の出力レベ
ルを監視しながら減衰量アンプ。
減衰量゛セットスイッチ16を押下し、制御回路19を
減衰量セットモードにした後、出力端子20の出力レベ
ルを監視しながら減衰量アンプ。
スイッチ14及び減衰量グ′7yスイッチ15を押下し
て希望の出力レベルに調整する。希望レベルが定まった
なら、もう一度減衰量セットスイッチ16を押下してセ
ットモードを解除する。この様にしてフォノ、チューナ
、補助入力、テープの4人力について全てセットする。
て希望の出力レベルに調整する。希望レベルが定まった
なら、もう一度減衰量セットスイッチ16を押下してセ
ットモードを解除する。この様にしてフォノ、チューナ
、補助入力、テープの4人力について全てセットする。
その結果、記憶回路9には4種類の減衰量情報が記憶さ
れる。
れる。
減衰量アップスイッチ14、減衰量ダウンスイッチ15
、減衰量セットスイッチ16は減衰量を最初にセットす
る時のみに使用され、それ以後は不用なスイッチである
。通常動作時の音量は、制御回路19に接続される音量
アップスイッチ17、音量ダウンスイッチ18により調
節され、制御回路は増幅回路8中のアッテネータ回路を
制御する。
、減衰量セットスイッチ16は減衰量を最初にセットす
る時のみに使用され、それ以後は不用なスイッチである
。通常動作時の音量は、制御回路19に接続される音量
アップスイッチ17、音量ダウンスイッチ18により調
節され、制御回路は増幅回路8中のアッテネータ回路を
制御する。
本発明によれば、さまざまなレベルの信号を入力しても
、それぞれの入力信号に対して減衰量を自動的に切替え
ることができ、常に一定レベルの出力を保つ増幅器を得
ることができる。
、それぞれの入力信号に対して減衰量を自動的に切替え
ることができ、常に一定レベルの出力を保つ増幅器を得
ることができる。
伺、上記の例はほんの一例であシ、記憶回路9及び制御
回路19等はマイクロプロセッサに置き換えることは可
能であり、また、アッテネータ回路7及び増幅回路8中
のアッテネータは、入力信号の切替時にあらかじめ制御
回路19からオフセット情報を与えておけば、1つのア
ッテネータでまかなえること等は当然である。
回路19等はマイクロプロセッサに置き換えることは可
能であり、また、アッテネータ回路7及び増幅回路8中
のアッテネータは、入力信号の切替時にあらかじめ制御
回路19からオフセット情報を与えておけば、1つのア
ッテネータでまかなえること等は当然である。
第1図は本発明の一実施例のプ1ツク回路図である。
1・・・・・・フォノ(PHONO)入力端子、2・・
・・・・チー−す入力端子、3・・・・・・補助入力端
子、4・・・・・・テープ入力端子、5・・・・・・イ
コライザ回路、6・・・・・・スイッチ回路、7・・・
・・・アッテネータ回路、8・・・・・・増幅回路、9
・・・・・・記憶回路、19・・・・・・制御回路、2
0・・・・・・出力端子。 第 1 図
・・・・チー−す入力端子、3・・・・・・補助入力端
子、4・・・・・・テープ入力端子、5・・・・・・イ
コライザ回路、6・・・・・・スイッチ回路、7・・・
・・・アッテネータ回路、8・・・・・・増幅回路、9
・・・・・・記憶回路、19・・・・・・制御回路、2
0・・・・・・出力端子。 第 1 図
Claims (1)
- 複数の入力端子と、これら入力端子に入力される入力信
号の一つを選択しアッテネータ回路の入′1力に接続す
るスイッチ回路と、このスイッチ回路の切替え動作を制
御すると共に該スイッチ回路の切替えに連動し前記アッ
テネータ回路の減衰量を予じめ記憶しておいた減衰量に
制御する制御回路と、前記アッテネータ回路の出力信号
を増幅する増幅回路とを備えたことを特徴とする増幅器
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12541582A JPS5916407A (ja) | 1982-07-19 | 1982-07-19 | 増幅器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12541582A JPS5916407A (ja) | 1982-07-19 | 1982-07-19 | 増幅器 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5916407A true JPS5916407A (ja) | 1984-01-27 |
Family
ID=14909534
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP12541582A Pending JPS5916407A (ja) | 1982-07-19 | 1982-07-19 | 増幅器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5916407A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2003013012A1 (fr) * | 2001-07-27 | 2003-02-13 | Mitsubishi Denki Kabushiki Kaisha | Recepteur |
-
1982
- 1982-07-19 JP JP12541582A patent/JPS5916407A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2003013012A1 (fr) * | 2001-07-27 | 2003-02-13 | Mitsubishi Denki Kabushiki Kaisha | Recepteur |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4887045A (en) | Sum/differential signal processing circuit | |
JPH0375956B2 (ja) | ||
JPS5916407A (ja) | 増幅器 | |
TWI254918B (en) | Signal processing circuit for optic disc drivers and related method | |
JP3038729B2 (ja) | パワーアンプ出力信号制御回路 | |
JP2616098B2 (ja) | 電力増幅装置 | |
JPH02302129A (ja) | 映像受信装置 | |
JPH03108817A (ja) | 送信出力制御装置 | |
JPS6117270A (ja) | ト−ンコントロ−ル装置 | |
JPH087708Y2 (ja) | 音声切換増幅器 | |
JPH0346807A (ja) | テレビ受信用増幅器 | |
JP3055266B2 (ja) | 音声切換制御装置 | |
JP2514708Y2 (ja) | 録再生機器における信号処理装置 | |
JPH0230898Y2 (ja) | ||
JPH04339360A (ja) | Pcm音声記録装置 | |
JPH053455A (ja) | 光増幅装置 | |
JPS62106384A (ja) | 自動利得制御回路 | |
JPH01206712A (ja) | オーディオ装置 | |
JP2685016B2 (ja) | 送信出力制御回路 | |
JPH06224672A (ja) | 電力増幅器 | |
JPH03195300A (ja) | 音声再生装置 | |
JP2545410Y2 (ja) | 無線通信機システム | |
JPS5837141Y2 (ja) | 自動利得制御回路 | |
JPS6423654A (en) | Pre-emphasis circuit | |
JPS60157311A (ja) | 音響装置 |