JPS59160898A - 記憶装置の故障診断装置 - Google Patents

記憶装置の故障診断装置

Info

Publication number
JPS59160898A
JPS59160898A JP58034781A JP3478183A JPS59160898A JP S59160898 A JPS59160898 A JP S59160898A JP 58034781 A JP58034781 A JP 58034781A JP 3478183 A JP3478183 A JP 3478183A JP S59160898 A JPS59160898 A JP S59160898A
Authority
JP
Japan
Prior art keywords
address
storage device
signal
fault
digital data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58034781A
Other languages
English (en)
Inventor
Yuji Ii
伊比 雄二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP58034781A priority Critical patent/JPS59160898A/ja
Publication of JPS59160898A publication Critical patent/JPS59160898A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は、たとえば′屯十計見碌の主記憶装置又は補
助記vA装置の記憶内容を診傾する記憶装置の故障診v
fT装置に関するものである。
従来この独の装置として第1図(二示すものかあった。
図において(1)は電子計算機の中央演算処理装置(以
下CPUと略記する)、12)及び(4)はそれぞれ入
出力信号柱路、(3)は記憶装置の制@装置、(5)は
記憶装置である。
以下、記憶装置(5)の記憶内容の故障診断(:関連す
る第1図の装置の動作Cついて説明する。記憶装置(5
)からの読出し又は記憶装置(5)への4袷みを命令す
るのはCPU (11であって、CPU(11はアドレ
ス信号、読出しメは畳込与の制(ホ)信号と、書込みの
場合は豊込むべきディジタルデータ乞制御装置(3)を
経て記憶装置! (5)へ与える。制御装置(3)は、
!l−込むべきディジタルのデータ及び読出したディジ
タルデータについて符号誤りが存在しているか否かを、
たとえばパリティチェックにより検査し、その検査結果
なCPU (11に伝える。したがって、CPtJtl
lのh6今によって′読出され又は書込まれるデータだ
けが検存され、長時間続出されないデータはその同検査
されることがないので、鎌で飢出さ、Itた場合符号誤
りが存在している確率が多くなるという欠点があった。
この発明は従来の装置における上池の欠点を除去するた
めになされたもので、記憶装置が使用されてない′慴き
時間をオリ用して記1息装置の故障を診断することがで
きる故障診断装置を提供すること7目的としている。
以下、図面についてこの発明の実施1Ajk況明する。
第2図はこの発明の一実症と・1ン示すフロラフレ1で
・第1図と1■j−符号は同−又は相当部分を示し、(
6)は−1&唾診瞭装置、]7)は信号軸路、(8)は
故障衣4IC装置である。
ウェアを用いてもよければ、ソフトウェアで構成し、す
なわち、故14診所プログラムを記′1.は装置(5)
内に格納しておき、このプログラムをCPU illで
uし出して実行してもよい。
第2図に示す装置のうち、第1図と同一符号の部分の動
作は第1図について説明した所と同様である。
故障診断装置(6)は記・億装置(5)が使用されてな
い空き時間を検出する。これはCPU tl)から制御
装置(3)に対し貌出し又は膏込みの制御13号が与え
られていない時間である。CPU (11から胱出し又
は書込みのY51J (卸信号が与えられると、故障診
断装置(6)は直ち(二その動作を停止する。
故障診Ifr装置(6)は仇出し制御1g号発生機構と
、アドレス信号発生機構とを備えており、空き時間には
制御装置(3)に対し読出し制御信号を与え、かつ順?
Ki化するアドレス信号を与える。このアドレス信号は
記1惠装置(5)の全記憶領域C二わたってその先頭ア
ドレスから最終のアドレスまで順次変化し、最長のアド
レスからは先頭アドレスに帰って抛環的じ変化する。こ
のアドレス変化の途中で記憶装置(5)の空き時間が終
ると、故障診断装置(6)は動作を停止し、アドレス信
号としてはその時の値が保持され、次じ荒き時間か来て
故障診断装置(6)が動作を再トするときCユは前回の
診!所の最後のアトレア、信号の次のアドレス1g号を
発生する。
制@I装置(3)は故障診断装置(6)から与えられる
読出し制#信号及びアドレス信号C二対しては、01口
(11から与えられる信号(二対する動作と同一の%l
1ft:を行い、符号誤りがあればこれを検出して故障
診断装置(6)な経て故障表示装置(81i二表示する
以上のよう(;、記憶装置(5)の全領域を錨環的(ユ
診博するため(:、使用頬、1(の少ないデータ≦二対
して早期の故障検出を可能C二し、計4機システム青の
予防保全を可能とすることができる。
なお、第2図(二示す記憶装置(5)は電子社界壁の主
記憶装置d″′Cある場合を示したが、周辺機器等の記
憶装置に対して%h同様の診断を行うことができ、磁気
テープ、磁気ディスク等の袖′gJ記憶装置屯:対して
も同様の診断を行うことができる。
以上のよう(二、この発明によれば記憶装置の故障を早
期(=検出することができて、信頼性の筒いシステムを
構成することができる。
【図面の簡単な説明】
第1図は従来の装置を示すフロック図、第2図はこの発
明の一実施例を示すブロック図である0(1)・・・C
PU、 (3)・−・制御装置、(5)・・・記憶装置
、(6)・・・故障診断装置。 図中同一符号は同−又は相当部分を示す。 代理人  葛 野 信 −

Claims (1)

    【特許請求の範囲】
  1. ディジタルデータが)6納される記憶装置と、この記憶
    装置の指定されたアドレス位置へアクセスして当該アド
    レス位置(二記]意されたディジタルデータを読出し、
    又は指だされたディジタルデータを当該アドレス位置(
    二畜込み、がっ&出したディジタルデータ及び書込むべ
    きディジタルデータ(二対し41号−〇の有無を検査す
    る制御装置と、この制御装置(二対し、上記記憶装置の
    アクセスすべきアドレス位ldを示すアドレス信号と、
    読出しXは有込みの制御信号と、書込みの場合の誉込む
    べきディジタルデータとを与える中央演算処理装置と、
    この中央演算処理装置から上記制御装置に与えられる制
    御信号を監視し、何等の制御信号が与えられてない菫き
    時間内に上記制御装置(二対し、銃出しの制御信号と、
    上記記憶装置の全記憶領域にゎたリハ>i天変化しかつ
    サイクリック(:循環するアドレス信号を与える故障診
    断装置と、上記制御装置において上記故障診断装置から
    与えられるアドレス信号の指定するアドレス位置のディ
    ジタルデータを順次読出して符号誤りの有無を検1fす
    る手段とを備えた記憶装置の故障診断装置。
JP58034781A 1983-03-03 1983-03-03 記憶装置の故障診断装置 Pending JPS59160898A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58034781A JPS59160898A (ja) 1983-03-03 1983-03-03 記憶装置の故障診断装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58034781A JPS59160898A (ja) 1983-03-03 1983-03-03 記憶装置の故障診断装置

Publications (1)

Publication Number Publication Date
JPS59160898A true JPS59160898A (ja) 1984-09-11

Family

ID=12423821

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58034781A Pending JPS59160898A (ja) 1983-03-03 1983-03-03 記憶装置の故障診断装置

Country Status (1)

Country Link
JP (1) JPS59160898A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63127170A (ja) * 1986-11-17 1988-05-31 Nec Corp 集積回路試験装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63127170A (ja) * 1986-11-17 1988-05-31 Nec Corp 集積回路試験装置

Similar Documents

Publication Publication Date Title
US4604750A (en) Pipeline error correction
JPS648382B2 (ja)
JPS59160898A (ja) 記憶装置の故障診断装置
JPH045213B2 (ja)
JP2503980B2 (ja) メモリ診断回路
JPH06110721A (ja) メモリ制御装置
JPS5949619B2 (ja) 2重化中央処理システムにおける障害診断方式
JP2888654B2 (ja) データ入力制御方式
JPH02168314A (ja) 半導体ディスク装置におけるメモリ制御方式
JPS62166451A (ja) 論理装置の履歴解折装置
JPH01156834A (ja) チェック回路の診断装置
JPS5832422B2 (ja) マイクロシンダンホウシキ
JP3071846B2 (ja) パリティーエラー検出方法及びパリティーエラー検出回路
JPH0816487A (ja) データ処理装置
JPS61195444A (ja) コンピユ−タシステム
JPH0254582B2 (ja)
JPS59207099A (ja) 情報処理装置
JPS62166449A (ja) 論理装置の履歴記憶装置
JPS63177240A (ja) メモリ診断制御方式
JPS6250845B2 (ja)
JPS60101649A (ja) 電子計算機の診断装置
JPH01106248A (ja) 記憶装置
JPS6261974B2 (ja)
JPH05289946A (ja) メモリ制御方式
JPS58118099A (ja) 制御装置