JPS59134185U - パタ−ン発生装置 - Google Patents
パタ−ン発生装置Info
- Publication number
- JPS59134185U JPS59134185U JP1983027304U JP2730483U JPS59134185U JP S59134185 U JPS59134185 U JP S59134185U JP 1983027304 U JP1983027304 U JP 1983027304U JP 2730483 U JP2730483 U JP 2730483U JP S59134185 U JPS59134185 U JP S59134185U
- Authority
- JP
- Japan
- Prior art keywords
- code
- pattern
- offset
- row
- matrix
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/22—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
- G09G5/24—Generation of individual character patterns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G1/00—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
- G09G1/02—Storage circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のパターン発生装置の概略を示すブロック
図、第2図はこの考案の一実施例によるパターン発生装
置の概略を示すブロック図である。 11・・・パターン発生装置、12・・・パターン、1
3・・・メモリ・マツプ、14・・・記憶手段、15・
・・回L15a・・・オフセット・テーブル、15b・
・・加算器、Sl・・・スライス・コード、S2・・・
キャラクタ争コード。
図、第2図はこの考案の一実施例によるパターン発生装
置の概略を示すブロック図である。 11・・・パターン発生装置、12・・・パターン、1
3・・・メモリ・マツプ、14・・・記憶手段、15・
・・回L15a・・・オフセット・テーブル、15b・
・・加算器、Sl・・・スライス・コード、S2・・・
キャラクタ争コード。
Claims (2)
- (1)1行m列の行列表示より成る複数のパターンを、
パターンを特定するキャラクタ・コードと行列表示の行
を特定するスライス・コードとを含むコード信号を受け
て発生するパターン発生装置にあって、前記nがn=k
・21(ここで、kは奇数、lは整数)の関係を満たす
整数である場合において、 前記パターンの行列表示のデータを記憶する記憶装置と
、 前記コード信号を受けて前記記憶装置の特定アドレス位
置にアクセスするアドレス信号を発生する回路と、 を備え、 前記パターンの行列表示を21行m列のに個の小行列に
等分し、且つ前記記憶装置のメモリ・マツプをに個の小
区間に分割して各々の小区間に前記小行列のデータを連
続して収納し、そして、 前記コード信号のスライス・コードからメモリ・マツプ
の小区間を特定するオフセット・コードと小行列の行を
特定する行コードを発生し、前記回路が前記オフセット
・コードと前記行コードと前記キャラクタ・コードとか
ら前記アドレス信号を生成することを特徴とするパター
ン発生装置。 - (2)前記回路が、オフセット・テーブルと加算器とを
備え、前記オフセット・テーブルが前記オフセット・コ
ードからオフセット数を発生し、前記加算器が前記オフ
セット数と前記行コードにより特定される行番号と前記
キャラクタ・コードにより特定される2進数とを加算し
て前記アドレス信号を生成することを特徴とする実用新
案登録請求の範囲第(1)項記載のパターン発生装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1983027304U JPS59134185U (ja) | 1983-02-28 | 1983-02-28 | パタ−ン発生装置 |
KR2019830009501U KR870000774Y1 (ko) | 1983-02-28 | 1983-11-09 | 패턴 발생장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1983027304U JPS59134185U (ja) | 1983-02-28 | 1983-02-28 | パタ−ン発生装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59134185U true JPS59134185U (ja) | 1984-09-07 |
Family
ID=30158196
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1983027304U Pending JPS59134185U (ja) | 1983-02-28 | 1983-02-28 | パタ−ン発生装置 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JPS59134185U (ja) |
KR (1) | KR870000774Y1 (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5674291A (en) * | 1979-11-21 | 1981-06-19 | Tokyo Shibaura Electric Co | Characterrpattern generator |
-
1983
- 1983-02-28 JP JP1983027304U patent/JPS59134185U/ja active Pending
- 1983-11-09 KR KR2019830009501U patent/KR870000774Y1/ko not_active IP Right Cessation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5674291A (en) * | 1979-11-21 | 1981-06-19 | Tokyo Shibaura Electric Co | Characterrpattern generator |
Also Published As
Publication number | Publication date |
---|---|
KR840006355U (ko) | 1984-12-03 |
KR870000774Y1 (ko) | 1987-02-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS52130536A (en) | Semiconductor memory unit | |
JPS6034649U (ja) | メモリ・アクセス・システム | |
JPS59134185U (ja) | パタ−ン発生装置 | |
JPS56156978A (en) | Memory control system | |
JPS6074179U (ja) | ドツトプリンタの文字パタ−ン発生回路 | |
CA2047037A1 (en) | Surround sound effect control device | |
JPS58147060U (ja) | バ−コ−ド印字装置 | |
JPS59142999U (ja) | フオントメモリのアドレツシング回路 | |
JPS59166293U (ja) | 電子楽器 | |
JPS59166290U (ja) | 自動演奏装置 | |
JPS6077091U (ja) | デ−タ再生装置 | |
JPS63256991A (ja) | 編集記憶装置 | |
SU980099A1 (ru) | Устройство дл редактировани информации | |
JPS60189893U (ja) | メロデイ演奏時計 | |
JPS60110897U (ja) | 小型電子機器の報音装置 | |
JPS5834181U (ja) | 文字パタ−ン発生装置 | |
JPS634293A (ja) | パタ−ン格納方式 | |
JPS5866438U (ja) | タイミング信号発生回路 | |
JPS60125694U (ja) | 自動リズム演奏装置 | |
JPS597496U (ja) | 自動リズム演奏装置 | |
JPS6366894U (ja) | ||
JPS63155190U (ja) | ||
JPS5510648A (en) | Memory unit | |
JPS58127499U (ja) | メモリ回路 | |
JPS6037049A (ja) | パリテイ回路 |