SU980099A1 - Устройство дл редактировани информации - Google Patents

Устройство дл редактировани информации Download PDF

Info

Publication number
SU980099A1
SU980099A1 SU813302493A SU3302493A SU980099A1 SU 980099 A1 SU980099 A1 SU 980099A1 SU 813302493 A SU813302493 A SU 813302493A SU 3302493 A SU3302493 A SU 3302493A SU 980099 A1 SU980099 A1 SU 980099A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
editing
information
signal
Prior art date
Application number
SU813302493A
Other languages
English (en)
Inventor
Евгений Петрович Путятин
Виктор Борисович Климушев
Original Assignee
Харьковский Институт Радиоэлектроники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский Институт Радиоэлектроники filed Critical Харьковский Институт Радиоэлектроники
Priority to SU813302493A priority Critical patent/SU980099A1/ru
Application granted granted Critical
Publication of SU980099A1 publication Critical patent/SU980099A1/ru

Links

Landscapes

  • Management Or Editing Of Information On Record Carriers (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ РЕДАКТИРОВАНИЯ ИНФОРМАЦИИ
1
Изобретение относитс  к вычислительной технике и может быть использовано в электронных вычислительных машинах и. системах пл  обработки информации.
Известно устройство ал  реаактиро вани  информации, сопержащее регистр BBota-вывоаа, регистр числа, блок пам ти символов, регистр формировани  апресов , первый и второй регистры начального апреса, регистр метки, регистр по- |0 полните пьного а ареса и блок управле.
ни 
Редактирование ввеаенной информации осуществл етс  путем последовательного во времени чтени  символов из блока па- j м ти, поэтому недостатком данного уст.ройства  вл етс  низкое быстропействие.
Известно также устройство дл  редактировани  информации, содержащее регистр команпного слова, регистр маски 20 регистр информации, коммутатор информации , сумматор маски, узел уплотнени , узел расстановки, регистр результата, . блок местной пам ти, формирователь ааресов записи, формирователь ааресов об- мена f 23.
За один такт работы устройства редактируетс  часть строки входвой ивфо{мааив (1/8-1/4), а не вс строка, поэтому нв; достатком данного устройства также  вл етс . низкое быстродействие.
Наиболее близким по технической суш
: нести к преалагаемому  вл етс  устройство , которое содержит группу вхоанык регистров, группу выхоаных регистров, составл ющих местную пам ть, коммутатор , группу регистров ааресов записи в местную пам ть, группу сумматоров аа;реса , регистр управл ющих констант, сумматор констант и блок управлени . При этом выход каждого входного pernci pa соепинен с соответствующим., инфор-, мационным входом коммутатора, информационные выходы коммутатор соепинены с вхопами соответствующих выходных регистров, выход каждого регистра адре-j са соёдвнен с первым входом соответствующеГо сумматора аареса, выхоа каж aofo сумматора аареса соецинен с соответствующим адресным входом коммутатора , выхоа регистра констант соеаинен с информационным вхоаом сумматора кон стант, информационный выхоа которого соеаинен с вторым входом каждого сум (Матора аареса, а управл ющий выход с входом блока управлени , первый, второй и третий выходы блока управлени  соединены соответственно с управл ющи входом каждого сумматора адреса, управ л ющим вхоаом коммутатора и управл ющим вхоаом сумматора констант. Устройство обмениваетс  с пам тью вычислительной системы строкой , содержащей слова (элементы) заданного формата и может работать в режимах Упаковка формул ров, Распаковка фор мул ров, Упаковка слов, Распаковка слов, Перестановка,слов зJ. Описанное устройство имеет недостаточно высокое быстродействие в режимах Упаковка формул ров и Распаковка, формул ров из-за неполного использовани  возможностей основного оборудовани дл  обеспечени  высокого быстродействи  IB этих режимах. Действительно, в этих (режимах, так же как и в остальных, перед редактированием каждой стройн входной информации осуществл етс  модификаци  зааанных адресов записи ее слов в местную пам ть на сумматорах апре- .сов, что св зано с затратами времени. Этих затрат времени можно избежать, если операци  редактировани  Упаковка формул торсю и Распаковка форМуп - ров выполн ть не путем размещени  сло каждой строки входной информации по за данным адресам местной пам ти, а путем последовательного переписывани  строк входной информации или содержащихс  в вих формул ров в местную пам ть и последующего чтени  этой информации из местной пам ти в таком пор дке, который обеспечивает автоматическое редактирование . Однако така  возможность в данном устройстве не предусмотрена. Целью изобретени   вл етс  повышение быстродействи  устройства. Поставленна  цель достигаетс  тем, что в устройство, содержащее регистры вывопа, ко1у1мутатор, V регистров адресов , Y сумматоров адресов, регистр констант, сумматор констант, блок управлени  и регистры ввода, входы которых  вл ютс  соответственно информационными входами устройства, выход каж дого регистра ввода подключен к соответствующему информационному входу коммутатора, адресные входы устройства соединены соответственно с входами регистров адресов, выход каждого из которых соединен с первым входом соответствующего сумматора адресов, выход каждого из которых соединен с соответствующим адресным входом коммутатора, вход.регистра констант  вл етс  вхоаом констант устройства, а выход подключен к первому входу сумматора констант, информационны.й выход которого соединен с вторым входом каждого сумматора адресов , управл ющий выход сумматора констант соединен с первым входом блока управлени , первый, второй и третий выходы которого соединены соответственно с управл ющим входом каждого сумматоре адресов, с управл ющим входом коммутатора и с управл ющим входом сумматора констант, выходы регистров вывода  вл ютс  информационными выходами устройства ,второй,третий,четвертый и п тый входа блока управлени   вл ютс  соответственно управл ющими входами устройства, шестой вход блока управлени  5тл етс  вхо : дом .кода операции устройства, введены счетчик столбцов, дешифратор и коммутатор строк, информационные входы которого соединены соответственно с выходами коммутатора, выходы коммутатора строк соединены соответственно с информационными входами регистров вывода, первый и второй управл ющие входы коммутатора строк соединень соответственно с управл ющим выходом сумматора констант и четвертым выходом блока управлени , п тый и шестой выходы которого соединены соответственно с управл ющим вхо- аом дешифраторами входом счетчика стол- . бцов, выход которого подключен к информационному входу дешифратора, выходы дешифратора соединены соответственно с управл ющими входами регистров вывода входы установки исходного состо ни  которых поаключены к седьмому выходу блока управлени , восьмой выход которого  вл етс  выходом запроса записи устройства. Кроме того, блок управлени  содержит элементы -И, ИЛИ, задержки, триггеры формирователи, пр моугольных импульсов , ограничители амплитупы, дифференцирующие элементы, генератор синусоидальных сигналов, элемеьт запрета, дешифратор кода операции и дешифратор констант, вход которого  вл етс  первым входом блока,втррой вход блока соедики , выхоа которого подключен к.первому и третьему выходам блока, к входу второго элемента задержки и к первому вхо ду первого элемента ИЛИ, второй вход которого  вл етс  третьим входом блока, выхоц второго элемента задержки подключен к первым входам элементов И первой группы, вторые входы которых со единены соответственно с выходами дешифратора кода операции, выход первого элемента И-первой группы соединены с первым входом первого элемента И второй группы, выход второго элемента И первой группы соединен с первыми входами элементов И, начина  со второго , второй группы, выходы элементов И, начина  с третьего, первой группы соединены соответственно с входами второго элемента ИЛИ, выходы первого и второго элементов ИЛИ и выходы элементов И второй группы  вп ютс  вторы выходом блока, вторые входы элементов И второй группы соединены соответствен но с выходами дешифратора констант, че вертый вход блока соединен с входами третьего и четвертого элементов задержки и с входом первого формировател  пр моугольных импульсов, вход п того элемента задержки соединен с выходом первого элемента ИЛИ, выход подключен к первому входу первого элемента ИЛИ группы, выход каждого элемента ИЛИ группы соединен со счетным входом соответствующего триггера, выходы триггеров подключены соответственно к первым ,входам элементов И третьей группы вторые входы которых соединены с выходом третьего элемента задержки, выход каждого элемента И третьей груп- пы соединен с вторым входом предыдущего и первым входом последующего элементов ИЛИ группы и с четвертым выходом блока, выходы первого формировател  пр моугольных импульсов и четвертого, элемента задержки соединены соответственно с входами элемента запрета, выход которого  вл етс  восьмым выходом блока, установочные входы триггеров соединены с выходом первого элемента ИЛИ, вход второго формировател  пр моугольных импульсов  вл етс  п тым входом блока, вЬ1Ход подключен к входам первого дифференцирующегоэле мента и генератора синусоидальных сигналов , выход которого через последовательно соединенные первый ограничитель амплитуды, второй дифференцирующий элемент и второй ограничитель амплиту- с входом шестого элемента задержки, выход которого  вл етс  п тым выхоаом блока, выход первого дифференцирующего элемента через третий ограннчнтеиь амплитуды соединен с седьмым выходом На фиг. 1 представлена структурна  схема устройства; на фиг. 2 - схема блока управлени , Устройство включает регистры 1 вво fla, информационные входы 2 устройства, регистры 3 вывода, инфс мационные рыходы 4 устройства, регистры 5 адреров , сумматоры 6 адресов, регистр 7 констант, сумматор 8 констант, коммутатор 9, блок 1О управлений, адресные входы 11 устройства, вход 12 устройстеа , коммутатор 13 строк, счетчик 14 :столбцов, деишфратор 15, входы 16-2О устройства, выход 21 устройства, дешифратор 22 кода операции, дешифратор 23 констант, группы элементов И 24-26, элементы ИЛИ 27-ЗО, элементы задержки, триггеры 37, формирователи 38 и 39 пр моугольных импульсов, эле мент 4О запрета, ограничители 41-43 амплитуды, дифференцирующие элементы 44 и 45. Количество регистров 1, регистров 5 и сумматоров 6 равно у (где /Ц - количество слов заданного формата в строке информации, которой устройство обмениваетс  с пам т.ью вычислительной системы). Разр дность регистров 1 и 5 и сумматоров 6 с 1редел етс  прин той в вычисга- тельной системе разр дностью одного слова . Совокупность регистров 3, составл ющих местную пам ть устройства,по информационной структуре представл ет собой матрицу, имеющую YV строк и у столбцов . Элементом строки или столбца матрицы  вл етс  один регистр, предназначенный дл  хранени  одного слова. Запись редактируемой информации производитс  в те элементы, матрицы, которые выбраны коммутаторами 9 и 13 под воздействием на них сигналов строки заданных адресов записи с выходов сумматоров 6 адресов и управл ющих сиг налов с выходов блока 1О управлени . Чтение отредактированной информации дл  передачи ее в пам ть вычислительной системы может производитьс  либо по строкам матрицы, либо по ее столбцам. В режимах Упаковка формул ров и Распаковка формул ров чтение производитс 
по столбцам путем последоватепьного перебора номеров столбцов с помощью счетчика 14 под воздействием на него управл ющих сигналов с выхода блока 1О управлени  и выбора очередного столбца с помощью соответствующего выходного сигнала дешифратора 15, причем подаваемые на дешифратор 15 управл ющие сигналы с выхода блока Ю управлени  предназначены дл  преобразовани  потенциальных выходных сигналов .дешифратора 15 в импульсные,
Коммутатор 9 служит дп  подключени  к регистрам 1 любых регистров 3с адгресами , заданными в строке адресов
записи. Количество выходов коммутатора 9 равно количеству элементов матрицы . Коммутатор 9 используетс  во . всех (эежимах редактировани  .
Коммутатор 13 предназначен дл 
замены выбранной Коммутатором 9 строки матрицы на -.другие строки Б режимах /Упаковка формул ров и Распаковка формул ров Количество информа- ционных входов коммутатора 13 равно количеству информационных выходов коммутатора 9.
Устройство дл  редактировани  информации может работать в режимах Упаковка формул ров, Распаковка
формул ров, Упаковка слов, Распа .ковка слов, Перестановка слов,
В режиме -Упаковка формул ров , информаци , подлежаща  редактированию . за один шаг, представл ет собой N стро где N - KorfkHecTBO элементов (слов) в одном формул ре, причем кажда  строка содержит W1 элементов одного присущего только ей класса с различными пор дковыми номерами, например:
(1-  строка)
«ч.а,
.«w, (2-  строка)
b-i, Ъ,--- , Ьт
(М-  строка) 5
. Sa..-. ОТ
m
Устройство -формирует из этих Ы строк подмассив, состо щий из гп формул ров, причем каждый, формул р содержит ( N элементов, различнькс классов, но с одинаковыми номерами, т.е.
а. - формул р)
1,0, - .5 (2-й формул р)
.Я ..Я::::...
ат.Ъуп,.-,8Гт (vn-й формул р) В режиме Упаковка формул ров |устройство работает cлeдyющи f образом.
По сигналу центрального процессора вычислительной системы из специальной  чейки оперативной пам ти выбираетс  . строка адресов записи входной информации в регистры 3, содержаща  адреса элементов только первой строки матрицы . Строка записи содержит также константу управлени  коммутатором 13, котора  обозначает количество строк матрицы, по началам которых распредел етс  дл  записи одна строка входной информации. Дл  режима Упаковка формул ров эта константа равна . Адреса записи принимаютс  по адресным входам 11 в регистры 5 адреса, а управл ющай константа - по входу 12 в регистр 7 констант. По сигналу Пуск из блока 10 управлени , поступающему на ; управл ющие входы сумматоров 6 адресов и сумматора 8 констант, адреса записи из регистров :5 адресов переписываютс  в сумматоры 6 адресов, а управн  юща  константа из регистра 7 констант переписываетс  в сумматор 8 констант. Содержимое сумматоров 6 адресов и сумматора 8 констант в течение всех щагов редактировани  остаетс  неизменным. После этого ш шолн етс  первый шаг редактировани , в начале которого перва  строка входной информации принимаетс  в регистры 1,
По сигналу Редактирование, поступающему с выхода,блока 1О управлени  на управл ющий вход коммутатора 9, последний подключает регистры 1 к своим входам, предназначенным дл  передачи информации в элементы первой строки матрицы. Коммутатор 13 строк под воздействии на его вход сигнала управл ющей константы А 1 с выхода сумматора 8, а также под воздействием на управл ющий вход сигнала Редактирование- (означающего редактирование первой строки входной информации) с выхода бпока 10 управлени  подключает к выходам коМ мутатора 9, обслуживающим первую строку матрицы, соответствующие элементы ее первой строки, в которьш переписываетс  перва  строка входной информации,
После этого в регистры 1 принимаетс  втора  строка входной .информации. С блока 10. управлени  сигнал Редактирование не подаетс  (так как .он запоминаетс  в коммутаторе 9 при обработке первой строки), а подаетс  только сигнал Редактирование-2, под воздай- - ствием которого ксммутатор 13 строк подключает к выходам коммутатора 9, обслуживающим первую строку матрицы.
вместо соответствующих элементов первой строки матрицы аналогичные им эпе- менты второй строки матрицы, в которые переписываетс  втора  строка входной информации.Последующие строки входной информации принимаютс  в соответствующие строки матрицы точно так же.как и вто ра  строка.

Claims (3)

  1. После запопнени  строк матрицы строками входной информации блок 10 управпени  формирует запрос на запись результатов первого шага редактировани  в оперативную пам ть вычислительной сие- , темы. При осуществлении этой записи чтение информации из матрицы устройств производитс  не по строкам, а ,по столбцам путем поспедовательного перебора номеров столбцов с помощью счетчика 14 по управл ющим сигнгпам с выхода блока 10 управлени , расшифровки этих номеров дешифратором 15 и выбора очередного столбца благодар  воздействию соответствующего выходного сигнала де.г шифратора 15 на входы регистров 3 этого столбца, управл ющие выдачей информации . Преобразование потенциальных вы ходных сигналов дешифратора 15 в импульсные обеспечиваетс  путем подачи на дешифратор 15 управл ющих сигналов с выхода блока 1О управлени . Чтение информации из матрицы по столбцам обес печивает автоматическое выполнение операции редактировани  Упаковка формул ров .. На этом первый шаг редактировани  заканчиваетс . Второй и последующие шаги редактировани  выполн ютс  аналогично, только с той разницей, что в начале каждого из этих шагов сигнал Редактирование не подаетс , так как он уже хранитс  в коммутаторе 9. о В режиме Распаковка формул ров информаци , подлежаща  редактирова П1Ю за один шаг, представл ет собой W стро где К1 - количество элементов (слов) в одном формул ре, причем кажда  строка содержит Vvi элементов, которые разделе ны на До формул ров, т.е. . Устройство формирует из этих М стро подмассив, состо щий также из N строк, причем кажда  строка содержит Wi элементов одного, присущего только ей класса. В режиме Распаковка формул ров устройство работает следующим образом. По сигналу центрального процессора вычислительной системы из специальной  чейки оперативной пам ти выбираетс  строка адресов записи информации в регистры 3, содержаща  адреса N левых элементов дл  каждой из строк матрицы с номерами 1,2,...,АО- Строка адресов записи содержит также константу управлени  коммутатором 13 строк, обозначающую количество строк матрицы, по началам которых распредел етс  дл  записи одна строка входной информации. Дл  режима Распаковка формул ров эта константа равна количеству формул ров в одной строке входной информации, т.е. АО 1 Адреса записи принимаютс  по адресным входам 11 в регистры 5 адресов, а управл юща  константа - по входу 12 в регистр 7 констант. По сиг налу Пуск на блоке 10 управлени , поступающему на управл ющие входы сум:маторов 6 адресов и сумматора 8, адреса записи из регистров 5 адресов переписы.ваютс  в сумматоры 6 адресов, а ynpai л юща  константа из регистра 7 переписываетс  в сумматор 8. Содержимое сумматоров 6 адресов и сумматора 8 кон- стант в течение всех шагов редактировани  остаетс  неизменным. После этого выполн етс  первый шаг редактировани , в начале которого перва  строка входной информации принимаетс  в регистры 1. По сигналу Редактирование , поступающему с выхода блока 10 управлени  i на управл ющий вход коммутатора 9, последний подключает регистры 1 к своим входам, предназначенным дл  передачи информации в группы Ы левых элементов , принадлежащие строкам матрицы с номерами 1,2,..., Ар. Коммутатор 13 под воздействием на его управл ющий вход сигнала управл ющей константы АО с выхода сумматора 8 констант, а также под воздействием на его другой вход сипнала Редактирование (означающего редактирование первой строки входной информации) с выхода блока 10 управлени  подключает к выходам коммутат ра 9, обслуживающим группы N левых элементов, принадлежащие строкам матрицы с номерами 1,2,.-.,Ао соответствующие элементы этих строк так, что из первой строки входной информации первый формул р переписываетс  в N левых элементов первой строки матрицы, второй форму л р-в левых эпементов второй строки матрицы,и т.д;,формул р с номерами Ар в К левых элементов строки матрицы с номером АОПосле этого в регистры 1 принимает с  втора  строка входной информации. С блока 10 управлени  сигнал Редактирование не подаетс  (так как он запомина/етс  в каммутйтурв 9 при . обработке первой строки), а подаетс  только сигнал Редактирование-2, под воздействием которого коммутатор 13 строк подключает к )илходам ксммутатора 9, обслуживающим грушпы левых элементов, принадлежащие строкам i матрицы с номерами 1,2,..., АО , вместо этих элементов аналогичные им элементы, принадлежащие строкам матрицы с номерами AQ+I ,Ао.-2,...,2 До в которые из второй строки входной ин .формаиии -переписываютс  «формул ры с , номерами А о Досоответственво . Из последующих строк входной информации формул ры переписываютс  в груп пы Ы левых элементов соответствую- , строк матрицы точно так ж, как из |Второй строки. После заполнени : в. каждой, из Hi строк матрицы N левых элементов, соответству ющих - очередному формул ру, блок 1О yitравлени  формирует запрос на запись ре- зультатов редактировани  в оперативную пам ть вычислительной системы. При осуществлении этой записи чтение информации из матрицы производитс  .по столбцам так же, как и в режиме Упаковка формул ров. Это обеспечивает автомати ческое выполнение операции редактировани  Распаковка формул ров. На атом первый шаг редактировани  заканчиваетс  Второй в последующие шаги редакт1 ровани  выполн ютс  аналогично, только с той разницей, что в начале каждого из этих шагов сигнал Редактирование не подаетс , так как он уже хранитс  в коммутаторе 9.. ..гхг Работа устройства в режимах Упаковслов (выделение в массиве заданных слов и их размещение в пам ти без промежутков между ними с сохранением пор дка следовани ), Распаковка Слов (размещение слов массива по заданным адресам пам ти с промежутками и с сохранением пор дка следова1В И ) и Перестановка слов (изменение пор дка следовани  слов в массиве) Iфoиckoдит по .средством размещени  слов каждой строки входной информации по заданным адресам с помощью коммутатора 9 (коммутатор 13 строк не используетс ). Адреса задаютс  в строках адресов записи, принимаемь1х регистрами 5 адресов, и перед обработкой каждой очередной строки входной информации модифицируютс  на сумматорах 6 адресов путем сложени  с. константой модификации адресов, теку66 612 щее значение -которой формируетс  сумматором 8 констант из значени  управп ющей константы, принимаемой регистром 7 констант. Текущим значением конст йты модификации адресов в режиме Упа: ковка слов  вл етс  общее количество p«tHee упакованных слов, в режиме Распаковка слов - общее количество ранее зан тых адресов (с учетом промежуточных не зан тых адресов), а в режиме Перестановка слов - общее количество слов в ранее обработанных строках входной информации . Чтение отредактированной и формации из матрицы производитс  по строкам. Блок управлени  содержит узел пуска и управлени  коммутатором, узел управлени  коммутатором строк и выдачи запроса на запись в оперативное запомина:ющее устройство иузел управлени  мат .ридей местной пам ти, Узел пуска и управлени  коммутатором предназначен дл  выработки управл ющих сигналов Пуск, подаваемых на сумматор адреса и на сумматор констант, а.также управл ющих сигналов Редакти- рование, подаваемых на коммутатор, По сигналу от центрального процессора Начать редактирование (импульсный сигналУформируетс  сигнал Пуск с запаздыванием , которое определ етс  временем задержки элемента 31 задержки. После этого по сигналу от центрального процессора Код операции редактировани  ( потенциальный ..параллельный трехразр дный код) происходит дешифраци  кода операции редактировани  (со значением из набора 1,2,3,4,5) и затем с йогмощью сигнала Пуск, задержанного по времени элементом 32 задержки, - формгтпп т ,.. ,,.,v ..««rrr, мирование импульснь1х сигналов Редактирование . Сигнал Редактирование дл  режимов Упаковка слов, Распаковка слов и f Перестановка слов формируетс  одина ково . Сигналы Редактирование дл  режимов Упаксюка формул ров (при зна ченин ухфавл ющей константы А 1) и Распаковка формул ров (при значени х управл ющей константы АО из набора 2,3,415) формируютс  с использованием деши4Ч)атора 23 констант, работающего под воздействием сигнала управл ющей константы от сумматора констант. Сигнал Редактирование дл  любого режима подаетс  в коммутатор на соответствующий триггер,, где хранитс  в те.. чение всех шагов редактировани  в данном режиме. Предварительна  установка этого триггера в исходное нулевое состо ние производитс  сигналом Пуск, а сброс по окончании всех шагов редактировани  сигналом от центрального процессора Закончить редактирование (импульсный сигнал), поступающим на вход элемента. Узел управлени  коммутатором строк и выдачи запроса на запись в оператив-. ное запоминающее устройство (ОЗУ) предназначен дл  выработки управл ющих сигналов Редактирование- , Редактирование-2 , Редактирование-З и т.д., подаваемых на коммутатор строк дл  обеспеч ни  редактировани  1-й, 2-и, 3-й и т.д. строк входной информации в. режимах Упаковка формул ров и Распаковка форт лул ров. Кроме того, он формирует управл ющий сигнал Заппос на запись в ОЗУ на наибольшее возможное количеотво строк входной информации, подлежащи редактированию за один щаг. По сигналу Пуск.триггеры 37 устанавливаютс  в исходное нулевое состо ни По сигналу Пуск, задержанному по времени элементом 34 задержки, триггер 37-1 устанавливаетс  в единичное соото ние и тем самым подготавливает к срабатыванию элемент И, подключенный к его единичному выходу. По сигналу приема первой строки входной информации в регистры 1, поступающему от центрального процессора и задержанному по времени элементом 33 задержки, на выходе указанного элемента И, т.е. на одной из шин четвертого выхода, образуетс  импульсй 1й сигнал Редактирование-1 . Триггер 37-2 при формирований сигнала Редактирование-2 работает аналогично триггеру 37-1 с той лишь раэ{щцей , что роль пускового сигнала дл  триггера 37-2 выполн ет сигнал Редактирование- , а сигнал Редактирование2 формируетс  с помощью сигнала при ема второй строки входной информации. Аналогично работают и остальные тригге ры, не показанные на фиг. 2. Принцип действи  цепи формировани  сигнала запроса на запись в ОЗУ состоит в том, что каждый импульс приема очередной строки сам готовит себ  к выдаче в качестве запросного в случае, если за данным импульсом не подаетс  последук щий.. Это обеспечиваетс  -подачей импульса приема строки, задержанного на перио следовани  этих импульсов элементом 35 |3адержки, на основной вход элемента 4О запрета и расширенного последующего импульса на запрещающий вход этого элемента. Узел управлени  матрицей местной пам ти предназначен дл  выработки управл ющих сигналов счета номеров столбцов и выбора столбцов матрицы, а также управл ющего сигнала сброса матрицы после переписывани  содержимого всех ее столбцов в оперативное запоминак щее устройство в конце шага редактирова-г ни . По сигналу Ответ от центрального процессора узел формирует на шестом выходе последовательность импульсов, количество которых равно количеству столбцов матрицы, а на п том выходе блока, такую же последовательность, задержанную по времени элементом 36 задержки. Импульс сброса матрицы формируетс  путем дифференцировани  спада выходного импульса формировател  39 и последук щего ограничени . Предлагаемое устройство дл  редактировани  информации, обеспечивает по сравнению с известным более высокое быстродействие в режимах Упаковка формул ров и Распаковка формул ров. Это обусловлено тем, что данные операции редактировани  выполн ютс  не путем размещени  слов каждой строки входной информации по заданным адресам местной пам ти, а путем последовательного пер&писывани  строк входной информации или содержащихс  в них формул ров в строки элементов матрицы местной пам ти в последующего чтени  информации из столбцов элементов этой матрицы. При этом перед переписыванием каждой строки входной информации в местную пам ть модификаци  адресов записи слов этой строки на сумматорах адресов не производитс , что уменьшает врем , затрачиваемое на редактирование одной строки. Действительно, в известном устройстве модификаци  адресов записи слов очередной строки входной информации на сумматорах адреса начинаетс  одновре менно с приемом этой строки во входные регистры. Однако сложение адресов запасе с константой их модификации с помощью сумматоров накапливающего типа за-, нимает больше врземени, чем прием очередной строки во входнь1е регистры. Поэтому сигнал редактировани  данной стрюки из блока управлени  на управл ющий вход коммутатора 9 может быть подан только после окончани  этого сложени . В предлагаемом устройстве в режимах паковка фор лул ров и Распаковка формул ров модификаци  адресов записи слов очередной строки входной информации и© производитс , поэтому сигнал .редактировани  данной строки из блока управлени  на управл ющий вход коммутатора 13 строк может быть подан сразу после окон чани  ее приема в регистры 1. Сокращен ние времени выполнени  одного шага ре . дактировани  по сравнению с известным устройством достигаетс  за счет того, что в одном шаге редактируютс  несколь  ко строк входной информации. Формула изобретени  1. Устройство дл  редактировани  информации , содержащее регистры вывода, коммутатор, И. регистров адресов, И сумматоров адресов, регистр констант сумматор констант, блок уп1 авлени  и ре гистры ввода, . входы которых  вл ютс  со ответственно информ&пионными входами ,устройства, вь1ход каждого регистра ввода подключен к соответствующему информационному входу коммутатора, адрес ные входы устройства соединены соответственно с входами регистров адресов, выход каждого из которых соединен с первым входом соответствующего сумма тора адресов, выход каждого из.которых соединен с соответствующим адресшз1м входом коммутатора, вход регистра констант  вл етс  входом констант устройства , а выход подключен, к первому входу сумматора констант, информационный выход которого соединен с вторым входом каждого сумматора адресов, управл юЕщй выход сумматора констант соединен с первым входом блока управлени , первый , второй и третий выходы которого соединены соответственно с управл ющим входом каждого сумматора адресов, с управл ющга д входом коммутатора и с управл ющим входом сумматора констант выходы регистров вывода  вл ютс  информационными выходами устройства, второй, третий, четвертый и п тый входы блока управлени   вл ютс  соответствен но управл ющими входами устройства, щестой вход блока управлени   вл етс  вход см кода операции устройства, о т. личающеес  теМ, что, с целью повышени  быстродействи  устройства, в него введены счетчик столбцов, дешифратор и коммутатор строк, инфо1Ж1аци онные входы которого соединены соответственно с выходами коммутатора, вы- .ходы коммутатора строк соединены соответственно с информационными входами регистров вывода, первый и второй управл ющие входы ксммутатора строк соединены соответственно с улравл к щим выходом сумматора констант и четвертым выходом блока управлени , п тый и шестой выходы которого соединены соответственно с управл ющим входом дешифратора и входом счетчика столбцов , выход которого подключен к информационному входу дешифратора, выходы дешифратора соединены соответственно с управл ющими входами регистров вывода, входы, установки исходного состо ни  которых подключены к седьмому выходу блока управлени , восьмой выход котор1 го  вл етс  выходом запроса записи устройства. 2. Устройство по п. 1, о т л и ч а ю щ е е с   тем, что блок управлени  содержит элементы И, ИЛИ, задержки, триггеры формирователи пр моугольных импульсов, ограничители амплитуды, диф-. ференцирующие элементы, генератор ci нусоидальных сигналов, элемент запрета, дешифратор кода операции и дешифратор констант, вход которого  вл етс  первым входом блока, второй вход блока соединен с входом первого элемента задерж- ки, выход которого подклю 1ен к первому и третьему выходам блока, к входу второго элемента задержки и к первому входу первого элемента ИЛИ, второй вход которого Я1зл етс  третьим входом блока, выход второго элемента задержки пр®клк чен к первым входам элементов И первой группы, вторые входы которых соединены соответственно с выходами дешифра -ора кода операции, выход первого элемента И первой группы соединеи с первым вхо дом первого элемента И второй группы, выход второго элемента И первой группы соединен с первыми входами элементов И, начина  со вторЬго, второй группы, выходы элементов И, нвчина  с третьего, первой группы соедвнены соответственно с входами второго элемента ИЛИ, выходы первого и второго элементов ИЛИ и вы:. ходы элементов И второй группы  вл ютс  BTopwirf вь1ходом блока, вторые входы элементов И второй группы соединены соответственно с выходами дешифратора коистант, четвертый вход блока соединен с входами третьего и четвертого элементов задержки и с вход сы первого формировател  пр моугольных импульсов , вход п того элемента задержки соединен с выходом первого элемента ИЛИ, выход подключен к первому входу первого эпемента ИЛИ группы, выход каждого элемента ИЛИ группы соединен со счет ным входом соответствующего триггера, выходы триггеров подключены соответственно к первым входам элементов И третьей группы, вторые входы KOTOE IX соединены с выходом третьего элем1знта задержки, выход каждого элемента И третьей группы соединен с вторым входом предыдущего и первым 1входом последующего элементов ИЛИ группы и с четвертым выходом блока, выходы первого формировател  пр моугольных импульсов и четвертого элемента задержки соединены соответственно с входами элемент запрета, выход которого  вл етс  восьмым выходом блсжа, установочные входы триггеров соединены с выходом первого элемента ИЛИ, вход второго формировате л  пр моугольных импульсов  вл етс  п  тым входом блока, выход подключен к входам первого дифференцирующего элемента и генератора синусоидальных налов, выход которого через последовательно соединенные первый огравшчигель амплитуды, второй дифференцирующий элемент и второй ограшиитель амплитуды соединен с щестым выходом блока и с входом шестого элемента задержки, выход которого  вл етс  п тым выходом блока, выход первого дифференцирующего элемента через третий ограничитель амплитуды соединен с седьмым выходом бпог Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 524177, кл. Q 06 F 3/14, 1974.
  2. 2.Белков М.С., Братальский Е.А., Крупский А. А. Устройство редактировани  информации. - Вотросы радиоэлектроники , сер. Электронна  вычислительна  техника , М., 1976, вып. 8, с. 69-74.
  3. 3.Авторское свидетельство СССР № 805297, кл. Q 06 Р 3/14, 1979 (прототип).
    Фаг. г
SU813302493A 1981-04-08 1981-04-08 Устройство дл редактировани информации SU980099A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813302493A SU980099A1 (ru) 1981-04-08 1981-04-08 Устройство дл редактировани информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813302493A SU980099A1 (ru) 1981-04-08 1981-04-08 Устройство дл редактировани информации

Publications (1)

Publication Number Publication Date
SU980099A1 true SU980099A1 (ru) 1982-12-07

Family

ID=20963508

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813302493A SU980099A1 (ru) 1981-04-08 1981-04-08 Устройство дл редактировани информации

Country Status (1)

Country Link
SU (1) SU980099A1 (ru)

Similar Documents

Publication Publication Date Title
US4541075A (en) Random access memory having a second input/output port
EP0185294B1 (en) Display apparatus
KR950012256A (ko) 벡터 데이타 처리용 컴퓨터 시스템 및 그 방법
KR900010561A (ko) 듀얼 포트 판독/기입 레지스터 파일 메모리 및 그 구성방법
US4161036A (en) Method and apparatus for random and sequential accessing in dynamic memories
SU980099A1 (ru) Устройство дл редактировани информации
JPH02260195A (ja) リフレッシュコントロール回路
JPS593790A (ja) ダイナミツクメモリ素子を用いた記憶装置
JPH0731620B2 (ja) ランダムアクセスメモリを遅延線としてアドレツシングする方法及び該遅延線を含む信号処理装置
US5708842A (en) Apparatus for changing coefficients utilized to perform a convolution operation having address generator which uses initial count number and up/down count inputs received from external
JPS6146916B2 (ru)
TWI764311B (zh) 記憶體存取方法及智慧處理裝置
US20030126382A1 (en) Memory, processor system and method for performing write operations on a memory region
JP2735058B2 (ja) ビデオ表示用メモリ
JPS6362083A (ja) 射影デ−タ生成方式
SU1684812A1 (ru) Ассоциативное запоминающее устройство с многоформатным доступом к данным
JPS5857778B2 (ja) 乱数の初期値設定方式
SU809182A1 (ru) Устройство управлени пам тью
JPH01134544A (ja) メモリアクセス方式
JPS6117480Y2 (ru)
JP2969896B2 (ja) Ramのデータ書き込み制御方法
JPH0112308Y2 (ru)
JP3105584B2 (ja) シリアル・パラレル信号変換回路
JP2969645B2 (ja) タイムスロット入替回路
JPH06324935A (ja) アドレス発生器およびアドレス発生システム