JPS59115641A - 同期方式 - Google Patents

同期方式

Info

Publication number
JPS59115641A
JPS59115641A JP57223734A JP22373482A JPS59115641A JP S59115641 A JPS59115641 A JP S59115641A JP 57223734 A JP57223734 A JP 57223734A JP 22373482 A JP22373482 A JP 22373482A JP S59115641 A JPS59115641 A JP S59115641A
Authority
JP
Japan
Prior art keywords
code
generator
output
code generator
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57223734A
Other languages
English (en)
Inventor
Tatsuhiro Seki
達弘 関
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP57223734A priority Critical patent/JPS59115641A/ja
Publication of JPS59115641A publication Critical patent/JPS59115641A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/043Pseudo-noise [PN] codes variable during transmission

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の利用分野 本発明は、PNコードを同期パターンとし、そのデータ
がPNコードによりスクランブルされた不特定長のデー
タ列において、データの欠落を最小限に・留めるのに好
適な同期方式に関ずつのPNコードジェネレータ乙によ
り同期パターンを検出するとともに、同期パターン検出
後はデータをスクランブルしたPNコードと同期したデ
ータを元に戻すためのPNコードを発生するPNコード
発生器となり、同期パターン検出後、一定の期間がたっ
たら、PNコード発生をやめ、同期検出回路として動作
することを(り返す同期方式であったため、同期パター
ン検出後、一定の時間がたち、再度同期パターン検出モ
ードになれば、PNコード出力を停止し、それ以後、再
び同期パターンを検出するまでの間、データが欠落して
しまう。
また、上記方式の対策として、上記の回路を2組持ち、
交互に同期パターンの検出と発生を行なう方式も考えら
れるが、この方式では回路構成が複雑[7’jるためハ
ード量がふえてしまうな(し、データを欠落させること
なく、かつ、回路構成の簡単な同期方式を提供すること
にあPNコード発生回路を、別々に持つことにより、同
期パターンを検出するために、PNコード発する。本実
施例は、PNコードジェネレータ1と同期パターン検出
回路2により構成される。
同期パターン検出回路2はPNコードジェネレータ3と
カウンタ4、モード切替回路5、PNコード終了検出回
路6より構成される。
同期パターン検出回路2は前回の同期パターン検出後、
一定期間後、同期パターン検出を始める。
入力データiPNコードジェネレータ3に入力すれば、
入力データがPNコードである時、出力には、同じ位相
のPNコードが出てくる。
そこで、入力データと、PNコードジェネレータ3.の
出力の一致をカウンタ4によりカウントし、カウント数
が一定値に達しカウンタ4がオーバフローしたとぎ、モ
ード切替回路5を動作させ、PNコードジェネレータ3
の入力に出力を帰還させ自走させる。自走させたPNコ
ードジェネレータ3の出方がPNコードの最後の部分を
PNコード終了検出回路6で検出し、PNコードジェネ
レータ1をリセットし、PNコードジェネレータ1と、
乙の1司期を取る。Pヘコードジヱネレータ6は、その
後、一定期間すぎ、次の同期パターンが来るまで同期バ
ター相のPNコードを出力することができるため、デー
タの欠落を防止でき、また、構成の簡単な回路を実現で
きる。
【図面の簡単な説明】
第1図は、従来の同期方式による回路ブロック図、第2
図は、本発明の一実施例の同期方式による回路ブロック
図である。 1・・・PNコードジェネレータ  2・・・同期パタ
ーン検出回路  6・・・PNコードジェネレータ  
4・・・カウンタ  5・・・モード切替回路  6・
・・1’Nコード終了検出回路代理人弁理士 薄 1)
利 幸

Claims (1)

    【特許請求の範囲】
  1. PNコードを同期パターンとしそのデータがPNコード
    によりスクランブルされた不定長のデータ列において、
    同期パターンを検出する回路トP Nコードによりスク
    ランブルされたデータと2元にもどすように、データに
    同期したPNコードを発生する回路を別々に設けたこと
    を特徴とする同期方式。
JP57223734A 1982-12-22 1982-12-22 同期方式 Pending JPS59115641A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57223734A JPS59115641A (ja) 1982-12-22 1982-12-22 同期方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57223734A JPS59115641A (ja) 1982-12-22 1982-12-22 同期方式

Publications (1)

Publication Number Publication Date
JPS59115641A true JPS59115641A (ja) 1984-07-04

Family

ID=16802848

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57223734A Pending JPS59115641A (ja) 1982-12-22 1982-12-22 同期方式

Country Status (1)

Country Link
JP (1) JPS59115641A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0456973A2 (en) * 1990-05-12 1991-11-21 Storno A/S Synchronisation apparatus
JPH0681128B2 (ja) * 1987-11-27 1994-10-12 ブリテツシユ・テレコミユニケイシヨンズ・パブリツク・リミテツド・カンパニー 光通信回路網
WO2002084936A1 (fr) * 2001-04-13 2002-10-24 Fujitsu Limited Appareil de transmission et appareil de reception

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0681128B2 (ja) * 1987-11-27 1994-10-12 ブリテツシユ・テレコミユニケイシヨンズ・パブリツク・リミテツド・カンパニー 光通信回路網
EP0456973A2 (en) * 1990-05-12 1991-11-21 Storno A/S Synchronisation apparatus
WO2002084936A1 (fr) * 2001-04-13 2002-10-24 Fujitsu Limited Appareil de transmission et appareil de reception

Similar Documents

Publication Publication Date Title
US4019143A (en) Standby apparatus for clock signal generators
JPS59115641A (ja) 同期方式
CN105119630B (zh) 一种扩频数字接收机捕获进跟踪码相位同步电路
SU781801A1 (ru) Формирователь импульсов,сдвинутых во времени
JP2516443B2 (ja) レイヤ1フレ―ム保護方式
JPS6320932A (ja) パリテイカウンタ
SU1629970A1 (ru) Устройство синхронизации
JPS6256042A (ja) マルチフレ−ム同期回路
SU892675A1 (ru) Генератор тактовых импульсов
SU898408A1 (ru) Устройство дл синхронизации блоков вычислительной системы
JP2705443B2 (ja) 送信フレームタイミング発生回路
JPS62237833A (ja) フレ−ム同期回路
JPS5748842A (en) Frame synchronizing circuit
JPS59219049A (ja) フレ−ム同期方式
JPS5945739A (ja) 同期検出方式
JPS62213337A (ja) フレ−ム同期保護方式
JPS63133731A (ja) フレ−ム同期回路
JPH0818549A (ja) マルチフレーム同期保護回路
JPH11127145A (ja) フレーム同期システムおよびフレーム同期方法
JPS62200944A (ja) フレームパルス保護回路
JPH04133536A (ja) 同期回路
JPH09200193A (ja) 同期保護方法および同期保護回路
JPH0580873A (ja) クロツク抜け検出回路系
JPH0281535A (ja) マルチフレーム同期検出・保護方式
JPH0220024B2 (ja)