JPS59102283A - 表示装置 - Google Patents
表示装置Info
- Publication number
- JPS59102283A JPS59102283A JP57212641A JP21264182A JPS59102283A JP S59102283 A JPS59102283 A JP S59102283A JP 57212641 A JP57212641 A JP 57212641A JP 21264182 A JP21264182 A JP 21264182A JP S59102283 A JPS59102283 A JP S59102283A
- Authority
- JP
- Japan
- Prior art keywords
- display
- signal
- display device
- space
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
- Digital Computer Display Output (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
技術分野
本発明は、文字あるいは記号などの文字パターンその他
の表示パターンを表示する表示装置に関するものである
。
の表示パターンを表示する表示装置に関するものである
。
従来技術
一般に、文字表示装置を構成する表示装置、例えばCR
Tの表示画面の文字情報を記憶する表示装置メモリに対
して、 CRTコントローラおよび外部装置の両方から
アクセスすることがある。この表示装置メモリに対して
のCRTコントローラと外部装置からの同時アクセスを
避けるための従来方法としては、CRTの帰線期間中に
おいてのみ外部装置かう表示装置メモリにアクセスする
という第1の方法がある。また、CRTコントローラと
外部装置から表示装置メモリを交互にアクセスできるよ
うに、1文字の長さ?表わすキャラクタ信号3時分割す
るという第コの方法もある。
Tの表示画面の文字情報を記憶する表示装置メモリに対
して、 CRTコントローラおよび外部装置の両方から
アクセスすることがある。この表示装置メモリに対して
のCRTコントローラと外部装置からの同時アクセスを
避けるための従来方法としては、CRTの帰線期間中に
おいてのみ外部装置かう表示装置メモリにアクセスする
という第1の方法がある。また、CRTコントローラと
外部装置から表示装置メモリを交互にアクセスできるよ
うに、1文字の長さ?表わすキャラクタ信号3時分割す
るという第コの方法もある。
しかし、前述の第1の方法においては、外部装置から表
示装置メモリにアクセスした場合に、CRTの帰線期間
が表示期間よりも煙いため、大量の情報を外部装置誉か
らアクセスする際番こ非′常Oこ時間カタかかるという
間:mがあった。また、前述の第2の方法においては、
表示装置メモリのアクセス時間の方がキャラクタ信号の
//2周期よりも長いときには実現が不可能なため、早
いアクセス時間のメモリ3用いるか、あるいはキャラク
タ信号の周期を長くして/キャラクタ信号に対して2面
表示装置メモリへのアクセスができるようにしなければ
ならないというように、キャラクタクロックや表示装置
メモリに対する制約が大きかった。
示装置メモリにアクセスした場合に、CRTの帰線期間
が表示期間よりも煙いため、大量の情報を外部装置誉か
らアクセスする際番こ非′常Oこ時間カタかかるという
間:mがあった。また、前述の第2の方法においては、
表示装置メモリのアクセス時間の方がキャラクタ信号の
//2周期よりも長いときには実現が不可能なため、早
いアクセス時間のメモリ3用いるか、あるいはキャラク
タ信号の周期を長くして/キャラクタ信号に対して2面
表示装置メモリへのアクセスができるようにしなければ
ならないというように、キャラクタクロックや表示装置
メモリに対する制約が大きかった。
目 的
本発明の目的は、上述した欠点を除去し、表示装置がス
ペースパターンを表示している期間(こ外部装置から表
示装置メモリへのアクセスを可能しこして、アクセス時
間を相対的に増やし犬fの情報の書き込みまたは読み出
しを迅速に処理することかでさるようにした表示装置を
提供することGこあ実施例 以下、図面を参照して本発明の詳細な説明する。
ペースパターンを表示している期間(こ外部装置から表
示装置メモリへのアクセスを可能しこして、アクセス時
間を相対的に増やし犬fの情報の書き込みまたは読み出
しを迅速に処理することかでさるようにした表示装置を
提供することGこあ実施例 以下、図面を参照して本発明の詳細な説明する。
第1図は本発明表示装置の構成の一例を示し、ここでl
は文字あるいは記号を表示するディスプレイ、例えばC
RT、、2は全体の表示制御2行うCRTコントローラ
であり、CRTコントローラーハCRT /のiii!
1面表示に用いる表示パターンの/単位、例えば1文字
単位の画面上の表示アドレス信号S/と、CRT /の
表示に必要な垂面および水平の同期信号S2と、および
CRT /の画面のラスタを計数したラスタ信号S3と
を送出する。3はプリンタ等の外部装置であり、CRT
/に対する表示内容の読み出しまたは書き候えのための
外部アドレス信号SIIをアドレス切り換え回路グに送
出する。
は文字あるいは記号を表示するディスプレイ、例えばC
RT、、2は全体の表示制御2行うCRTコントローラ
であり、CRTコントローラーハCRT /のiii!
1面表示に用いる表示パターンの/単位、例えば1文字
単位の画面上の表示アドレス信号S/と、CRT /の
表示に必要な垂面および水平の同期信号S2と、および
CRT /の画面のラスタを計数したラスタ信号S3と
を送出する。3はプリンタ等の外部装置であり、CRT
/に対する表示内容の読み出しまたは書き候えのための
外部アドレス信号SIIをアドレス切り換え回路グに送
出する。
左はラスタアドレス判別回路であり、CRTコントロー
ラーから供給されるラスタ信号S3に基づき、ラスタ信
号S3が、CRT /に表示される各行 ・の最初の
ラスタアドレスであるか否かを判別するのに用いるラス
タ判別信号S3をアドレス切換回路グと後述のレジスタ
乙に供給する。このラスク判別化号SSと後述のスペー
ス信号S6によりアドレス切り換え回路りは表示アドレ
ス信号S/と外部アドレス信号SIIとを選択的Oこ切
り換えて得たアドレス信号S7を表示装置メモリフへ供
給する。
ラーから供給されるラスタ信号S3に基づき、ラスタ信
号S3が、CRT /に表示される各行 ・の最初の
ラスタアドレスであるか否かを判別するのに用いるラス
タ判別信号S3をアドレス切換回路グと後述のレジスタ
乙に供給する。このラスク判別化号SSと後述のスペー
ス信号S6によりアドレス切り換え回路りは表示アドレ
ス信号S/と外部アドレス信号SIIとを選択的Oこ切
り換えて得たアドレス信号S7を表示装置メモリフへ供
給する。
表示装置メモリ7は、CRT画面に表示すべぎ表示パタ
ーン、例えば文字パターンデータを当き込むメモリであ
り、アドレス切り換え回路りの選択により出力されるア
ドレス信号Sりと、表示装置メモリコントローラざから
供給されるコントロール信号Sgとにより、表示内容の
読み出し−rたけ書き込みを行う。
ーン、例えば文字パターンデータを当き込むメモリであ
り、アドレス切り換え回路りの選択により出力されるア
ドレス信号Sりと、表示装置メモリコントローラざから
供給されるコントロール信号Sgとにより、表示内容の
読み出し−rたけ書き込みを行う。
9はコード判別回路であり、表示装置メモリ7から読み
出された各行の文字パターンコード中にスペースパター
ンコードが存在するか否かを、、CRTiに表示する各
行の最初のラスタの走査中に判定して、コード判別信号
S9を送出するとともに、上述の文字パターンコードを
文字発生回路IOに送る(第一図参照)。このときの1
行文の判定結果であるコード判別信号S9はレジスタ乙
に供給され一時格納される。このコード判別信号S9は
、例エハスヘースコードのどきはL(ロー)レベルとし
、その他のコードのときはH(ハイ)レベルとしてレジ
スタ乙に記憶される。コード判別化1s9は、ラスタ判
別信号S!iのタイミングで、すなわチCRT /の該
当行の2番目以降のラスタアドレスをラスタが走査する
ときにレジスタtから読み出されてアドレス切り換え回
路グおよび表示制御回路//に供給される。その際、あ
らかじめスペースであることP確認する必要から、第3
F51(A)および(B)に示すように、コード判別信
号S9より時間にして/文字分たけ進んだ状態で次に表
示すべき文字パターンかスペースである旨を示すスペー
ス信号S4を読み出すものとする。
出された各行の文字パターンコード中にスペースパター
ンコードが存在するか否かを、、CRTiに表示する各
行の最初のラスタの走査中に判定して、コード判別信号
S9を送出するとともに、上述の文字パターンコードを
文字発生回路IOに送る(第一図参照)。このときの1
行文の判定結果であるコード判別信号S9はレジスタ乙
に供給され一時格納される。このコード判別信号S9は
、例エハスヘースコードのどきはL(ロー)レベルとし
、その他のコードのときはH(ハイ)レベルとしてレジ
スタ乙に記憶される。コード判別化1s9は、ラスタ判
別信号S!iのタイミングで、すなわチCRT /の該
当行の2番目以降のラスタアドレスをラスタが走査する
ときにレジスタtから読み出されてアドレス切り換え回
路グおよび表示制御回路//に供給される。その際、あ
らかじめスペースであることP確認する必要から、第3
F51(A)および(B)に示すように、コード判別信
号S9より時間にして/文字分たけ進んだ状態で次に表
示すべき文字パターンかスペースである旨を示すスペー
ス信号S4を読み出すものとする。
ここで、7行分の文字パターンコード中にスペースコー
ドが存在すれば、スペース信号S6はLレベルとなるか
ら、そのLレベルに応じてアドレス切り換え回路りは外
部アドレス信号S+の受は入れに切り換わる。従って、
そのときは外部装置3からの外部アドレス信号s4tが
アドレス切り換え回路グを介してアドレス信号Sりとし
て表示装置メモリ7に供給されるので、外部装置3がら
表示装置メモリ7へのアクセスが許可される。これとは
逆に、7行の文字パターン中にスペースコードが存在し
ない場合には、スペース信号s6はHレベルとなるから
スペース信号s6によりアドレス切り換え回路ダは外部
アドレス信号Sグ側に切り換わらないので、外部装置3
がら表示装置メモリフをアクセスすることはできない。
ドが存在すれば、スペース信号S6はLレベルとなるか
ら、そのLレベルに応じてアドレス切り換え回路りは外
部アドレス信号S+の受は入れに切り換わる。従って、
そのときは外部装置3からの外部アドレス信号s4tが
アドレス切り換え回路グを介してアドレス信号Sりとし
て表示装置メモリ7に供給されるので、外部装置3がら
表示装置メモリ7へのアクセスが許可される。これとは
逆に、7行の文字パターン中にスペースコードが存在し
ない場合には、スペース信号s6はHレベルとなるから
スペース信号s6によりアドレス切り換え回路ダは外部
アドレス信号Sグ側に切り換わらないので、外部装置3
がら表示装置メモリフをアクセスすることはできない。
すなわち、スペースパターン表示時においてのみ外部装
置3からの表示装置メモリ7のアクセスが許容される。
置3からの表示装置メモリ7のアクセスが許容される。
文字発生回路10は、表示装置メモリ7がらコード判別
回路ワを介して供給される文字コードに応じて、文字パ
ターン表示信号S/θを表示制御回路l/に供給する。
回路ワを介して供給される文字コードに応じて、文字パ
ターン表示信号S/θを表示制御回路l/に供給する。
表示制御回路//は、文字発生回路10がら供給される
表示信号S/θおよびレジスタ乙から供給されるスペー
スコードが存在する旨を示すスペース信号84と、CR
Tコントローラコがら供給され/S同期信号S、2でご
合成してビデオ信号を作り、このビデオ信号i CRT
/へOi給してスペースを含む文字パターンを表示さ
せる。
表示信号S/θおよびレジスタ乙から供給されるスペー
スコードが存在する旨を示すスペース信号84と、CR
Tコントローラコがら供給され/S同期信号S、2でご
合成してビデオ信号を作り、このビデオ信号i CRT
/へOi給してスペースを含む文字パターンを表示さ
せる。
次に、CRT/に表示中の7行を示す第2図、およびコ
ード判別信号S?とスペース信号s6との関係を示T第
3図(A)および(B)をか照して、第1図の動作をさ
らに説明する。
ード判別信号S?とスペース信号s6との関係を示T第
3図(A)および(B)をか照して、第1図の動作をさ
らに説明する。
(記号M)・・・の順で表示されるものとする。まず、
CRT/の画面において、走査線が各行の最初の第1ラ
スタR/E走査するにおいて、表示装置メモリ7から出
力される文字パターンコード中にスペースSのコードが
あるか否かをコード判別回路りで′!#別し、その判別
結果をコード判別信@s9としてレジスタ乙に一隅記憶
する。次に、走査線が第2回目のラスタR,2を走査す
るときには、第1回目の走査によって得られた第3図久
〕で示すようなコード判別信号S9を時間にして/文字
外進ませた第3図(B)に示すようなスペース信号SA
をアドレス切J:J換え回路グに供給し、スペース信号
S乙のLレベル時においてアドレス切り換え回路グから
は外部アドレス信号Sllを取り出す。これにより、外
部装置3から表示装置メモリ7へのアクセスが51・容
される。他方、CRTコントローラコがらのアクセスに
より表示装置メモリフがら供給される文字パターンコー
ドがスペースコード以外のとアドレス切り換え回路グに
より、外部装置3がら表示装置メモリ7へのアクセスは
許容されない。
CRT/の画面において、走査線が各行の最初の第1ラ
スタR/E走査するにおいて、表示装置メモリ7から出
力される文字パターンコード中にスペースSのコードが
あるか否かをコード判別回路りで′!#別し、その判別
結果をコード判別信@s9としてレジスタ乙に一隅記憶
する。次に、走査線が第2回目のラスタR,2を走査す
るときには、第1回目の走査によって得られた第3図久
〕で示すようなコード判別信号S9を時間にして/文字
外進ませた第3図(B)に示すようなスペース信号SA
をアドレス切J:J換え回路グに供給し、スペース信号
S乙のLレベル時においてアドレス切り換え回路グから
は外部アドレス信号Sllを取り出す。これにより、外
部装置3から表示装置メモリ7へのアクセスが51・容
される。他方、CRTコントローラコがらのアクセスに
より表示装置メモリフがら供給される文字パターンコー
ドがスペースコード以外のとアドレス切り換え回路グに
より、外部装置3がら表示装置メモリ7へのアクセスは
許容されない。
さらに、第一図に示す第3ラスタR3以降の各行の走査
のとぎにも、前述の第コラスタR2のときと同様のアド
レス切り換え動作が行なわれ、以後順次繰り返される。
のとぎにも、前述の第コラスタR2のときと同様のアド
レス切り換え動作が行なわれ、以後順次繰り返される。
ところで、本例においては表示部としてはCRTP用い
たが、他の種類の液晶表示器やプラズマディスプレイな
どをも有効に用い得る。また1表示パターンは本例の文
字パターンに限らず任意所望のパターン、例えばグラフ
であってもよい。走査方式としては順次走査方式でも飛
び越し走査方式のいずれを用いてもよい。
たが、他の種類の液晶表示器やプラズマディスプレイな
どをも有効に用い得る。また1表示パターンは本例の文
字パターンに限らず任意所望のパターン、例えばグラフ
であってもよい。走査方式としては順次走査方式でも飛
び越し走査方式のいずれを用いてもよい。
効 果
以上説明したように、本発明によれば、表示装置が表示
Ju」間中においてもスペースを表示するときにおいて
は外部装置から表示脛痘メモリへのアクセスを許容でき
るようにしたので、キャラクタクロックや表示装置メモ
リのアクセス時間等の制約を受けずに外部装置からのア
クセスを速く処理することかできる。
Ju」間中においてもスペースを表示するときにおいて
は外部装置から表示脛痘メモリへのアクセスを許容でき
るようにしたので、キャラクタクロックや表示装置メモ
リのアクセス時間等の制約を受けずに外部装置からのア
クセスを速く処理することかできる。
第1図は本発明装置の構成の一例を示すブロック図、第
一図は第7図示のCRTに表示中の7行のラスタを示す
説明図、第3Z囚およびQ3)は第1図のコード判別信
号とスペース信号との関係を示すタイムチャートである
。 !・・・CRT。 ユ・・・CRTコントローラ、 3・・・外部装U1 グ・・・アドレス切り換え回路、 S・・・ラスタアドレス判別回路、 乙・・・レジスタ、 り・・・表示装置メモリ、 と・・・表示装置メモリコントローラ、デ・・・コード
判別回路、 /θ・・・文字発生回路、 /ハ・・表示制御回路、 S/・・・表示アドレス信号、 S2・・・同期信号、 Sg・・・ラスタ信号、 SII・・・外部アドレス信号、 S5・・・ラスタ判別信号、 S6・・・スペース信ぞ、 Sり・・・アドレス信号、 Sg・・・コントロール信号、 S9・・・コード判別信号、 S 10・・・表示信号、 M・・・記号、 S…スペース、 R/NRn・・・ラスタ。
一図は第7図示のCRTに表示中の7行のラスタを示す
説明図、第3Z囚およびQ3)は第1図のコード判別信
号とスペース信号との関係を示すタイムチャートである
。 !・・・CRT。 ユ・・・CRTコントローラ、 3・・・外部装U1 グ・・・アドレス切り換え回路、 S・・・ラスタアドレス判別回路、 乙・・・レジスタ、 り・・・表示装置メモリ、 と・・・表示装置メモリコントローラ、デ・・・コード
判別回路、 /θ・・・文字発生回路、 /ハ・・表示制御回路、 S/・・・表示アドレス信号、 S2・・・同期信号、 Sg・・・ラスタ信号、 SII・・・外部アドレス信号、 S5・・・ラスタ判別信号、 S6・・・スペース信ぞ、 Sり・・・アドレス信号、 Sg・・・コントロール信号、 S9・・・コード判別信号、 S 10・・・表示信号、 M・・・記号、 S…スペース、 R/NRn・・・ラスタ。
Claims (1)
- 【特許請求の範囲】 /)表示装置メモリに記憶された表示パターンを表示画
面部に表示する表示装置において、前記表示パターンが
スペースパターンであるときに、そのスペースパターン
表示期間中は外部装置から前記表示装置メモリへのアク
セスを許可する手段を設けたことを特徴とする表示装置
。 2、特許請求の範囲第1項記載の装置において、前記表
示画面部に表示される各行毎のラスタ走査の順位を判別
するラスタアドレス判別手段と、前記表示パターンにス
ペースが存在するか否かひ判別するスペース判別手段と
、前記ラスタアドレス判別手段の出力信号および前記ス
ペース判別手段の出力信号に基づき、スペース表示時に
は、前記表示装置メモリに供給するアドレス信号を前記
外部装置の外部(アドレス信号に切り換えるアドレス切
り換え手段とを具備したことを特徴とする表示装置0
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57212641A JPS59102283A (ja) | 1982-12-06 | 1982-12-06 | 表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57212641A JPS59102283A (ja) | 1982-12-06 | 1982-12-06 | 表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59102283A true JPS59102283A (ja) | 1984-06-13 |
Family
ID=16626002
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57212641A Pending JPS59102283A (ja) | 1982-12-06 | 1982-12-06 | 表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59102283A (ja) |
-
1982
- 1982-12-06 JP JP57212641A patent/JPS59102283A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4200869A (en) | Data display control system with plural refresh memories | |
JPS6049391A (ja) | ラスタ走査表示システム | |
JPS59214079A (ja) | ビデオ表示制御回路 | |
EP0525986A2 (en) | Apparatus for fast copying between frame buffers in a double buffered output display system | |
US6989825B2 (en) | Display control device | |
JPS599059B2 (ja) | 表示装置の文字コ−ド拡張方法及び装置 | |
JPS59102283A (ja) | 表示装置 | |
JPS60144789A (ja) | 文字図形表示制御装置 | |
JPH0230024B2 (ja) | Monitahyojihoshiki | |
JPS58194090A (ja) | デイスプレイ装置 | |
JPH0131196B2 (ja) | ||
JPS6364798B2 (ja) | ||
JPS6040034B2 (ja) | 表示装置 | |
JPH0695274B2 (ja) | カ−ソル制御装置 | |
JPS6146978A (ja) | Crt表示装置 | |
JPS62105189A (ja) | 表示制御方式 | |
JPS59151186A (ja) | 文字表示装置 | |
JPH0830253A (ja) | 表示装置の制御方法及び表示装置 | |
JPS6032089A (ja) | Crt表示端末装置 | |
JPS6159391A (ja) | 静止画移動回路 | |
JPS61223788A (ja) | クリツピング制御方式 | |
JPS61254984A (ja) | ビツト・マツプ表示器用処理装置 | |
JPS62100786A (ja) | マルチウインドウ表示方式 | |
JPS61151685A (ja) | 文字発生器のアクセス方式 | |
JPS5984293A (ja) | 表示装置 |