JPS589469A - 画信号補正方式 - Google Patents

画信号補正方式

Info

Publication number
JPS589469A
JPS589469A JP56107906A JP10790681A JPS589469A JP S589469 A JPS589469 A JP S589469A JP 56107906 A JP56107906 A JP 56107906A JP 10790681 A JP10790681 A JP 10790681A JP S589469 A JPS589469 A JP S589469A
Authority
JP
Japan
Prior art keywords
signal
constant voltage
voltage level
converter
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56107906A
Other languages
English (en)
Inventor
Kazuo Kurita
和夫 栗田
Keiichi Inoue
井上 桂一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic System Solutions Japan Co Ltd
Original Assignee
Matsushita Graphic Communication Systems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Graphic Communication Systems Inc filed Critical Matsushita Graphic Communication Systems Inc
Priority to JP56107906A priority Critical patent/JPS589469A/ja
Publication of JPS589469A publication Critical patent/JPS589469A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/40Picture signal circuits
    • H04N1/401Compensating positionally unequal response of the pick-up or reproducing head

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Facsimile Image Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、ファクシミリ送信機等において、イメージセ
ンサから出力されるアナログ画信号の各ビット間の基準
レベルのばらつきを補正する画信号補正方式に関するも
のである。
ファクシミリ送信機等において、イメージセンサにレン
ズ系を介して原稿を読み取らせる場合においては、前記
レンズ系による収束差や、イメージセンサの各ビットの
感度のばらつきや、原稿を照明する螢光灯の周辺光量の
低下現象等のため、全面同一濃度の原稿をイメージセン
サに読み取らせても同センサの各ビットの出力レベルに
は、ばらつきが生じる。
第1図は、前記アナログ画信号の各ビット間(の基準レ
ベルのばらつきを補正するための従来の画信号補正方式
の基本構成を示す回路図である。
この従来方式においては、実際の原稿をイメージセンサ
(図示せず)に読み取らせる前に、原稿読み取り位置に
置かれた白基準面をイメージセンサに読み取らせ、同セ
ンサから出力されるアナログ画信号a f A/D 変
換器1でディジタル信号すに変換し、このディジタル信
号すの各ビットのデータ2ROM3によりアナログ画信
号aの各ビットに対する補正値に変換し、RAM4に蓄
積する。
そして、次に実際の原稿をイメージセンサに読み取らせ
、演算器6により、アナログ画信号aの各ビットのレベ
ルf RA M 4に蓄積しておいた該ビットに対応す
る前記補正値で補正することにより、補正した信号Cを
得ていた。なお、2は画信32.−ユ 号i A / D変換する際、A/D変換器に数種の定
電圧レベルを供給する定電圧レベル切換器、6はセレク
ト信号d′ff:入力されることによって、A/D変換
器1、定電圧レベル切換器2、ROM3およびRAM4
の動作タイミングを制御するタイミング信号を発生する
タイミング信号発生部である。
しかるに、現在のファクシミリ装置の走査速度は数百K
Hzないし数M)(zと高速なため、このような方式で
は、A/D変換器1および定電圧レベル切換器2に高速
、高精度なものが要求される。
しかし、高速、高精度のA/E変換器および定電圧レベ
ル切換器は非常に高価であり、実用に供する際に障害と
なっていた。
本発明は、このような事情に鑑みてなされたもので、低
速のA/D変換器および定電圧レベル切換器を使用可能
とする画信号補正方式を提供することを目的とする。
以下、本発明を図面に示す実施例に基すいて詳細に説明
する。
第2図は本発明の一実施例を示す画信号補正装置柵翁8
−9469(2) 置のブロック図であり、第3図は同実施例におけるタイ
ミングチャートである。第2図において、7はイメージ
センサ(図示せず)から出力されるアナログ画信号a′
を、定電圧レベル切換器(基準レベル切換器)8から供
給される定電圧レベル信号mに基すいて2値化ディジタ
ル信号θに変換するA/D変換器である。定電圧レベル
切換器8はN種類の相互に異なる定電圧レベル信号mを
発生すると共に、レベルカウンタ9から供給される補正
情報信号fに対応する定電圧レベル信号をN種類の定電
圧レベル信号の中から選択して出力するものである。レ
ベルカウンタ9は、1回の読み取り走査ごとに制御回路
(図示せず)から供給される1ライン・イネーブル信号
qk計数しかつその計数値に応じて補正情報信号fi出
力するものである。10はレベルカウンタ9から供給さ
れる補正情報信号(を書き込むと共に、読み出すことの
できるRAM、11はアナログ画信号a′のビットごと
にRAM10の書き込みあるいは読み出しを行う番地を
指定するアドレス・カウンタである。
6 ペーノ なお、RAM10の書き込み制御はA/D変換器7から
出力される2値化ディジタル信号eによって行われる。
12は実際の原稿を読み取ったときに得られるアナログ
画信号をディジタル信号lに変換するA/D変換器であ
る。13はN種類のスライスレベル信号全発生し、RA
M10から供給される補正情報信号に基すいて、N種類
のスライスレベル信号の中から1種類を選択してA/D
変換器に出力するスライスレベル切換器である。
以上の構成を有する画信号補正装置の動作を以下に説明
する。第3図において、ml(i=1〜N)は、イメー
ジセンサ(図示せず)が白基準面をi回読んだ場合に、
定電圧レベル切換器7から出力される定電圧レー・・信
号を示していえ。
まず、実際の送信を開始する前に読み取り位置を照明す
る螢光対を点灯し、副走査を停止した状態で、イメージ
センサに、原稿ではなく読み取シ位置に設けた白基準面
をN回読み取らせる。この基準面は移動しな′いので、
イメージセンサ(図示せず)からは同一のアナログ画信
号a′がN回出力6/。、− されることになる。
イメージセンサ(図示せず)がN回読み取り動作を行う
と、レベルカウンタ9は毎回異なる補正情報信号量を小
さい値から従次出力し、この補正情報信号に対応して、
定電圧レベル切換器8は毎回異なる定電圧レベル信号m
iを小さいレベルから順次出力する。したがって、A/
D変換器7は同一アナログ画信号aをN種類の定電圧レ
ベル信号mi と比較することができる。
一方、A/D変換器7の出力信号eは、アナログ画信号
aが定電圧レベル信号mi より大きいときにハイレベ
ルとなり、逆に小さいときにローレベルとなる。そして
、この出力信号eが−・イレベルのときに、RAM10
は書き込み可能と々す、レベルカラ・ンタ9が出力する
補正情報信号fi、アドレスカウンタ11が指定する番
地に書き込む。
なお、出力信号eがローレベルのときは、読み出し可能
となり、書き込みは行われない。
また、アドレスカウンタ11はアナログ画信号a′の各
ビットに同期して、計数を行うものである7・・−ミ・ から、RAM1001個の番地は、アナログ画信号a′
の1個のビット、すなわち、イメージセンサの1個のビ
ットと一義的に対応している。ここで、RAM10の1
個の番地の書き込み内容を注目すると、その番地に対応
するアナログ画信号a′のあるビットの基準レベルが定
電圧レベル信号mi  より大きい場合にはその番地に
は補正情報信号fが書き込まれ、逆に小さい場合には書
き込まれない。
例えば、fi(i=1〜N)をi回目の読み取り時の補
正情報信号とし、アナログ信号のあるビットの基準レベ
ルが定電圧レベル信号”M(’≦M(N)より大きく、
定電圧レベル信号”M+1より小さいとすれば、そのビ
ットに対応するRAM10の番地には、補正情報信号f
1  からfMまでが各回ごとに書き込みが更新され、
Mf1回目以降は新らたな書き込みは行われない、この
ようにして、イメージセンサ(図示せず)のすべてのビ
ットの補正情報信号が決定され、RAM10に記憶され
る。
このように、イメージセンサ(図示せず)に白基準面を
N回読み取らせても、N回ともイメージセンサ(図示せ
ず)から得られるアナログ画信号aは同一であるから、
単に2値化するだけの安価なA/D変換器7や、1回の
読み取り動作につき1度だけ切り換える低速の定電圧レ
ベル切換器8を使用しても、イメージセンサ(図示せず
)の各ビットの補正情報は得られる。
次に、実際に原稿を読み取らせた際には、イメージセン
サ(図示せず)から出力されるアナログ画信号a”rデ
ィジタル画信号にA/D変換器12において変換すると
きに、アナログ画信号a′の各ビットに対応して、RA
M10から補正情報信号りをスライスレベル切換器13
に出力し、スライスレベル切換器13がこの補正情報信
号りに従ってA/D変換器12に供給するスライスレベ
ルを切換えるので、A/D変換器12の出力には、イメ
ージセンサ(図示せず)のビット毎のばらつきを補正し
たディジタル画信号lが得られる。
このように本実施例によれば、イメージセンサのビット
毎のばらつきを補正したディジタル画信号が得られるが
、本考案は上記実施例に限るもの9  −、 ベーン ではない。すなわち、定電圧レベル信号mi  は大き
いレベルの方から順次、読み取り回毎に切換えても良い
。また、RAMに記憶した補正情報を用いた補正方法は
、どのような方法を用いても良いことはもちろんである
以上に説明したように、本発明によれば、実際゛  の
画情報を取み取らせる前に基準面をN回読み取らせ、各
回の読み取り毎にN種類の定電圧レベル信号を順次切り
換えることにより、最終的に読み取り手段の各ビットに
対する補正情報を求めるので、低速のA/D変換器およ
び定電圧レベル切換器を使用することができ、経済的な
構成で画信号を補正することができる。
【図面の簡単な説明】
第1図は従来の画信号補正方式を適用した装置のブロッ
ク図、第2図は本発明による両信号補正方式を適用した
装置のブロック図、第3図は同要部の動作波形図である
。 7・・・・・・A/D変換器、8・・・・・・定電圧レ
ベル切換器、9・・・・・・レベルカウンタ、1o・・
・・・・R10,8−ッ AM、11・・・・・・アドレスカウンタ、12II■
・・eA/D変換器、13・・・・・・スライスレベル
切換器。

Claims (1)

    【特許請求の範囲】
  1. 送信原稿の読み取り走査前に基準面’(HN回読み取り
    走査し、各回の読み取り走査毎にN種類の定電圧レベル
    信号を順次切換えて発生させ、この定圧レベル信号のう
    ちの1種類の定電圧レベル信号に基づいてアナログ画信
    号をディジタル信号に変換し、各ビットに対する補正値
    を作成することを特徴とする画信号補正方式。
JP56107906A 1981-07-09 1981-07-09 画信号補正方式 Pending JPS589469A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56107906A JPS589469A (ja) 1981-07-09 1981-07-09 画信号補正方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56107906A JPS589469A (ja) 1981-07-09 1981-07-09 画信号補正方式

Publications (1)

Publication Number Publication Date
JPS589469A true JPS589469A (ja) 1983-01-19

Family

ID=14471056

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56107906A Pending JPS589469A (ja) 1981-07-09 1981-07-09 画信号補正方式

Country Status (1)

Country Link
JP (1) JPS589469A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6074874A (ja) * 1983-09-30 1985-04-27 Fujitsu Ltd 画像色彩分離方式
JPS60181878A (ja) * 1984-02-29 1985-09-17 Toshiba Corp パタ−ン認識装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6074874A (ja) * 1983-09-30 1985-04-27 Fujitsu Ltd 画像色彩分離方式
JPS60181878A (ja) * 1984-02-29 1985-09-17 Toshiba Corp パタ−ン認識装置

Similar Documents

Publication Publication Date Title
JP2716755B2 (ja) アドレス・トークンに基づく画像処理装置
JPH0834543B2 (ja) スキャナ
US4841376A (en) Shading correcting method enabling prevention of effect of noise and apparatus therefor
JPS589469A (ja) 画信号補正方式
JPH0648844B2 (ja) 画像読取装置
JPH08190363A (ja) 映像信号処理装置
JP3113476B2 (ja) ピーク値検出保持回路
JP2853160B2 (ja) 高解像度画像読み取り回路
JPS6326079A (ja) 原稿読取り装置
JP2658237B2 (ja) 画像読み取り装置
JPS6243265A (ja) シエ−デイング補正回路
JPH022348B2 (ja)
JP2671802B2 (ja) シェーディング補正方式
JP2833065B2 (ja) 画像形成装置
JP2833066B2 (ja) 画像形成装置
JP3155799B2 (ja) Mtf補正装置
JP2833064B2 (ja) 画像形成装置
JPH0646126Y2 (ja) 画像記録装置
JPS6113257B2 (ja)
JPH01177278A (ja) 画像読取装置
JPS5831150B2 (ja) テレビジヨン標準方式変換装置
JP3259145B2 (ja) 画像読み取り装置
JPS6211101Y2 (ja)
JPH08116438A (ja) イメージセンサの出力補正装置
JPS62154968A (ja) 画像処理装置