JPS5894035U - Cpuの動作監視システム - Google Patents

Cpuの動作監視システム

Info

Publication number
JPS5894035U
JPS5894035U JP18743081U JP18743081U JPS5894035U JP S5894035 U JPS5894035 U JP S5894035U JP 18743081 U JP18743081 U JP 18743081U JP 18743081 U JP18743081 U JP 18743081U JP S5894035 U JPS5894035 U JP S5894035U
Authority
JP
Japan
Prior art keywords
cpu
counter
monitoring system
counting
program
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18743081U
Other languages
English (en)
Inventor
久松 伸夫
敏行 増田
Original Assignee
松下電工株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 松下電工株式会社 filed Critical 松下電工株式会社
Priority to JP18743081U priority Critical patent/JPS5894035U/ja
Publication of JPS5894035U publication Critical patent/JPS5894035U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は本考案の一実施例のブロック図、第2図は同上
に用いるCPUの外部接続端子の一例を示す図、第3図
乃至第5図は同上の動作を説明する流れ図である。 1はCPU、5はROM、5はRAM、7はI10ボー
ト、9はカウンター、10は発振回路である。

Claims (1)

    【実用新案登録請求の範囲】
  1. 発振回路からおりロック信号を計数して計数動作の終了
    時に計数終了出力を発生するカウンタと、このカウンタ
    の計数終了出力を割込要求信号とするCPUと、CPU
    からの命令によりカウンタにリセット信号を送出する出
    力装置とを設け、CPUが実行すべき主プログラムと主
    プログラムの実行中に適宜実行され、カウンタの計数動
    作が終了する前にカウンタのリセットを行なうカウンタ
    リセット用のプログラムと、CPUの割込動作時にCP
    Uの実行アドレスを予め設定されたア8ドレス値に強制
    的にセットする割込処理プログラムとを記憶せるメモリ
    を設けて成るCPUの動作監視システム。
JP18743081U 1981-12-15 1981-12-15 Cpuの動作監視システム Pending JPS5894035U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18743081U JPS5894035U (ja) 1981-12-15 1981-12-15 Cpuの動作監視システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18743081U JPS5894035U (ja) 1981-12-15 1981-12-15 Cpuの動作監視システム

Publications (1)

Publication Number Publication Date
JPS5894035U true JPS5894035U (ja) 1983-06-25

Family

ID=30102754

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18743081U Pending JPS5894035U (ja) 1981-12-15 1981-12-15 Cpuの動作監視システム

Country Status (1)

Country Link
JP (1) JPS5894035U (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54101237A (en) * 1978-01-26 1979-08-09 Omron Tateisi Electronics Co Malfunction prevention system for electronic circuit
JPS55140953A (en) * 1979-04-19 1980-11-04 Casio Comput Co Ltd Abnormal operation detecting system for computer system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54101237A (en) * 1978-01-26 1979-08-09 Omron Tateisi Electronics Co Malfunction prevention system for electronic circuit
JPS55140953A (en) * 1979-04-19 1980-11-04 Casio Comput Co Ltd Abnormal operation detecting system for computer system

Similar Documents

Publication Publication Date Title
JPS5894035U (ja) Cpuの動作監視システム
JPS58123656U (ja) 電話機
JPS582046U (ja) 割込み信号幅制御回路
JPS59174645U (ja) デバツグ装置
JPS59182756U (ja) マイクロコンピユ−タ
JPS5851363U (ja) マイクロコンピユ−タ用集積回路
JPS60126831U (ja) マイクロコンピユ−タのリセツト回路
JPS5866366U (ja) パルス周期測定装置
JPS6095649U (ja) Cpu障害検出回路
JPS6119858U (ja) マイクロプロセツサの暴走保安装置
JPS5851333U (ja) プログラム処理装置
JPS5881654U (ja) 演算処理装置
JPS5996944U (ja) カウンタ集積回路装置
JPS605532U (ja) プロセツサの動作監視回路
JPS589041U (ja) 遠隔監視制御装置
JPS5984627U (ja) 電子計算機に内蔵されたインタ−バルタイマ
JPS60166006U (ja) プログラマブルコントロ−ラ
JPS6014535U (ja) 電子回路
JPS58183557U (ja) プログラム実行時間測定器
JPS6082341U (ja) ウオツチドグタイマ
JPS59169650U (ja) デバツグ装置
JPS60126853U (ja) 割り込み信号制御回路
JPS5928736U (ja) マイクロコンピユ−タの割込処理確認表示回路
JPS58167939U (ja) 演算装置
JPS5854713U (ja) 定電圧電源回路