JPS6082341U - ウオツチドグタイマ - Google Patents
ウオツチドグタイマInfo
- Publication number
- JPS6082341U JPS6082341U JP17192183U JP17192183U JPS6082341U JP S6082341 U JPS6082341 U JP S6082341U JP 17192183 U JP17192183 U JP 17192183U JP 17192183 U JP17192183 U JP 17192183U JP S6082341 U JPS6082341 U JP S6082341U
- Authority
- JP
- Japan
- Prior art keywords
- timer
- signal
- time
- watchdog timer
- processing unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Debugging And Monitoring (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来装置の構成例を示すブロック図、第2図は
第1図に示す装置の動作の一例を示すフ 、ローチャー
ト、第3図は本考案ウオッチドグタイマの構成の一例を
示すブロック図、第4図は第3図に示す本考案つオネチ
ドグタ、イマの動作の一例を示すフローチャート、第5
図は本考案ウオッチドグタイマの他の構成例を示すブロ
ック図である。 1・・・CPU (中央処理装置)、2,3・・・タイ
マ、R3I、R32・・・リセット信号、TUI、TU
2・・・タイムアツプ信号。 第3図 第4図
第1図に示す装置の動作の一例を示すフ 、ローチャー
ト、第3図は本考案ウオッチドグタイマの構成の一例を
示すブロック図、第4図は第3図に示す本考案つオネチ
ドグタ、イマの動作の一例を示すフローチャート、第5
図は本考案ウオッチドグタイマの他の構成例を示すブロ
ック図である。 1・・・CPU (中央処理装置)、2,3・・・タイ
マ、R3I、R32・・・リセット信号、TUI、TU
2・・・タイムアツプ信号。 第3図 第4図
Claims (1)
- 【実用新案登録請求の範囲】 中央処理装置により起動されかつリモットされ−る第1
のタイマと、 該第1のタイマのタイムアツプ信号により起動される第
2のタイマとを備え、 前記中央処理装置は、前記第1のタイマのタイムアツプ
信号に応じて動作可能であるときには前記第2のタイマ
にリセット信号を出力し、前記第1のタイマのタイムア
ツプ信号と前記第2のタイマのタイムアツプ信号とによ
り、前記中央処理装置の異常状態を識別するようにした
ことを特徴とするウオッチドグタイマ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17192183U JPS6082341U (ja) | 1983-11-08 | 1983-11-08 | ウオツチドグタイマ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17192183U JPS6082341U (ja) | 1983-11-08 | 1983-11-08 | ウオツチドグタイマ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6082341U true JPS6082341U (ja) | 1985-06-07 |
Family
ID=30374900
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17192183U Pending JPS6082341U (ja) | 1983-11-08 | 1983-11-08 | ウオツチドグタイマ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6082341U (ja) |
-
1983
- 1983-11-08 JP JP17192183U patent/JPS6082341U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6082341U (ja) | ウオツチドグタイマ | |
JPS58108724U (ja) | デイジタル保護継電装置 | |
JPS6032735U (ja) | タイマ | |
JPS5851333U (ja) | プログラム処理装置 | |
JPS59142839U (ja) | プログラムの複写防止装置 | |
JPS605532U (ja) | プロセツサの動作監視回路 | |
JPS60584U (ja) | 目覚まし時計 | |
JPS5881657U (ja) | 計算機システムの異常検知装置 | |
JPS5810092U (ja) | 時計の曜日指定機能付アラ−ム回路 | |
JPS5994393U (ja) | 画像処理装置 | |
JPS6142624U (ja) | 計算機システムの再スタ−ト回路 | |
JPS5963744U (ja) | 情報処理装置 | |
JPS60153355U (ja) | マルチcpuシステムの制御装置 | |
JPS5858644U (ja) | 電源オンオフ監視装置 | |
JPS59108941U (ja) | パリテイチエツク回路 | |
JPS59138928U (ja) | プロセス出力回路 | |
JPS6068723U (ja) | パルス幅フイルタ | |
JPS6052536U (ja) | マイクロプロセッサの信号検出回路 | |
JPH02104410U (ja) | ||
JPS58124895U (ja) | アラ−ム信号保持回路 | |
JPS58101396U (ja) | デイジタルレコ−ダ | |
JPH0249244U (ja) | ||
JPS58148799U (ja) | メモリ保護機構 | |
JPS5948137U (ja) | フリツプフロツプ回路 | |
JPS59187784U (ja) | 落下検出装置 |