JPS5847331A - 信号発生器 - Google Patents
信号発生器Info
- Publication number
- JPS5847331A JPS5847331A JP56139619A JP13961981A JPS5847331A JP S5847331 A JPS5847331 A JP S5847331A JP 56139619 A JP56139619 A JP 56139619A JP 13961981 A JP13961981 A JP 13961981A JP S5847331 A JPS5847331 A JP S5847331A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- frequency
- voltage
- output
- vco
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000005259 measurement Methods 0.000 claims description 3
- 239000003990 capacitor Substances 0.000 description 9
- 238000010586 diagram Methods 0.000 description 6
- 230000010355 oscillation Effects 0.000 description 5
- 230000008859 change Effects 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 239000013078 crystal Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/02—Automatic control of frequency or phase; Synchronisation using a frequency discriminator comprising a passive frequency-determining element
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J7/00—Automatic frequency control; Automatic scanning over a band of frequencies
- H03J7/02—Automatic frequency control
- H03J7/04—Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant
- H03J7/06—Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant using counters or frequency dividers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/181—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a numerical count result being used for locking the loop, the counter counting during fixed time intervals
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は信号発生器に関し、特にデジタル制御信号によ
って発振周波数を制御するプログラマブル信号発生器に
関する。
って発振周波数を制御するプログラマブル信号発生器に
関する。
7’aグラマプル信号発生器は、コンピュータ等の情報
処理装置による直接制御が可能であり、オペレータにと
って操作が簡便なため、最近、種々のタイプのプログラ
マブル信号発生器が提案されている。ところで、信号発
生器の発振周波数の制御には、デジタル拳アナログ変換
器(DACと略す)及び電圧制御発振器(VCOと略す
)が用いられる。DACはデジタル制御信号をアナログ
電圧に変換し、VCOは、DACからのアナログ電圧に
応じて周波数を制御した信号を出力する。即ち、VCO
の出力(即ち信号発生器の出力)の周波数はデジタル的
に制御されるので、高い制御精度が期待できる。しかし
、実際にはDAC及びvCOでの利得誤差及びオフセッ
ト誤差によって信号発生器の周波数に変動が生じる場合
があり、この周波数変動は±5s位が普通である。
処理装置による直接制御が可能であり、オペレータにと
って操作が簡便なため、最近、種々のタイプのプログラ
マブル信号発生器が提案されている。ところで、信号発
生器の発振周波数の制御には、デジタル拳アナログ変換
器(DACと略す)及び電圧制御発振器(VCOと略す
)が用いられる。DACはデジタル制御信号をアナログ
電圧に変換し、VCOは、DACからのアナログ電圧に
応じて周波数を制御した信号を出力する。即ち、VCO
の出力(即ち信号発生器の出力)の周波数はデジタル的
に制御されるので、高い制御精度が期待できる。しかし
、実際にはDAC及びvCOでの利得誤差及びオフセッ
ト誤差によって信号発生器の周波数に変動が生じる場合
があり、この周波数変動は±5s位が普通である。
したがって、本発明の目的は、周波数精度の高い信号発
生器を提供することである。
生器を提供することである。
以下、添付の図面を参照して本発明の好適実施例を説明
する。
する。
第1図は本発明に係る実施例を示すブロック図である。
第1図において、処理回路10は周波数を制御するデジ
タル制御信号(即ち、データ)をDACl 2に出力し
、DACl2は入力されたデジタル制御信号をアナログ
電圧に変換する。処理回路10は、マイクロプロセッサ
、一時的な記憶装置として動作するランダム会アクセス
・メモリ、ファーム・ウェア用のリード・オンリー・メ
モリ等から成り、デジタル制御信号は処理回路10に接
続したキーボード(図示せず)から入力される。
タル制御信号(即ち、データ)をDACl 2に出力し
、DACl2は入力されたデジタル制御信号をアナログ
電圧に変換する。処理回路10は、マイクロプロセッサ
、一時的な記憶装置として動作するランダム会アクセス
・メモリ、ファーム・ウェア用のリード・オンリー・メ
モリ等から成り、デジタル制御信号は処理回路10に接
続したキーボード(図示せず)から入力される。
VCO14は2周波数がDACl2によって制御される
信号を出力する。
信号を出力する。
第2図はVCO14の一例を示すブロック図である。第
2図において、正電流源22及び負電流源24は夫々ス
イッチ回路26に接続している。
2図において、正電流源22及び負電流源24は夫々ス
イッチ回路26に接続している。
スイッチ回路26は、レベル検出器30から出力される
パルスに従って出力端28を正電流源22或いは負電流
源24に選択接続する。正電流源22の出力電流及び負
電流源24への流入電流は、DACl2からのアナログ
電圧に応じて変化する。
パルスに従って出力端28を正電流源22或いは負電流
源24に選択接続する。正電流源22の出力電流及び負
電流源24への流入電流は、DACl2からのアナログ
電圧に応じて変化する。
コンデンサ32がスイッチ回路26の出力端28とアー
ス間に挿入され、緩衝増幅器34はコンデンサ32の両
端電圧を受けて次段のレベル検出器3Gに加える。レベ
ル検出器30は、緩衝増幅器34の出力信号が所定の上
限及び下限値に達したときにレベルが変化する矩形波パ
ルスを発生し、このパルスを出力端子16(第1図参照
)及びスイッチ回路26に印加する。
ス間に挿入され、緩衝増幅器34はコンデンサ32の両
端電圧を受けて次段のレベル検出器3Gに加える。レベ
ル検出器30は、緩衝増幅器34の出力信号が所定の上
限及び下限値に達したときにレベルが変化する矩形波パ
ルスを発生し、このパルスを出力端子16(第1図参照
)及びスイッチ回路26に印加する。
正電流源22がスイッチ回路26を介してコンデンサ3
2を充電すると、コンデンサ320両端電圧は直線状に
上昇する(即ち、正の勾配が発生する)。コンデンサ3
2の両端電圧が所定の上限値に達すると、レベル検出器
30はこの状態を検出し、出力パルスのレベルを変える
。このレベル検出器30の出力パルスのレベル変化に応
じて、スイッチ回路26は、出力端子28を正電流源2
2側から負電流源24偶に切り換える。したがって、コ
ンデンサ32に蓄積されていた電荷はスイッチ回路26
を介して負電流源24に流れ1、コンデンサ320両電
電圧は直線的に低下する。レベル検出器30は、コンデ
ンサ32の両端電圧が所定の下限値まで下ったことを検
出すると、出力パルスのレベルを元に戻し、スイッチ回
路26の出力端28を再び負電流源24側から正電流源
22側に接続する。以後上述の動作が繰シ返されて三角
波電圧が順次発生する。岡、レベル検出器30は方形波
パルスを出力する。DACl2の出力信号は、正電流源
22の出力電流及び負電流源24への流入電流の大きさ
を制御することによってコンデンサ32の両端に発生す
る三角波電圧の正及び負勾配を変化させることができる
ので、DACl2はレベル検出器30の出カッ(ルスの
周波数を制御できる。一方、VCO14に/<リキャツ
プ・ダイオードを設けてもよく、この場合I(リキャツ
プ・ダイオードの静電容量をDACl2から印加される
アナログ電圧で制御してVCO14の周波数を変化させ
る。VCO14の出力信号は出力端子16及び周期測定
回路18に印加される。
2を充電すると、コンデンサ320両端電圧は直線状に
上昇する(即ち、正の勾配が発生する)。コンデンサ3
2の両端電圧が所定の上限値に達すると、レベル検出器
30はこの状態を検出し、出力パルスのレベルを変える
。このレベル検出器30の出力パルスのレベル変化に応
じて、スイッチ回路26は、出力端子28を正電流源2
2側から負電流源24偶に切り換える。したがって、コ
ンデンサ32に蓄積されていた電荷はスイッチ回路26
を介して負電流源24に流れ1、コンデンサ320両電
電圧は直線的に低下する。レベル検出器30は、コンデ
ンサ32の両端電圧が所定の下限値まで下ったことを検
出すると、出力パルスのレベルを元に戻し、スイッチ回
路26の出力端28を再び負電流源24側から正電流源
22側に接続する。以後上述の動作が繰シ返されて三角
波電圧が順次発生する。岡、レベル検出器30は方形波
パルスを出力する。DACl2の出力信号は、正電流源
22の出力電流及び負電流源24への流入電流の大きさ
を制御することによってコンデンサ32の両端に発生す
る三角波電圧の正及び負勾配を変化させることができる
ので、DACl2はレベル検出器30の出カッ(ルスの
周波数を制御できる。一方、VCO14に/<リキャツ
プ・ダイオードを設けてもよく、この場合I(リキャツ
プ・ダイオードの静電容量をDACl2から印加される
アナログ電圧で制御してVCO14の周波数を変化させ
る。VCO14の出力信号は出力端子16及び周期測定
回路18に印加される。
周期測定回路18に接続した基準周波数回路20は、例
えば水晶発振器であり、周期測定回路18に安定した基
準周波数(例えば、4 MHz )の信号を印加する。
えば水晶発振器であり、周期測定回路18に安定した基
準周波数(例えば、4 MHz )の信号を印加する。
第3図は周期測定回路18のブロック図であるOプログ
ラマブル・ループ・サイクル・カウンタ36は、VCO
14の出力サイクルを所定数計数するとゲート信号を出
力する。上記所定数は、キーボードから入力される所望
の発振周波数に基づいて処理回路10によって決定され
る。つ!シ、発振周波数を高く設定すると所定数が大き
くなシ、逆に発振周波数を低く設定すると所定数は小さ
くなる。カウンタ36からゲート信号が出力されている
期間中、基準周波数発振器20から出力する基準信号は
ANDゲート38を通過して基準カウンタ40に印加さ
れる。このように、カウンタ40は、ゲート信号が発生
している期間中、基準周波数のサイクル数を計数し、計
数結果を処理回路10に送る。
ラマブル・ループ・サイクル・カウンタ36は、VCO
14の出力サイクルを所定数計数するとゲート信号を出
力する。上記所定数は、キーボードから入力される所望
の発振周波数に基づいて処理回路10によって決定され
る。つ!シ、発振周波数を高く設定すると所定数が大き
くなシ、逆に発振周波数を低く設定すると所定数は小さ
くなる。カウンタ36からゲート信号が出力されている
期間中、基準周波数発振器20から出力する基準信号は
ANDゲート38を通過して基準カウンタ40に印加さ
れる。このように、カウンタ40は、ゲート信号が発生
している期間中、基準周波数のサイクル数を計数し、計
数結果を処理回路10に送る。
次に1本実施例の動作を説明する。先ず、所望の周波数
をキーボードを介して入力すると、処理回路10は所定
の演算を行い最適のデジタル信号をDACl2に出力す
る。VCO14は、DACl2からのアナログ信号に志
じた周波数の信号を出力するが、この周波数は所望周波
数に可能な限シ近くなくてはならない。周期測定回路1
8は、処理回路10の制御の下で、VCO14の出力信
号の周期を基準周波数発振器2oの出力信号の周期と比
較演算し、演算結果を処理回路1oに加える。処理回路
10はこの演算結果を処理し、所望周波数に対するVC
O14の出方信号周波数の誤差を求め、DAC12に印
加するデジタル制御信号を変更或いは調整する。上述の
動作は、VCO14の出力信号の周波数が所望周波数を
中心とした所定範囲内に収まるまで繰シ返される。同、
上述の動作は、処理回路10に収納されたファーム・ウ
ェアに従って制御される。
をキーボードを介して入力すると、処理回路10は所定
の演算を行い最適のデジタル信号をDACl2に出力す
る。VCO14は、DACl2からのアナログ信号に志
じた周波数の信号を出力するが、この周波数は所望周波
数に可能な限シ近くなくてはならない。周期測定回路1
8は、処理回路10の制御の下で、VCO14の出力信
号の周期を基準周波数発振器2oの出力信号の周期と比
較演算し、演算結果を処理回路1oに加える。処理回路
10はこの演算結果を処理し、所望周波数に対するVC
O14の出方信号周波数の誤差を求め、DAC12に印
加するデジタル制御信号を変更或いは調整する。上述の
動作は、VCO14の出力信号の周波数が所望周波数を
中心とした所定範囲内に収まるまで繰シ返される。同、
上述の動作は、処理回路10に収納されたファーム・ウ
ェアに従って制御される。
ところで%DAC12及びVCO14を位相同期ループ
(PLL)の一部分として用いれば、高精度の周波数制
御が可能である。この場合、位相同期ループに設けた位
相比較器は、VCO14の出力信号の位相を外部入力信
号の位相と比較し、両信号の位相差に対応した衝撃係数
のパルスを積分器に出力する。積分器は、位相比較器か
らのパルスを受けて直流電圧信号を発生し、この直流電
圧によってDAC12の基準レベルを制御してVCO1
4の位相及び周波数を制御する。このように、デジタル
的にループを閉じることによって、次の2点の長所を得
ることができる。即ち、(1)アナログ・ループの広周
波否信号発生器に生ずる安定性の問題が減少し、(2)
第1図に示したオープン・ループの場合に比べて周波数
の制御精度を一層高くできる点である。
(PLL)の一部分として用いれば、高精度の周波数制
御が可能である。この場合、位相同期ループに設けた位
相比較器は、VCO14の出力信号の位相を外部入力信
号の位相と比較し、両信号の位相差に対応した衝撃係数
のパルスを積分器に出力する。積分器は、位相比較器か
らのパルスを受けて直流電圧信号を発生し、この直流電
圧によってDAC12の基準レベルを制御してVCO1
4の位相及び周波数を制御する。このように、デジタル
的にループを閉じることによって、次の2点の長所を得
ることができる。即ち、(1)アナログ・ループの広周
波否信号発生器に生ずる安定性の問題が減少し、(2)
第1図に示したオープン・ループの場合に比べて周波数
の制御精度を一層高くできる点である。
以上の説明から判るように、本発明によれば、DACの
動作精度、周期測定の演算精度、及び基準周波数信号の
精度等による制限はあるが、出力信号周波数を所望(設
定)周波数に極めて近い範囲内に制御できる。本発明に
よれば、従来の周波数制御精度1例えば±5チ、を±0
.1−程度にまで高めることができる。
動作精度、周期測定の演算精度、及び基準周波数信号の
精度等による制限はあるが、出力信号周波数を所望(設
定)周波数に極めて近い範囲内に制御できる。本発明に
よれば、従来の周波数制御精度1例えば±5チ、を±0
.1−程度にまで高めることができる。
以上、本発明の好適実施例について説明したが、ε
本発明の要旨を逸脱することなく、本発明−変形変更す
ることは当業者にとって容易である。例えば、周波数は
周期と逆数関係にあるので、周期測定回路を周波数カウ
ンタで置換してもよい。
ることは当業者にとって容易である。例えば、周波数は
周期と逆数関係にあるので、周期測定回路を周波数カウ
ンタで置換してもよい。
第1図は本発明の実施例のブロック図、第2図は本発明
で用いる電圧制御型発振器のブロック図、第3図は本発
明で用いる周期測定回路のブロック図である。 10・・・処理回路、 12・・・デジタル・アナログ変換器、14・・・電圧
制御型発振器、 18・・・周期測定回路、 20・・・基準周波数信号発振器 特許出願人 テクトロニクス・インコーポレイテッド代理人 弁理士
森 崎 俊 明 ス アメリカ合衆国オレゴン州9700 7アロア・サウスウエスト・ツ ウハンドレッドサード・コート 755
で用いる電圧制御型発振器のブロック図、第3図は本発
明で用いる周期測定回路のブロック図である。 10・・・処理回路、 12・・・デジタル・アナログ変換器、14・・・電圧
制御型発振器、 18・・・周期測定回路、 20・・・基準周波数信号発振器 特許出願人 テクトロニクス・インコーポレイテッド代理人 弁理士
森 崎 俊 明 ス アメリカ合衆国オレゴン州9700 7アロア・サウスウエスト・ツ ウハンドレッドサード・コート 755
Claims (1)
- デジタル制御信号をアナログ電圧に変換するデジタル・
アナログ変換′器と、該デジタル・アナログ変換器から
の上記アナログ電圧に応じて周波数を制御した信号を出
力する電圧制御型発振器と、基準周波数信号を発生する
基準周波数信号発振器と、上記基準周波数信号を基準と
して上記電圧制御型発振器の出力信号の周期を測定する
周期測定回路と、該周期測定回路の測定結果に基づいて
上記デジタル制御信号を調節する処理回路とを有するこ
とを特徴とする信号発生器。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP56139619A JPS5847331A (ja) | 1981-09-04 | 1981-09-04 | 信号発生器 |
| GB08223481A GB2106732A (en) | 1981-09-04 | 1982-08-16 | Signal generator |
| NL8203346A NL8203346A (nl) | 1981-09-04 | 1982-08-26 | Signaalgenerator. |
| FR8214948A FR2512608A1 (fr) | 1981-09-04 | 1982-09-01 | Generateur de signaux electriques programmable |
| DE19823232519 DE3232519A1 (de) | 1981-09-04 | 1982-09-01 | Signalgenerator |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP56139619A JPS5847331A (ja) | 1981-09-04 | 1981-09-04 | 信号発生器 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS5847331A true JPS5847331A (ja) | 1983-03-19 |
Family
ID=15249501
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP56139619A Pending JPS5847331A (ja) | 1981-09-04 | 1981-09-04 | 信号発生器 |
Country Status (5)
| Country | Link |
|---|---|
| JP (1) | JPS5847331A (ja) |
| DE (1) | DE3232519A1 (ja) |
| FR (1) | FR2512608A1 (ja) |
| GB (1) | GB2106732A (ja) |
| NL (1) | NL8203346A (ja) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3337283A1 (de) * | 1983-10-13 | 1985-04-25 | ANT Nachrichtentechnik GmbH, 7150 Backnang | Verfahren und anordnung zum einstellen und regeln der frequenz eines signalgenerators |
| DE3436926C2 (de) * | 1984-10-09 | 1987-04-16 | Wandel & Goltermann Gmbh & Co, 7412 Eningen | Frequenzgenerator mit digitaler Frequenzeinstellung |
| CA1279909C (en) * | 1986-12-15 | 1991-02-05 | Scott Marshall | Apparatus and method for synchronizing a communication system |
| DE3810809A1 (de) * | 1988-03-30 | 1989-10-12 | Fev Motorentech Gmbh & Co Kg | Verfahren zur phasengekoppelten frequenzumsetzung |
| GB2339352B (en) | 1998-06-30 | 2002-02-06 | Lsi Logic Corp | Testing analog to digital converters |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5599837A (en) * | 1979-01-24 | 1980-07-30 | Toshiba Corp | Automatic frequency control circuit |
| JPS56142B2 (ja) * | 1976-07-05 | 1981-01-06 | ||
| JPS5636234A (en) * | 1979-08-31 | 1981-04-09 | Matsushita Electric Ind Co Ltd | Frequency following type voltage control oscillating unit |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3710274A (en) * | 1971-04-12 | 1973-01-09 | Logimetrics Inc | Frequency control of oscillators using digital techniques |
| DD117574A1 (ja) * | 1974-12-19 | 1976-01-12 | ||
| JPS54850A (en) * | 1977-06-03 | 1979-01-06 | Nec Corp | Digital afc circuit |
| DE2838969B2 (de) * | 1978-09-07 | 1981-01-22 | Nsm-Apparatebau Gmbh & Co Kg, 6530 Bingen | Schaltkreis zur Steuerung der Frequenz eines einem MikroprozeBrechner zugeordneten Taktgenerators |
| AU523998B2 (en) * | 1980-03-25 | 1982-08-26 | Unisearch Limited | Frequency phase tracking |
-
1981
- 1981-09-04 JP JP56139619A patent/JPS5847331A/ja active Pending
-
1982
- 1982-08-16 GB GB08223481A patent/GB2106732A/en not_active Withdrawn
- 1982-08-26 NL NL8203346A patent/NL8203346A/nl not_active Application Discontinuation
- 1982-09-01 DE DE19823232519 patent/DE3232519A1/de not_active Withdrawn
- 1982-09-01 FR FR8214948A patent/FR2512608A1/fr active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS56142B2 (ja) * | 1976-07-05 | 1981-01-06 | ||
| JPS5599837A (en) * | 1979-01-24 | 1980-07-30 | Toshiba Corp | Automatic frequency control circuit |
| JPS5636234A (en) * | 1979-08-31 | 1981-04-09 | Matsushita Electric Ind Co Ltd | Frequency following type voltage control oscillating unit |
Also Published As
| Publication number | Publication date |
|---|---|
| GB2106732A (en) | 1983-04-13 |
| DE3232519A1 (de) | 1983-04-14 |
| FR2512608A1 (fr) | 1983-03-11 |
| NL8203346A (nl) | 1983-04-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4987373A (en) | Monolithic phase-locked loop | |
| EP0153868A2 (en) | FM calibration in a phase-locked loop | |
| US20040090277A1 (en) | Frequency locked loop | |
| US6680654B2 (en) | Phase locked loop with offset cancellation | |
| KR100326907B1 (ko) | 2개의 귀환루프를 갖는 클럭 승산기 | |
| US4208635A (en) | Active filter and phase-locked loop using same | |
| US4583059A (en) | Adjustable frequency crystal oscillator with temperature compensation | |
| US6411144B1 (en) | Phase-locked loop circuit | |
| JPS5847331A (ja) | 信号発生器 | |
| EP0571148B1 (en) | AGC circuit with non-linear gain for use in PLL circuit | |
| AU612297B2 (en) | Voltage controlled oscillator | |
| JPS6111003B2 (ja) | ||
| US4058808A (en) | High performance analog to digital converter for integrated circuits | |
| US4560950A (en) | Method and circuit for phase lock loop initialization | |
| US4513256A (en) | Swept frequency signal generator | |
| US5146224A (en) | Ac signal generating apparatus for voltage and current standard | |
| JPH08274635A (ja) | 位相ロック回路 | |
| US4345219A (en) | Frequency agile hold-sample-hold phase detector | |
| EP1241790B1 (en) | Full digital phase locked loop and circuitry for utilizing the same | |
| JPH0530089B2 (ja) | ||
| JP2003163593A (ja) | 一巡利得を補償する機能を備えたフェーズ・ロックド・ループ発振装置 | |
| JP2780613B2 (ja) | 圧電振動子の周波数調整方法 | |
| KR100280926B1 (ko) | 전압제어 발진회로 | |
| JPS62153779A (ja) | 補償回路網の適正補償指示装置 | |
| JP3379393B2 (ja) | 周波数シンセサイザ |