JPS5844267B2 - 障害復旧方式 - Google Patents

障害復旧方式

Info

Publication number
JPS5844267B2
JPS5844267B2 JP53114996A JP11499678A JPS5844267B2 JP S5844267 B2 JPS5844267 B2 JP S5844267B2 JP 53114996 A JP53114996 A JP 53114996A JP 11499678 A JP11499678 A JP 11499678A JP S5844267 B2 JPS5844267 B2 JP S5844267B2
Authority
JP
Japan
Prior art keywords
processing
processing device
input
output device
spare
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP53114996A
Other languages
English (en)
Other versions
JPS5541562A (en
Inventor
英雄 加藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP53114996A priority Critical patent/JPS5844267B2/ja
Publication of JPS5541562A publication Critical patent/JPS5541562A/ja
Publication of JPS5844267B2 publication Critical patent/JPS5844267B2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Hardware Redundancy (AREA)
  • Multi Processors (AREA)

Description

【発明の詳細な説明】 この発明はバスマトリックス複合計算機システムにおけ
る障害復旧力式に関する。
バスマトリックス複合計算機システムはm個の処理装置
とn個の入出力装置系がバス線で相互に接続されており
、任意の処理装置が任意の入出力装置系を使用すること
が可能である。
バスマトリックス複合計算機システムにおいて、いずれ
かの処理装置が障害等の発生により停止してしまうと、
従来はその処理装置を複合計算機システムから切り離し
て診断し、修理が完了するまで停止させられた処理を待
たせるか、停止した処理装置に依頼する処理を他の処理
装置に分担して処理させていた。
このため複合計算機システムにおいて、処理装置が障害
により停止するとシステム全体の処理効率が低下する欠
点があった。
この発明は以上の欠点を服することを目的とし、m個の
処理装置とm個の入出力装置系がマトリックス状に結合
されてなるバスマトリックス複合計算機システムにおい
て、予備の処理装置と入出力装置系の制御情報を記憶す
る記憶手段と切替手段とを設け、予備の処理装置をこの
バスマトリックス複合計算機システムに組込むと共に前
記m個の処理装置のうち所定の処理装置は記憶手段に入
出力装置の制御情報を記憶させながら入出力装置を使用
し、予備の処理装置は特定の処理装置と同じ処理を遂行
し、その特定の処理装置が障害により停止すると上記切
換手段が停止したその特定の処理装置の処理を上記予備
の処理装置に代行させ、特定の処理装置以外の処理装置
が障害により停止すると、上記切換手段が上記記憶手段
の内容を参照し、停止した処理装置の処理を上記予備の
処理装置に代行させることにより、障害で処理装置が停
止してもシステム全体の処理効率を低下させることなく
運用させることができる。
以下、この発明を図により詳しく説明する。
図はこの発明に基づくバスマトリックス複合計算機シス
テムの一実施例構成図である。
図においてC1〜Cmは処理装置、Cxは予備の処理装
置、U1〜Unは入出力装置系、Mxは制御情報記憶手
段、Toは処理装置間のデータ転送手段T1は切換手段
である。
処理装置C1はオンライン処理を遂行し、処理装置C2
〜Cmは各々バッチ系の処理を分類したものを分担して
遂行している。
予備の処理装置Cxはオンライン処理用の処理装置C1
とデュアル処理をさせる。
今、入出力装置系U1〜U2を各各処理装置C1と処理
装置Cxに割当て、入出力装置系U3〜Unを処理装置
C2〜Cmに割当てた場合について説明する。
なお、この時、入出力装置系を必要としない処理装置が
存在しても、逆に1つの入出力装置系を複数の処理装置
に割当ててもよい。
特定の処理装置C1に入出力装置系U1を。予備の処理
装置Cxに入出力装置系U2を各々切換装置T1が割当
て、オンライン処理がデュアル方式で遂行される。
特定の処理装置C1と予備の処理装置Cx間の処理遂行
の同期、処理結果の照合等のためのデータ転送を、処理
装置間のデータ転送手段T。
が行う。その他の処理装置C2〜cmは、入出力装置系
U3〜Unが各々切換装置T1により割当てらへ処理装
置C2〜cmは、入出力装置の制御情報を記憶手段Mx
に記憶させながら入出力装置系U3〜Unを使用し、バ
ッチ処理を単独に実行する。
以上の処理の遂行中に障害が発生し、処理装置C1が停
止すると、切換手段Tlがバスマトリックス複合計算機
システムから処理装置C1と入出力装置系U1を切り離
し、以後オンライン処理は予備の処理装置Cxと入出力
装置系U2にて遂行させる。
予備の処理装置Cxが障害により停止すれば当然、切換
手段T1がバスマトリックス複合計算機システムから処
理装置cXと入出力装置系U2を切り離しオンライン処
理は処理装置C1と入出力装置系U、にて遂行させる。
また、バッチ用の処理装置Cmが切換装置T1により入
出力装置系Unを割当てら札バッチ処理遂行中に障害が
発生し停止すると切換装置Tlがバスマトリックス複合
計算機システムから、処理装置Cmと予備の処理装置C
xに割当てられている入出力装置U2を切り離し、予備
の処理装置Cxを処理装置Cmに代行させる。
予備の処理装置Cxは記憶手段Mxを参照し、処理装置
Cmが実行していた入出力装置系Unの中断状態を読出
し、入出力装置Unが続けて使用できる様、中断入出力
要求を整理し、処理装置Cmに代ってバッチ処理の代行
を開始する。
以上の例ではバスマトリックス複合計算機システム中1
台のみがオンライン処理をし、他はバッチ処理をしてい
る場合であり、この時、予備として組み込んだ処理装置
はオンライン用処理装置とデュアル方式にて処理を遂行
させたが、予備の処理装置は、これに限らず、バッチ用
処理装置とデュアル方式にて処理を遂行させてもよい。
また、複数の処理装置が別々にオンライン処理を遂行し
ている場合は、そのうちのいずれか1つ、例えば最も稼
動率の高い処理装置、または最も重要な処理を受は持っ
ている処理装置、とペアを組ませることが可能である。
以上の例では入出力装置系の制御情報を記憶させる記憶
手段を1つの入出力装置系と同レベルに独立して設けた
が、この記憶手段は各入出力装置系の一部に設けること
も可能である。
以上説明したように、この発明はバスマトリックス複合
計算機システムに予備の処理装置と入出力装置系の制御
情報を記憶させる記憶手段を設け、予備の処理装置はい
ずれかの処理装置とデュアル方式で処理を遂行させ、処
理装置が障害で停止すると予備装置で迅速に代行させる
ことが可能となった。
特にデュアル方式で処理実行中の処理装置が停止した場
合は単にその処理装置をバスマトリックス複合計算機シ
ステムから切り離すだけで代行が開始される。
【図面の簡単な説明】
図はこの発明に基づくバスマトリックス複合計算機シス
テムの一実施例構成図である。 図において01〜cmは処理装置、Cxは予備の処理装
置、U1〜Unは制御情報記憶手段、T。 はデータ転送手段、T1は切換手段である。

Claims (1)

    【特許請求の範囲】
  1. 1 複数の処理装置と複数の入出力装置系がマトリック
    ス状に結合されてなるバスマトリックス複合計算機シス
    テムにおいて予備の処理装置と入出力装置系の制御情報
    を記憶する記憶手段と切換手段とを設け、予備の処理装
    置をバスマトリックス複合計算機システムに組込むと共
    に前記複数の処理装置のうち所定の処理装置は記憶手段
    に入出力装置の制御情報を記憶させながら入出力装置を
    使用し、予備の処理装置は特定の処理装置と同じ処理を
    遂行し、その特定の処理装置が障害により停止すると、
    上記切替手段により停止したその特定の処理装置の処理
    を上記予備の処理装置に代行させ、特定の処理装置以外
    の処理装置が障害により停止すると上記切換手段が上記
    記憶手段の内容を参照し、停止した処理装置の処理を上
    記予備の処理装置に代行させることを特徴とする障害復
    旧方式。
JP53114996A 1978-09-19 1978-09-19 障害復旧方式 Expired JPS5844267B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP53114996A JPS5844267B2 (ja) 1978-09-19 1978-09-19 障害復旧方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP53114996A JPS5844267B2 (ja) 1978-09-19 1978-09-19 障害復旧方式

Publications (2)

Publication Number Publication Date
JPS5541562A JPS5541562A (en) 1980-03-24
JPS5844267B2 true JPS5844267B2 (ja) 1983-10-01

Family

ID=14651717

Family Applications (1)

Application Number Title Priority Date Filing Date
JP53114996A Expired JPS5844267B2 (ja) 1978-09-19 1978-09-19 障害復旧方式

Country Status (1)

Country Link
JP (1) JPS5844267B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0129180Y2 (ja) * 1983-06-02 1989-09-05
JPH02103875U (ja) * 1989-02-03 1990-08-17
JPH0539029Y2 (ja) * 1986-06-30 1993-10-01

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2705713B2 (ja) * 1994-08-02 1998-01-28 日本電気株式会社 論理システム切り替え方式

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0129180Y2 (ja) * 1983-06-02 1989-09-05
JPH0539029Y2 (ja) * 1986-06-30 1993-10-01
JPH02103875U (ja) * 1989-02-03 1990-08-17

Also Published As

Publication number Publication date
JPS5541562A (en) 1980-03-24

Similar Documents

Publication Publication Date Title
AU6126094A (en) Method and apparatus for data transfer and storage in a highly parallel computer network environment
JPS5844267B2 (ja) 障害復旧方式
CN105630690A (zh) 异构硬件中大数据处理的方法及装置
JP2845006B2 (ja) 帳票出力方法
JP2533666B2 (ja) 物品自動ハンドリングシステムにおける物品管理方法
JPS6223895B2 (ja)
JPS5816483B2 (ja) マルチプロセッサ処理システムにおける電源異常先行処理方式
JPS5674701A (en) Double system switching decision apparatus of process computer
JPH03194641A (ja) アプリケーションプログラム共用方式
JPS6049464A (ja) マルチプロセッサ計算機におけるプロセッサ間通信方式
JPH07160651A (ja) システムデータのバックアップ方式
JPH0545962B2 (ja)
JPH0212448A (ja) 複合電子計算機システム
JPS62221040A (ja) スタツク制御方式
JPS6224825B2 (ja)
JPS5854467A (ja) ロギング・デ−タ収集制御方式
JPS59121525A (ja) サブチヤネル制御方式
JPS63196967A (ja) デ−タ転送制御装置
JPS6130309B2 (ja)
JPH09128214A (ja) データ処理装置及びデータ処理方法
JPS63280353A (ja) 仮想記憶システムにおけるスワッピング制御方式
JPH01312658A (ja) 計算機システム
JPS593531A (ja) 端末出力処理方式
JPH04293159A (ja) ベクトルデータ処理装置
JPS61139849A (ja) デ−タ処理装置の冗長化システム