JPS5833291A - 液晶表示装置駆動回路 - Google Patents
液晶表示装置駆動回路Info
- Publication number
- JPS5833291A JPS5833291A JP13153581A JP13153581A JPS5833291A JP S5833291 A JPS5833291 A JP S5833291A JP 13153581 A JP13153581 A JP 13153581A JP 13153581 A JP13153581 A JP 13153581A JP S5833291 A JPS5833291 A JP S5833291A
- Authority
- JP
- Japan
- Prior art keywords
- memory area
- liquid crystal
- crystal display
- drive data
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Liquid Crystal Display Device Control (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は、液晶表示装置駆動回路の改良に関するもので
ある。
ある。
液晶表示電卓等のOMO8−L 8 I (Oompl
e−mentiry MOS Large 8cal
Integration)からなるような液晶表示用駆
動回路は、例えば、第1図に示すように%RAM (R
andom AccessMemory ) 1 eそ
のRAM1を制御するROM ゛(Read 0nl
y Memory) 2. !II示デコーダ3.液晶
表示部8のセグメントを駆動するための回路4゜パック
プレートを駆動するための回路5.そのバッタプレート
回路5を制御するための制御用カラン−6,液晶駆動電
源回路7から構成される。前記8五M1内に表示用デー
タが格納され、この表示用データは表示デコーダ2でデ
コードされる。
e−mentiry MOS Large 8cal
Integration)からなるような液晶表示用駆
動回路は、例えば、第1図に示すように%RAM (R
andom AccessMemory ) 1 eそ
のRAM1を制御するROM ゛(Read 0nl
y Memory) 2. !II示デコーダ3.液晶
表示部8のセグメントを駆動するための回路4゜パック
プレートを駆動するための回路5.そのバッタプレート
回路5を制御するための制御用カラン−6,液晶駆動電
源回路7から構成される。前記8五M1内に表示用デー
タが格納され、この表示用データは表示デコーダ2でデ
コードされる。
このデコード信号によりセグメン゛ト回路4が制御畜れ
令。−万パツクプレート回路5はカクンタ6によって制
御される。従って液晶表示部8は、前記セグメント回路
4の出力及びパックプレート回路5の出力により駆動さ
れる。
令。−万パツクプレート回路5はカクンタ6によって制
御される。従って液晶表示部8は、前記セグメント回路
4の出力及びパックプレート回路5の出力により駆動さ
れる。
しかしながら、このような液晶表示駆動方式では、*晶
表示部8の駆動波形は、パックプレート回路5によりハ
ード的K111定されてしt5゜このため液晶の種類に
応じた異なる駆動波形が得辱い等の欠点がある。
表示部8の駆動波形は、パックプレート回路5によりハ
ード的K111定されてしt5゜このため液晶の種類に
応じた異なる駆動波形が得辱い等の欠点がある。
本発明は、前記欠点を除去するためになされたものであ
り、その特徴は、パックプレート駆動データメモリエリ
ア、セグメント駆動デー−メモリエリア及び演算用デー
タメモリエリアを有する几AMと、前記各メモリエリア
を制御する手段と。
り、その特徴は、パックプレート駆動データメモリエリ
ア、セグメント駆動デー−メモリエリア及び演算用デー
タメモリエリアを有する几AMと、前記各メモリエリア
を制御する手段と。
複数種類の波形のバックプレート駆動データを前記バッ
クプレートメ(リエリアにあらかじめ記憶しておき、こ
れらのデータのうち所定の一種類の駆動データを選択す
る手段を備えた仁とにある。
クプレートメ(リエリアにあらかじめ記憶しておき、こ
れらのデータのうち所定の一種類の駆動データを選択す
る手段を備えた仁とにある。
以下実施例により本発明を詳SKa@する。
第2図は、本発明の一実施例の構成を示す図である。図
中、11はRAMであり、そのメモリエリアはバックプ
レート駆動データメモリエリア11A、セグメント駆動
データメモリエリアIIB及び演算用データメモリエリ
アll0K分割されている。前記パックプレート駆動デ
ータメそりエリア11A[は、複数種類の波形のバック
プレート駆動データが、セグメント駆動データメモリエ
リア11BKはセグメント駆動データがそれヤれあらか
じめ記憶され1いる。12はI’LAMIIのアドレス
をアクセスするデコーダであり、バックプレート駆動デ
ータメモリエリア11ム及びセグメント駆動データメモ
リエリアIIBを駆動するための表示用デコーダ12A
及び演算用データメモリエリア110を駆動するための
演算用デコーダ12Bからなっている。13は表示用デ
コーダ12人を制御するカウンタ、14はカウンタ制御
回路、15は演算用デコーダ12B及びカウンタ制御回
路14を制御するROM、16は液晶表示部、17は前
記バックプレート駆動データメモリエリア]】人にあら
かじめ記憶されている複数種類の波形のバックプレート
波形選択用カウンタ、18 A、 18 B・G’に
排他的mm5ti路、19A。
中、11はRAMであり、そのメモリエリアはバックプ
レート駆動データメモリエリア11A、セグメント駆動
データメモリエリアIIB及び演算用データメモリエリ
アll0K分割されている。前記パックプレート駆動デ
ータメそりエリア11A[は、複数種類の波形のバック
プレート駆動データが、セグメント駆動データメモリエ
リア11BKはセグメント駆動データがそれヤれあらか
じめ記憶され1いる。12はI’LAMIIのアドレス
をアクセスするデコーダであり、バックプレート駆動デ
ータメモリエリア11ム及びセグメント駆動データメモ
リエリアIIBを駆動するための表示用デコーダ12A
及び演算用データメモリエリア110を駆動するための
演算用デコーダ12Bからなっている。13は表示用デ
コーダ12人を制御するカウンタ、14はカウンタ制御
回路、15は演算用デコーダ12B及びカウンタ制御回
路14を制御するROM、16は液晶表示部、17は前
記バックプレート駆動データメモリエリア]】人にあら
かじめ記憶されている複数種類の波形のバックプレート
波形選択用カウンタ、18 A、 18 B・G’に
排他的mm5ti路、19A。
19B・・・はインバータ、20はv、、v、の電源パ
ルスを発生する電源パルス源であり、V、、V。
ルスを発生する電源パルス源であり、V、、V。
の電源パルスはそれぞれ2つのレベルを有するパルスで
ある。
ある。
第3図A、 B、 0は、それぞれ液晶表示部のバック
プレートの一実施例の構成及びその駆動波形を示す図で
あり、0.# Om e Om及びO’l * O’
t*o−、o’、 、 o’、 、 o−はバックプレ
ートの各部片及び各部片の駆動波形である。
プレートの一実施例の構成及びその駆動波形を示す図で
あり、0.# Om e Om及びO’l * O’
t*o−、o’、 、 o’、 、 o−はバックプレ
ートの各部片及び各部片の駆動波形である。
第4図人、Bは、 11A表示部のセグメントの一実施
例の構成及びその駆動波形を示す図であり、a、 b
、 c及びa′、b′、C′はセグメントの各部片及
び各部片の駆動波形である。
例の構成及びその駆動波形を示す図であり、a、 b
、 c及びa′、b′、C′はセグメントの各部片及
び各部片の駆動波形である。
第61illlは、表示用デコーダ制御用カウンタの出
力信号の波形を示す図であり、この出力信号はA6.人
3.A、03個の信号から構成され、これらを組合わせ
てθ〜5を表わす信号を作成するものである。
力信号の波形を示す図であり、この出力信号はA6.人
3.A、03個の信号から構成され、これらを組合わせ
てθ〜5を表わす信号を作成するものである。
第6図は、RAMのバックプレート駆動データメモリエ
リア11ム及びセグメント駆動データメモリエリア11
8に記憶されたデータの具体的な例を示す図であり、セ
グメント駆動データメモリエリアIIBは表示用データ
が記憶されて^る。
リア11ム及びセグメント駆動データメモリエリア11
8に記憶されたデータの具体的な例を示す図であり、セ
グメント駆動データメモリエリアIIBは表示用データ
が記憶されて^る。
次に1本実施例の動作を説明する。
まず、ROM15からの命令でRAMIIのバックプレ
ート駆動データメモリエリア11ムのどの駆動波形、例
えば、第3図Bの駆動波形和するか、あるいは第3図0
0駆動波形データにするかをカウンタ制御回路14及び
態動波形選択用カウンタlBを介して選択する。
ート駆動データメモリエリア11ムのどの駆動波形、例
えば、第3図Bの駆動波形和するか、あるいは第3図0
0駆動波形データにするかをカウンタ制御回路14及び
態動波形選択用カウンタlBを介して選択する。
次に、ROM15からの命令でカウンタ制御回路14か
らカウンタ13の制御信号φ。及び液晶表示部駆動回路
の排他的論理和回路18ム、 18B・・・K入力する
電源制御信号φ、を出力する。この制御信号φcK基づ
いて動作するカウンタ13によりRAMIIのアドレス
信号を発生し、このアドレス信号をデコーダ12Aでデ
コードしてKAMllのアドレスを走査して所定のバッ
クプレート駆動データ及びセグメント駆動データを読み
出す、この読み出されたデータと前記電源制御信号φ、
は排他的論理和回路18A、18B・・・で論理和がと
られ、その出力はインバータ19人、 19B・・・で
インバートされて所定のバックプレート及びセグメント
が駆動される。
らカウンタ13の制御信号φ。及び液晶表示部駆動回路
の排他的論理和回路18ム、 18B・・・K入力する
電源制御信号φ、を出力する。この制御信号φcK基づ
いて動作するカウンタ13によりRAMIIのアドレス
信号を発生し、このアドレス信号をデコーダ12Aでデ
コードしてKAMllのアドレスを走査して所定のバッ
クプレート駆動データ及びセグメント駆動データを読み
出す、この読み出されたデータと前記電源制御信号φ、
は排他的論理和回路18A、18B・・・で論理和がと
られ、その出力はインバータ19人、 19B・・・で
インバートされて所定のバックプレート及びセグメント
が駆動される。
こむで、前記RAMIIのバックプレート駆動データメ
モリエリアIIAのデータを他のデータ波形のデータに
変え、ROM15の命令により。
モリエリアIIAのデータを他のデータ波形のデータに
変え、ROM15の命令により。
カウンタ制御回jl14gIC表示デエーテイデータを
セットすることにより、種々の表示デー−ティの液晶に
対応した波形の駆動データが得られる。
セットすることにより、種々の表示デー−ティの液晶に
対応した波形の駆動データが得られる。
以上説明したよ5に、本発明によれば、バックプレート
もRAMで制御できるよ’5C111!11EL、RO
M命令によりカウンタ制御を行いカウンタの動作の表示
デ纂−ティを変化できるようにし、 RAMのバックプ
レート駆動データメ4vエリアに多種類の波形の駆動デ
ータをあらかじめ記憶させておき、駆動波形選択用カウ
ンタでそれらのデータのうち所定の一種類の駆動データ
を選択することKより曵、種々の表示デ1−ティの液晶
に対応した波形の駆動信号が容品に得られる。
もRAMで制御できるよ’5C111!11EL、RO
M命令によりカウンタ制御を行いカウンタの動作の表示
デ纂−ティを変化できるようにし、 RAMのバックプ
レート駆動データメ4vエリアに多種類の波形の駆動デ
ータをあらかじめ記憶させておき、駆動波形選択用カウ
ンタでそれらのデータのうち所定の一種類の駆動データ
を選択することKより曵、種々の表示デ1−ティの液晶
に対応した波形の駆動信号が容品に得られる。
第1図は、従来の液晶表示用駆動回路の一例を示す図、
第2図は、本発明の一実施例の構成を示す図、第3図(
4)、 CB)、 (0)は、本実施例の液晶表示部の
バックプレートの動作を説明するための図、第4図^、
(B)は、本実施例の液晶表示部のセグメントの動作を
説明するための図、IE510は、本実施例のカウンタ
出力の波形を示す図、第6図は、本実施例のRAMのバ
ックプレート駆動波形及びセグメンF駆動波形のデータ
例を示す図である。 11・・・RAM、12・・・デコーダ、13・・・カ
ウンタ、14・・・カウンタ制御回路、15・・・RO
M。 16・・・液晶表示部、17・・・バックプレート駆動
波形選択用カウンタ、18A、18B等・・・排他的論
理和回路、19人、19B等・・・インバータ、20・
・・電源パルス源。 第 1 図 第 2vZI
第2図は、本発明の一実施例の構成を示す図、第3図(
4)、 CB)、 (0)は、本実施例の液晶表示部の
バックプレートの動作を説明するための図、第4図^、
(B)は、本実施例の液晶表示部のセグメントの動作を
説明するための図、IE510は、本実施例のカウンタ
出力の波形を示す図、第6図は、本実施例のRAMのバ
ックプレート駆動波形及びセグメンF駆動波形のデータ
例を示す図である。 11・・・RAM、12・・・デコーダ、13・・・カ
ウンタ、14・・・カウンタ制御回路、15・・・RO
M。 16・・・液晶表示部、17・・・バックプレート駆動
波形選択用カウンタ、18A、18B等・・・排他的論
理和回路、19人、19B等・・・インバータ、20・
・・電源パルス源。 第 1 図 第 2vZI
Claims (1)
- パックプレート駆動データメモリエリア、セグメント駆
動データメモリエリア及び演算用データメモリエリアを
有するRAMと、前記各メモリエリアを制御する手段と
、複数種類の波形のバックプレート駆動データを前記パ
ックプレートメモーリエリアにあらかじめ記憶させてお
き、これらのデータのうち所定の一種類の駆動データを
選択させる手段を備えたことを特徴とする液晶表示装置
駆動回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP13153581A JPS5833291A (ja) | 1981-08-24 | 1981-08-24 | 液晶表示装置駆動回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP13153581A JPS5833291A (ja) | 1981-08-24 | 1981-08-24 | 液晶表示装置駆動回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS5833291A true JPS5833291A (ja) | 1983-02-26 |
Family
ID=15060339
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP13153581A Pending JPS5833291A (ja) | 1981-08-24 | 1981-08-24 | 液晶表示装置駆動回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS5833291A (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS59210497A (ja) * | 1983-05-13 | 1984-11-29 | 株式会社日立マイコンシステム | 液晶駆動装置及びそれを用いた液晶表示装置 |
| JPS60159892A (ja) * | 1984-01-31 | 1985-08-21 | 日本電気株式会社 | 平面表示板の駆動方式 |
| JPS62151580U (ja) * | 1985-11-27 | 1987-09-25 |
-
1981
- 1981-08-24 JP JP13153581A patent/JPS5833291A/ja active Pending
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS59210497A (ja) * | 1983-05-13 | 1984-11-29 | 株式会社日立マイコンシステム | 液晶駆動装置及びそれを用いた液晶表示装置 |
| JPS60159892A (ja) * | 1984-01-31 | 1985-08-21 | 日本電気株式会社 | 平面表示板の駆動方式 |
| JPS62151580U (ja) * | 1985-11-27 | 1987-09-25 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4019178A (en) | CMOS drive system for liquid crystal display units | |
| US5218352A (en) | Liquid crystal display circuit | |
| JPS5833291A (ja) | 液晶表示装置駆動回路 | |
| US7375713B2 (en) | Data driver and electro-optic device | |
| US3976994A (en) | Liquid crystal display system | |
| JP2001034236A (ja) | シフトレジスタ、シフトレジスタの制御方法、データ線駆動回路、走査線駆動回路、電気光学パネル、および電子機器 | |
| US4385294A (en) | RMS Voltage control with variable duty cycle for matching different liquid crystal display materials | |
| JP4102455B2 (ja) | 表示駆動制御回路及び画像表示装置並びにそれを備えた電子機器 | |
| JPS5833292A (ja) | 液晶表示装置駆動回路 | |
| JP3485422B2 (ja) | 表示駆動装置 | |
| JPH03202812A (ja) | 液晶表示装置 | |
| JPH0356928A (ja) | 液晶駆動回路 | |
| JPS61133463A (ja) | 電子式卓上計算機 | |
| JPS6012574A (ja) | 液晶電子万能カレンダ− | |
| JPS6333237Y2 (ja) | ||
| JPH05313127A (ja) | 液晶駆動回路 | |
| JP2911485B2 (ja) | 液晶駆動装置 | |
| JPS59197086A (ja) | 液晶表示装置 | |
| JPS6231894A (ja) | 液晶駆動回路 | |
| JPS62183488A (ja) | 表示制御装置 | |
| JPS57199071A (en) | Memorandum device | |
| JPS62290947A (ja) | 表示装置 | |
| JPS6219930A (ja) | 表示駆動機能を有するマイクロコンピュータ | |
| JPH0546951B2 (ja) | ||
| JPS63267996A (ja) | 液晶表示パネルの駆動回路 |