JPS60159892A - 平面表示板の駆動方式 - Google Patents

平面表示板の駆動方式

Info

Publication number
JPS60159892A
JPS60159892A JP1641984A JP1641984A JPS60159892A JP S60159892 A JPS60159892 A JP S60159892A JP 1641984 A JP1641984 A JP 1641984A JP 1641984 A JP1641984 A JP 1641984A JP S60159892 A JPS60159892 A JP S60159892A
Authority
JP
Japan
Prior art keywords
data
digit
flat display
character
display board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1641984A
Other languages
English (en)
Inventor
良一 新井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP1641984A priority Critical patent/JPS60159892A/ja
Publication of JPS60159892A publication Critical patent/JPS60159892A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (1)発明の属する分野の説明 この発明は平面表示板の駆動方式に関し、特に螢光表示
管、プラズマ・ディスプレイ・パネル等のドツトマトリ
クスで構成された英数文字、記号等を表示する平面表示
板の駆動方式に関するものでおる。
(2)従来の技術の説明 螢光表示管、プラズマ・ディスプレイ・パネル等のドツ
トマトリクス、特に1桁(1文字)が例えば5×7の3
5ドツトで構成され、かつ各ドツトに対応したデータ電
極と各桁に接続する桁スキヤン用’K & f: K4
するドツトマトリクスタイプの平面表示板を駆動する一
般的方式は1桁表示分の35個のデータを蓄わえるシフ
トレジスタ・ラッチおよびその並列出力と接続された3
5個のデータ電極駆動回路、桁スキヤン用のデータを転
送するシフトレジスタおよびその並列出力と接続された
桁電極駆動回路、そして外部からの表示データを受すル
バ、ファメモリ、バッファメモリからのテータを文字パ
ターンに変換するメモリ(キャラクタジェネレータ)、
およびメモリーの内容を表示用の速度で読み出すための
アドレスカウンタ、駆動用電圧を発生するIJC−1)
C(AC)コンバータで構成される。第1図、第2図は
従来の方式による平面表示板の駆動方式とその波形を示
すものである。外部から8ビツトバラで送られる256
通シの文章を指定するデータは文章ROM(!J−ド・
オンリーメモリー)1のアドレス端子A、〜A8゜に入
力しA。−A4の桁アドレスが選択される期間固定され
る。この例では平面表示板4は32桁表示でき、その桁
選択は4進カウンタ8と8進カウンタ9によす32進侶
号f−jで歇次選択され。
同時にその選択信号は八〇〜A4の桁アドレスを選択す
る。文章ROMIにはこの桁アドレスに対応したキャラ
クタデータが書き込まれておL桁アドレスが選択される
タイミングで7ビツトノ(うのキャラクタデータを出力
する。文章ROLvi 1からのキャラクタデータはキ
ャラクタジェネレータ2のアドレス端子人4〜A1゜に
入力しドツトアドレスが選択される期間固定される。1
桁は5×7の35ドツトで構成されそのドツトアドレス
は5X2=IO個を10進カウンタ7で選択する。キャ
ラクタジェネレータ2にはこのドツトアドレスb % 
eに対応したキャラクタパターンが書き込まれておシド
ットアドレスが選択されるタイミングで4ビツトバラの
キャラクタパターン(10ビツト長)が出力され、10
ビツトのシフトレジスタ・ラッチ・ドライバ3に順次ク
ロック信号aによシ送られる。シフトレジスタ・ラッチ
・ドライバ3に送られたデータは所定の桁が選択される
タイミングでストローブ信号8’l’Bによシラ、チさ
れバラに出力し、その出力と接続するデータ電極駆動回
路で駆動電圧まで昇圧平面されデータ電極に送られる。
一方1桁スキャン用のデータ8.Dは前記表示データと
同期をとシフトレジスタ・ドライバ5に入力し、スキャ
ンクロ、り8.CLKによ91〜32桁を順次スキャン
する。アウトプ。
ト・イネーブル信号OBはスキャン時に発生する・ちら
つきを防止するために表示を止める信号である。このよ
うにして選択された桁に35個のドツトデータを送るこ
とによシ所定の桁に所定の英数文字あるいは記号を表示
することができる。
ところが第1図の駆動方式から判る様にスキャンデータ
8. Dは4進カウンタ8と8進カウンタ9の出力f−
jのNORによυ得ておυ、ストローブSTBは10進
カウンタ7の出力eのインバータ信号によシ得ておシ、
又ス′キャンクロックS。
CLKは10進カウンタ7の出力e、M)ANDによシ
得ているためにこれら走査信号を発生するのに特別にゲ
ートを用意しなければならない欠点を有していた。
(3)発明の目的 本発明はこの欠点を除去することを目的とし。
そのために文章ROMにスキャンデータ8. Dを書き
込み、キャラクタ・ジェネレータにストローブSTBと
スキャンクロックS、CLKとアウトプットイネーブル
OBに相当するデータを書き込んで、それぞれを桁アド
レス、ドツトアドレスのゲートが不必要な1部品点数の
少ない低コストでシングルなドツトマトリクスタイプの
平面表示板の駆動方式を提供するものである。
(4)発明の構成および作用の説明 第3図は本発明による5X7の35ドツト32桁のドツ
トマトリクスタイプの平面表示板の駆動方式の一実施例
を示すプロ、り図であシ、スキャンデータ8.D、スト
ローブ信号S’l’B、スキャ ′フクロツク8.CL
K、アウトプツト・イネーブルOBを得るためにゲート
を除去したもので、これら制御用の波形は第2図と同じ
である。
文章ROMIは人、〜A1.に入力される文章データと
アドレスカウンタ8,9の出力t−jで選択されるアド
レス信号A0〜A、によシフビットバラのキャラクタデ
ータとスキャンゲータS、 D1ビットを出力する。キ
ャラクタジェネレータ2は文章ROMIからのキャラク
タデータ(A4〜A1oに入力)とアドレスカウンタ7
の出力b % eで選択されるアドレス信号へ〇〜A3
によ#)4ビ号STB、スキャンクロック8.CLK、
アウトプットイネーブルOE各1ビ、トを出力する。ス
キャンデータSDは1/32回の割合で発生しスキャン
クロックS、CLKによシシフト、レジスタードライバ
5内で順次転送されスキャンする。アウトプットイネー
ブルOEはスキャン時のちらつき防止のために表示を止
める信号でHレベルで消える。一方、キャラクタデータ
は約25μs周期で発振する水晶発振器又はモノマルチ
よシ成る08C6からの出力すなわちクロック信号aに
よシ各桁ごとにシフトレジスタ・ラッチ拳ドライバ3に
転送され、ストローブ信号STBによシラッチされる。
ラッチされたキャラクタデータはシフトレジスタ・ラッ
チ・ドライバ3内のドライバによシ昇圧され、平面表示
板の各ドラ)!極に印加され。
同様にシフトレジスタードライバ5内のドライバで昇圧
され各桁電極に印加されるスキャン信号によシ平面表示
板4が表示する。
第4図は文章ROMIのアドレス人。−A4を10進数
で0〜31すなわち1〜32桁まで変えたときの出力0
゜〜0.の状態を示すもので。
Oo〜06が各桁のキャラクタ−データを、0□がスキ
ャンデータ8.Dを表わしている。
又s 第5 a図は、キャラクタジェネレータ2のアド
レスA。−A、を10進数でO〜9まで変えたときの出
力Oo〜06の状態を示すもので。
Oo〜08がドツトデータを、04がストローブ信号S
TBを、0.がアウトプットイネーブル′OEを、セし
て0.がスキャンクロックS、CIjKを表わしている
。ここで、Oo〜03のドツトデータP、〜Pa11は
泥5b図に示す平面表示板4の1桁のドラ)%lj、m
位@PX−Pssに対応している。
(5)効果の説明 従って本発明の実施例によると螢光表示管、プラズマ・
ディスプレイパネル等のドツトマトリクス形平面表示板
で、各ドツトに対応したデータ電極と各桁に接続する桁
スキヤン用電極を有するドツトマトリクス形平面表示板
を駆動するために必要なスキャンデータS、 D信号S
TB、アウトプットイネーブル信号OE1スキャンクロ
ック信号S、CLKを得るために、従来の様に特別にゲ
ートを必要としない1部品点数の少い、低コストでシン
プルなドツトマトリクス形の平面表示板の駆動方式が得
られる。
【図面の簡単な説明】
第1図は従来の平面表示板の駆動方式を示すブロック図
、第2図は従来および本発明による波形図、第3図は本
発明による平面表示板の駆動方式を示すプロ、り図、第
4図は文章ROMの状態を示す図、第5a図はキャラク
タジェネレータの状態を示す図、第5b図は平面表示板
のドツト電極位置を示す図である。 1・・・・・・文章ROM、2・・・・・・キャラクタ
ジェネレータ、3・・・・・・シフトレジスタ・ラッチ
ドライバ。 4・・・・・・平面表示板、5・・・・・・シフトレジ
スタドライハ、6・・・・・・発振器、7・・・・・・
10進カウンタ、8・・・・・・4進カウンタ、9・・
・・・・8進カウンタ、10・・・・・・DC−DC(
AC)コンバータ。 v3を図 の〜ρ3

Claims (1)

    【特許請求の範囲】
  1. キャラクタを構成する複数のドツトと前記複数のビット
    と所定の間隙をとって対向する桁電極を有し、前記複数
    のビットに接続する電極群が各桁のキャラクタデータを
    備える読み出し専用メモリーからの読み出しデータを入
    力するシフトレジス゛りの出力と接がる駆動回路に接続
    され、前記桁電極に接がるπ駆動回路が順次走査駆動さ
    れる時に前記読み出しデータに対応したキャラクタを表
    示するドットマ) IJクス形平面表示板の駆動方式に
    おいて前記走査に必要な信号に相当するデータを前記読
    み出し専用メモリーに備えたことを特徴とするドツトマ
    トリクス形平面表示板の駆動方式。
JP1641984A 1984-01-31 1984-01-31 平面表示板の駆動方式 Pending JPS60159892A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1641984A JPS60159892A (ja) 1984-01-31 1984-01-31 平面表示板の駆動方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1641984A JPS60159892A (ja) 1984-01-31 1984-01-31 平面表示板の駆動方式

Publications (1)

Publication Number Publication Date
JPS60159892A true JPS60159892A (ja) 1985-08-21

Family

ID=11915713

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1641984A Pending JPS60159892A (ja) 1984-01-31 1984-01-31 平面表示板の駆動方式

Country Status (1)

Country Link
JP (1) JPS60159892A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0277083A (ja) * 1988-09-13 1990-03-16 Toshiba Corp 電子機器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5665185A (en) * 1979-10-31 1981-06-02 Matsushita Electric Works Ltd Sentence display device
JPS5833292A (ja) * 1981-08-24 1983-02-26 株式会社日立製作所 液晶表示装置駆動回路
JPS5833291A (ja) * 1981-08-24 1983-02-26 株式会社日立製作所 液晶表示装置駆動回路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5665185A (en) * 1979-10-31 1981-06-02 Matsushita Electric Works Ltd Sentence display device
JPS5833292A (ja) * 1981-08-24 1983-02-26 株式会社日立製作所 液晶表示装置駆動回路
JPS5833291A (ja) * 1981-08-24 1983-02-26 株式会社日立製作所 液晶表示装置駆動回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0277083A (ja) * 1988-09-13 1990-03-16 Toshiba Corp 電子機器

Similar Documents

Publication Publication Date Title
KR900008068B1 (ko) 표시 데이타의 변환 방법 및 그 장치
TW518534B (en) Liquid crystal driving circuit and liquid crystal display device
KR960004650B1 (ko) 액정 표시기의 구동 장치 및 구동 방법
JPS5843494A (ja) 液晶表示装置の駆動装置
JP2002318566A (ja) 液晶駆動回路及び液晶表示装置
US4201983A (en) Addressing circuitry for a vertical scan dot matrix display apparatus
US4206459A (en) Numeral display device
EP0624862A2 (en) Driving circuit for display apparatus
JPS60159892A (ja) 平面表示板の駆動方式
US6246388B1 (en) Display driving circuit for displaying character on display panel
JPH063431Y2 (ja) 平面表示板駆動装置
JP3484855B2 (ja) 駆動装置
JPS6020764B2 (ja) マトリクス表示装置
JPH0876717A (ja) 液晶パネルのデータドライバ
JP2943067B1 (ja) 表示制御方法及び装置
JPH0469392B2 (ja)
JP2903565B2 (ja) 文字表示装置
KR100328897B1 (ko) 표시용마이크로컴퓨터
JPH0628864Y2 (ja) 画像表示装置
JPS63103295A (ja) 平面表示板駆動装置
JP2797181B2 (ja) 液晶駆動方法及び液晶表示装置
JPH07261150A (ja) 液晶駆動方法及び液晶表示装置
JPS6046599A (ja) 表示体駆動回路
JPS6231894A (ja) 液晶駆動回路
JPS60205587A (ja) 放電表示板の駆動方式