JPS5831005B2 - 電子機器 - Google Patents

電子機器

Info

Publication number
JPS5831005B2
JPS5831005B2 JP53035656A JP3565678A JPS5831005B2 JP S5831005 B2 JPS5831005 B2 JP S5831005B2 JP 53035656 A JP53035656 A JP 53035656A JP 3565678 A JP3565678 A JP 3565678A JP S5831005 B2 JPS5831005 B2 JP S5831005B2
Authority
JP
Japan
Prior art keywords
key
mode setting
setting switch
switch
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP53035656A
Other languages
English (en)
Other versions
JPS54127624A (en
Inventor
孝行 藤田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP53035656A priority Critical patent/JPS5831005B2/ja
Priority to US06/022,142 priority patent/US4263658A/en
Priority to DE2912037A priority patent/DE2912037C2/de
Publication of JPS54127624A publication Critical patent/JPS54127624A/ja
Publication of JPS5831005B2 publication Critical patent/JPS5831005B2/ja
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/02Input arrangements using manually operated switches, e.g. using keyboards or dials
    • G06F3/023Arrangements for converting discrete items of information into a coded form, e.g. arrangements for interpreting keyboard generated codes as alphanumeric codes, operand codes or instruction codes
    • G06F3/0232Manual direct entries, e.g. key to main memory

Description

【発明の詳細な説明】 本発明は計算機等において、キーバッファから過去に入
力されたキーのコードを取り出して処理する時、そのキ
ーが入力された時点でのモード設定スイッチの状態も記
憶させておき順次取り出すことにより誤動作を防止した
電子機器に関する。
一般に小型の電卓ではキーバッファはなく、制御の流れ
がキーの読み込み待の状態でなげればキーの入力は無効
となる。
しかし中、大型の電卓では、順次打ち込まれるキー情報
を一旦バッファに蓄えておき、いつでも取り出せるよう
になっている。
この場合キーの入力と、キーの取り出しには時間的なズ
レがあるため、キーを取り出した時又は処理中に機器を
種々のモードに設定するモード設定スイッチを読んでも
、キーが入力された時の状態とは一般に一致しない。
従って、モード設定スイッチの状態とキーの組合せで異
なった機能を持つ計算機では、オペレータの期待したの
と異なる働きをする場合がある。
そこでモード設定スイッチの変化もキーバッファに入れ
ることにより、キーを入力した時のモード設定スイッチ
の状態を再現して処理すれば、入力情報に従った順序で
実行させることができる。
本発明の一実施例を第1図に基づき説明する。
1は7ビツトのキーコードを保持するレジスタで、プロ
セッサ8が自由に参照できる。
2はモード設定スイッチの状態を再現するためのレジス
タで、プロセッサ8が自由に参照できる。
3はキー情報とモード設定スイッチ情報をバンファリン
グしておく記憶装置である。
4は現在押されている7ビツトのキーコードの出力信号
と、キーが押されたか否かを知らせる割込要求信号を発
生する外部キー回路である。
割込要求信号は、キーが新たに押されるとtl Ill
の状態となり、読み出し信号により”0″となる。
5は過去のモード設定スイッチの状態を保持するレジス
タ。
6は複数のモード設定スイッチの信号を発生する回路で
ある。
1は5と6を比較してスイッチの状態が変化したか否か
を調べる比較回路である。
モード設定スイッチは例えばプリント選択スイッチ、プ
ログラム選択スイッチ等種々適用できる。
これらのモード設定スイッチが操作されるとその情報は
スイッチ回路6,5を介してメモリ3に−旦蓄積される
またキー情報もキー回路4を介してメモリ3に逐次蓄え
られる。
メモリ3からは先に入力したキー情報の順に従ってレジ
スタ1を介してプロセッサー8に取り込み、また同時に
メモリ3からスイッチ情報をレジスタ2を介してプロセ
ッサー8に取り込み正しい順序で逐次処理される。
したがってオペレータは不要な注意をせずしてスムーズ
に機械操作が可能となる。
またメモリ3の経済的使用を考慮して、モード設定スイ
ッチ情報が変化したときのみ、新しいモード設定スイッ
チ情報を前のモード設定スイッチ情報に並設してメモリ
3に蓄えるようにする。
そして前のモード設定スイッチ情報から順にレジスタ2
に取り出して処理していく。
この制御の一例のフローチャートを第2図に示す。
すなわちキーが新たに押されると、4のキー回路に7ビ
ツトのキーコードが発生され、最上位の割込要求ビット
がハイレベルとなり、プロセッサ8に割込要求を起す。
プロセッサ8はこの割込要求を受けて、第2図の割込み
処理のプログラムを実行する。
まず5と6の内容を比較回路Tで比較し、5と6の内容
が異なっていれば6を5に移し、且つキーパソファ3に
格納する。
その後キー回路4の内容をキーパソファ3に格納する。
スイッチが変化しない限りスイッチ情報は3に並設され
ないので、キーバッファ3のむだ使いはない。
キーバッファ3内でスイッチ情報は8ビツトのうち最上
位ビットがf′、 jj、キーコード情報は8ビツトの
うち最上位ビットがOとして区別される。
キーバッファ3への詰め込み規則は公知の技法に基づく
一方プロセッサ8は必要な時に第3図に従ったキー取り
出しのプログラムを実行してキーコード1とその時のス
イッチの状態2の各々の情報を得ることができる。
スイッチ情報が2から取り出されない限り2は書き変え
られずに以前のスイッチの情報を保持している。
本発明は上述の如く、キーバッファからキーを取り出し
た時にそのキーを入力した過去のスイッチの状態をその
まま再現することができ、この機器を使用する人は、あ
たかも1を4のキーの回路、2を6の外部スイッチのよ
うに見なして、処理を実行できるから誤操作をすること
もなく、また機器の誤動作も皆無となる。
処理中に1と2は変化することがないので安心して処理
を続けられる利点を有する。
【図面の簡単な説明】
第1図は本発明の一実施例のブロック図、第2゜3図は
その作動を説明するフローチャートである。 3・・・・・・メモリ、6・・・・・・スイッチ回路。

Claims (1)

  1. 【特許請求の範囲】 1 モード設定スイッチと前記モード設定スイッチの状
    態を記憶する第1の記憶手段とキー人力情報を記憶する
    第2の記憶手段と前記モード設定スイッチの状態と前記
    第1の記憶手段の内容を比較する比較回路とを備え、 前記比較回路による比較の結果、その内容が異なるとき
    は前記モード設定スイッチの状態を前記第1の記憶手段
    に格納させ、前記第1、第2の記憶手段の内容を共に順
    次取り出し入力させるように構成したことを特徴とする
    電子機器。
JP53035656A 1978-03-28 1978-03-28 電子機器 Expired JPS5831005B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP53035656A JPS5831005B2 (ja) 1978-03-28 1978-03-28 電子機器
US06/022,142 US4263658A (en) 1978-03-28 1979-03-20 Electronic apparatus capable of storing operational sequence
DE2912037A DE2912037C2 (de) 1978-03-28 1979-03-27 Eingabegerät für eine elektronische Datenverarbeitungsanlage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP53035656A JPS5831005B2 (ja) 1978-03-28 1978-03-28 電子機器

Publications (2)

Publication Number Publication Date
JPS54127624A JPS54127624A (en) 1979-10-03
JPS5831005B2 true JPS5831005B2 (ja) 1983-07-02

Family

ID=12447910

Family Applications (1)

Application Number Title Priority Date Filing Date
JP53035656A Expired JPS5831005B2 (ja) 1978-03-28 1978-03-28 電子機器

Country Status (3)

Country Link
US (1) US4263658A (ja)
JP (1) JPS5831005B2 (ja)
DE (1) DE2912037C2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3233194C2 (de) * 1981-09-08 1986-04-10 Sharp K.K., Osaka Elektronischer Taschenübersetzer
JPS5846428A (ja) * 1981-09-11 1983-03-17 Sharp Corp 文章編集装置の停電保護用処理方式
US4695983A (en) * 1983-05-30 1987-09-22 Sharp Kabushiki Kaisha Calculator or pocket computer with selectable operational sequence
JPH0726754Y2 (ja) * 1987-07-10 1995-06-14 カシオ計算機株式会社 入力処理装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4998130A (ja) * 1973-01-19 1974-09-17
JPS5081739A (ja) * 1973-11-22 1975-07-02
JPS5143911A (ja) * 1974-10-12 1976-04-15 Nippon Telegraph & Telephone
JPS5222829A (en) * 1975-08-15 1977-02-21 Hitachi Ltd Method to identify the contact

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3720820A (en) * 1971-03-18 1973-03-13 Tektranex Inc Calculator with a hierarchy control system
US3932838A (en) * 1971-04-23 1976-01-13 General Electric Company Method and apparatus for controlling circuitry with a plurality of switching means
US3764993A (en) * 1971-06-22 1973-10-09 Ibm Word backspace circuit for buffered key entry device
JPS537110B2 (ja) * 1972-07-14 1978-03-14
US4099246A (en) * 1973-12-17 1978-07-04 Hewlett-Packard Company Calculator having merged key codes
DE2516370C3 (de) * 1975-04-15 1983-01-05 Nixdorf Computer Ag, 4790 Paderborn Verfahren und Schaltungsanordnung zur Ermittelung der Betätigung der Tasten eines Tastenfeldes
JPS5272125A (en) * 1975-12-12 1977-06-16 Casio Comput Co Ltd Manual input device for information

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4998130A (ja) * 1973-01-19 1974-09-17
JPS5081739A (ja) * 1973-11-22 1975-07-02
JPS5143911A (ja) * 1974-10-12 1976-04-15 Nippon Telegraph & Telephone
JPS5222829A (en) * 1975-08-15 1977-02-21 Hitachi Ltd Method to identify the contact

Also Published As

Publication number Publication date
JPS54127624A (en) 1979-10-03
DE2912037C2 (de) 1986-07-24
US4263658A (en) 1981-04-21
DE2912037A1 (de) 1979-10-11

Similar Documents

Publication Publication Date Title
US3848235A (en) Scan and read control apparatus for a disk storage drive in a computer system
US3533078A (en) Keyboard entry control apparatus
JPS5831005B2 (ja) 電子機器
US4237541A (en) Electronic apparatus for indicating that a printer has been disabled
US4609997A (en) Input processor
JPS5825287B2 (ja) ニユウリヨクホウシキ
US3521043A (en) Ripple-free binary coded decimal accumulator forming correct result during single memory accessing cycle
JP2580450B2 (ja) コンピュ―タオペレ―タ―の作業デ―タ記録装置
US4350455A (en) High speed basic and condensed tab racks
JPS6115464B2 (ja)
KR880003973Y1 (ko) 수치제어장치에 있어서의 키이정보 입력장치
KR950010455B1 (ko) 키 입력 순서 판별방법
JP3069384B2 (ja) 文書処理装置及び方法
JPS57157371A (en) Electronic cash register
JPS5972689A (ja) プログラムローディング方法
JPS6226498B2 (ja)
JPH043023B2 (ja)
GB839246A (en) Improvements in or relating to electronic computing apparatus
JPH0618023B2 (ja) タイパマチツクキ−ボ−ド入力制御方式
JPS6258019B2 (ja)
JPH0690694B2 (ja) ファイル転送方式
JPS6223344B2 (ja)
JPS6226497B2 (ja)
JPS6314370B2 (ja)
JPH0523264U (ja) データ記憶装置