JPS5828946B2 - デンゲンデンアツキヨウキユウソウチ - Google Patents

デンゲンデンアツキヨウキユウソウチ

Info

Publication number
JPS5828946B2
JPS5828946B2 JP9920975A JP9920975A JPS5828946B2 JP S5828946 B2 JPS5828946 B2 JP S5828946B2 JP 9920975 A JP9920975 A JP 9920975A JP 9920975 A JP9920975 A JP 9920975A JP S5828946 B2 JPS5828946 B2 JP S5828946B2
Authority
JP
Japan
Prior art keywords
circuit
power supply
voltage
supply voltage
horizontal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP9920975A
Other languages
English (en)
Other versions
JPS5222821A (en
Inventor
宏嘉 下坂
道夫 古橋
晃夫 水谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP9920975A priority Critical patent/JPS5828946B2/ja
Publication of JPS5222821A publication Critical patent/JPS5222821A/ja
Publication of JPS5828946B2 publication Critical patent/JPS5828946B2/ja
Expired legal-status Critical Current

Links

Description

【発明の詳細な説明】 本発明は特にテレビジョン受像機に使用して有効な電源
電圧供給装置に関するものである。
テレビジョン受像機においてはブラウン管の電子ビーム
を加速するために用いられる電圧は高電圧を必要とする
が、この高電圧が異常に高すぎるとブラウン管内で放電
し、それに伴ない異常電圧が周辺回路に悪影響を及ぼし
、回路素子の破損劣化の原因となる場合が多い。
また、異常に高い高電圧による電子ビームの加速は有害
なX線を発生しやすくする場合がある。
従来、この種の異常高圧の発生を検出あるいは防止する
ために種々の保護装置が考えられているが、従来の装置
は構成が複雑なものが多く、また、保護装置系統自体が
故障している時に異常高電圧が発生したとすると全く防
ぎようのないものが多かった。
本発明は上述のような従来装置の欠点を除去し、保護装
置系統が故障した際にも前記のような異常な高電圧のも
とて映像を被視することができないようにした装置を提
供するものである。
以下、図面を参照して本発明の詳細な説明する。
第1図は本発明の一実施例のブロック図である。
同図において、第1の電源電圧を発生する電源回路1は
当該テレビジョン受像機に具備せられる電源スィッチ2
を投入することにより動作し、テレビジョン受像機の必
要な回路に電源電圧を供給する。
上記電源回路1からの第1.の電源電圧は電源電圧供給
回路3を経て負性抵抗回路4に導かれる。
電源からの電力は上記負性抵抗回路4を介してパルス発
生源である水平発振回路5に供給される。
本構成によれば、電源スィッチ2の投入直後における起
動時においては電源電圧供給回路3の出力には、はぼ前
記第1の電源電圧のみが得られ、ある印加電圧以上では
負性抵抗特性を呈する負性抵抗回路4は正抵抗領域で動
作し、水平発振回路5に電源電圧を印加し、電力を供給
する。
この状態で水平発振回路5に印加される電源電圧は定常
動作時より低いが水平発振回路5が発振動作できるに十
分なたけ選ばれている。
水平発振回路5の発振出力は必要に応じて駆動増幅段を
介して水平出力回路6を駆動する。
水平出力回路6の電源は前記電源回路1からの第1の電
源電圧が直接印加されており、水平出力回路6の出力に
は通常、フライバックトランス7が接続されている。
水平発振回路5から供給された水平パルスは水平出力回
路6のフライバックトランス7によって昇圧され高圧パ
ルスとなる。
フライバックトランス7には高圧整流回路8が接続され
、前記高圧パルスを整流・平滑して、その出力端子9に
ブラウン管の電子ビームを加速するのに必要な陽極電圧
を得る。
一方、フライバックトランス7から前記高圧パルス電圧
に比例したパルス電圧を取り出し、電源電圧供給回路3
に供給する。
電源電圧供給回路3はこのフライバックパルス電圧の一
部を整流し、第2の電源電圧を得る。
このようにして第2の電源電圧が発生すると定常動作と
なり、電源電圧供給回路3は第2の電源電圧を出力する
ように動作する。
このようにして第1の電源電圧から第2の電源電圧が分
離された状態が負性抵抗回路4を介して水平発振回路5
に供給される電源電圧の定常状態である。
この時、水平発振回路5は所定の発振周波数範囲に入る
フライバックトランス7からのフライバックパルスの一
部はさらにAFC回路11に供給され、ここでのこぎり
波に整形され、かつAFC回路11の入力端子10に供
給される水平同期信号と位相比較して、前記水平発振回
路5の発振周波数を制御する制御電圧を発生する。
本装置の動作をさらに詳述するために、第2図に前記の
水平発振回路5への印加電源電圧と、それに伴なう水平
出力回路6の出力端子9に生ずる高電圧の時間的変化の
例を示す。
第2図aは水平発振回路5に供給される電源電圧の負性
抵抗回路4の入力における電圧であり、また、第2図す
は高電圧の対応する変化特性である。
第2図において、時刻t。
においで電源スィッチ2が投入されると第1の電源電圧
のみが電源電圧供給回路3および負性抵抗回路4を介し
て水平発振回路5に印加され、電圧E1に向って上昇す
る。
電源電圧がほぼElに達すると水平発振回路5は発振を
開始する。
しかし、この発振周波数の周波数範囲はAFC回路11
の動作にもかかわらず水平同期信号に同期できない周波
数にある。
すなわち、定常な発振状態に達していないことを示す。
一方、水平発振開破5の出力により駆動された水平出力
回路6はフライバックトランス7を通してフライバック
パルスを発生する。
このフライバックパルスの一部は電源電圧供給回路3で
整流されて第2の電源電圧を発生し、第1の電源電圧と
分離される。
この状態では水平発振回路5へ供給される電源電圧は第
2図aのように時刻t2でほぼ電圧E2に達し、水平発
振回路5の発振周波数はAFC回路11の制御作用によ
り水平同期信号に引込同期した周波数で発振する。
すなわち、定常な発振状態に達する。高電圧もまた第2
図すのように水平発振回路5が発振を開始した時刻t1
より徐々に上昇し、時刻t2で■○に達する。
時刻t2以後は定常な高電圧出力が得られる(t2〜1
3)。
次に第2図すに示すように時刻t3以後に何らかの原因
により高電圧が正常よりも高くなった場合を説明する。
高電圧は一般にフライバックパルスに比例するが、本発
明においては電源電圧供給回路3にフライバックパルス
の一部を供給し、前記第2の電源電圧を発生するための
パルス電圧は高電圧と比例関係になるように配慮されて
いる。
したがって前記第2の電流電圧は高電圧の変化に比例し
て変化する。
すなわち、異常高電圧Veが発生すると第2の電源電圧
も上昇し、負性抵抗回路4が負性抵抗領域になるような
電源電圧E3として印加される。
したがって水平発振回路5への電源電力の供給は遮断さ
れるので水平発振が停止し、異常電圧の発生が防止され
る。
第3図は非直線電源遮断手段として用いた負性抵抗回路
4の動作を説明するための図で、図に示す曲線は負性抵
抗回路4の印加電圧対電流特性を示し、曲線上0−C点
は正抵抗領域、C点より右では負性抵抗領域である。
いま、第1の電源電圧のみで動作している時は負荷特性
線はイとなってA点で動作し、(EIE4)の電圧と■
1の電流を水平発振回路5に供給する。
水平発振回路5が発振を開始し、フライバックパルスが
生じ、第2の電源電圧が得られると負性抵抗回路4に印
加される電圧はE2となり、負荷特性線は口となってB
点を動作点として安定状態になる。
この時の第2の電源電圧の大きさはE2である。
ここで、もし、正常より高い高電圧が発生し、それに対
応して第2の電源電圧がE3以上の大きさになると、動
作点はB−+C−+D点へと移動し、水平発振回路5へ
の電流を遮断し、発振を停止する。
水平発振が停止するとフライバックパルスが出なくなる
から動作点はE点に移る。
以上のように本装置は電源スィッチ2の投入直後のみA
点で動作し、直ちにB点を動作点として定常状態に入る
第4図は本発明の具体的な実施例の回路図である。
第4図において、電源回路1は電源スィッチ2を投入す
ることによって第1の電源電圧を回路に供給する。
電源電圧供給回路3は抵抗器31、ダイオード32、コ
ンデンサ33、ダイオード34、コンデンサ35より構
成されているが、後述のフライバックトランス7の3次
巻線とともに電源電圧供給手段を構成している。
第1図に示した負性抵抗回路4の具体的実施例として第
4図においては第3図の曲線で示される電圧電流特性が
得られる負性抵抗素子41を用いている。
また電源スィッチ2を投入した直後に水平発振回路5へ
発振を開始できる電圧が電源回路1から供給されるよう
に抵抗器31の値を設定する。
したがって、電源スィッチ2を投入した直後では水平発
振回路5が発振を開始できる程度の電源電圧が水平発振
回路5に供給できる。
水平発振回路5はトランジスタ51、発振トランス52
、コンデンサ55によりブロッキング発振器を構成する
発振トランス52には巻線53、巻線54が装備されて
おり、発振に必要な帰還動作を与えるように接続されて
いる。
発振出力は巻線56から取り出され次段の水平出力回路
6に供給される。
水平出力回路6は駆動トランジスタ61、駆動トランス
62、水平出カドランジスタロ3、ダンパーダイオード
64、共振用コンデンサ65、水平偏向コイル68、直
流阻止用コンデンサ67、より威り、駆動トランジスタ
61のコレクタには駆動トランス62を介して第1の電
源電圧が供給され、水平出カドランジスタロ3のコレク
タへもフライバックトランス1の1次巻線γ2を介して
第1の電源電圧が供給される。
フライバックトランス7の1次巻線72の両端に発生す
るフライバックパルスを高圧巻線γ3で昇圧し、ダイオ
ード81で整流し、ここから得られる直流高電圧を出力
端子9からブラウン管(図示せず)の陽極に供給する。
上記のように高圧発生手段は水平発振回路5、水平出力
回路6、フライバックトランス7、高圧整流回路8を含
めて構成されている。
フライバックトランス7の第3巻線74に誘起したパル
ス電圧は高圧巻線73に生じた高圧パルスに極く相似と
なるように巻線される。
すなわち、第3巻線14は1次巻線72に対し疎結合と
なり、高圧巻線73に対し密結合となるようにトランス
コア71に巻装される。
電源スィッチ2の投入により水平発振回路5が発振を開
始し、フライバックトランス7の1次巻線12にフライ
バックパルスが生じると第3巻線74にもパルス電圧が
誘起される。
第3巻線74の一端と抵抗器31の接続点はコンデンサ
33で交流的に短絡され、さらにダイオード32で負方
向にクランプされているので、第3巻線74に得られた
パルス電圧をダイオード34、コンデンサ35で整流、
平滑した時に流れる整流電流は第3巻線74→ダイオー
ド34→コンデンサ35→コンデンサ33とダイオード
32の並列回路→第3巻線74のループを介して大部分
が流れ、電流回路1から抵抗器31を介して流れる整流
電流は非常に小さくなる。
このためコンデンサ33は整流電流によって負電圧(対
接地)に充電され、この負電圧はダイオード32の順方
向電圧で決定される電圧で整流期間を含む全期間にわた
ってクランプされる。
すなわち第3巻線74とコンデンサ33の接続点には電
源回路1から正電圧が抵抗器31を介して供給されてい
るにもかかわらず、水平発振回路5が発振開始して第3
巻線74にパルス電圧が誘起されると、コンデンサ33
の整流電流による充電々圧で約0.7 Vの負電圧にク
ランプされる。
この結果、第3巻線74の誘起パルス電圧を整流、平滑
した時に得られる電圧は第1の電源電圧とは無関係な第
2電源電圧となる。
第2電源電圧の大きさは第3巻線14の一端がダイオー
ド32、コンデンサ33の並列回路でクランプされる範
囲においては第3巻線74の誘起パルス電圧の大きさの
みによって決定される。
したがって、前記の電源電圧供給手段は電源電圧供給回
路3とフライバックトランス7の第3巻線74により構
成されている。
電源電圧供給回路3の出力回路から負性抵抗素子41を
介して水平発振回路5に定常な電源電圧が供給され始め
ると水平発振回路6の発振周波数はAFC回路11の動
作により入力端子10に加えられる水平同期信号に対し
て引込み同期できる範囲になる。
即ちフライバックトランス7の高圧巻M73のタップよ
りフライバックパルスの一部がAFC回路11に帰還さ
れ、該AFC回路11が位相弁別動作を行なって出力信
号で水平発振回路5を制御するので、定常状態では水平
発振回路5の発振周波数は十分に水平同期信号周波数に
引込み同期される。
ここで、第5図に、水平発振回路5が発振を開始した後
、第3巻線74の誘起パルス電圧を一定として、即ち水
平出力回路6の供給電圧を固定し抵抗器31を介して電
源供給回路3へ供給する電圧のみを変化させた場合の第
2電源電圧の関係を図示する。
第5図において曲線aは本実施例の結果を、曲線すはダ
イオード32、コンデンサ33の並列回路が無い場合の
第2電源電圧の変化を示しており、曲線Cはクランプ点
の電圧変化を示している。
また、第6図に抵抗器31を介して電源電圧供給回路3
へ供給される電圧を固定し、第3巻線74の誘起パルス
電圧の大きさのみを変化させた場合の第2電源電圧の関
係を図示する。
第6図において曲線aは本実施例の結果を、曲線すはダ
イオード32、コンデンサ33の並列回路が無い場合の
第2電源電圧の変化を示している。
第5図の結果から明らかなように第2電源電圧は電源回
路1の電圧が低下しても、第3巻線74の誘起電圧が一
定であれば変化せず、また極端な場合には抵抗器31が
開路しても変化せず一定となるが、電源回路1からクラ
ンプ保持以上の電圧が供給されるP点附近では急激に増
加していく。
この増加率は同図曲線すに示しているダイオード32、
コンデンサ33の並列回路が無い場合より大きくなって
いる。
また、第5図に示したようにパルス電圧の変化に対する
第2電源電圧の変化率もダイオード32コンデンサ33
の並列回路が無い場合より大きく得られる。
そこで電源電圧供給回路3の動作点を第5図に示すP点
附近になるように定数を設定し、負性抵抗素子41を介
して水平発振回路5へ第2電源電圧を供給すれば、異常
高圧電圧の防止あるいは感知動作は例えば第4図の実施
例でいえば水平出力回路6中のコンデンサ65の開路が
原因でフライバックパルス電圧が上昇するような故障の
みでなく、電源回路1が伺らかの故障を起こして第1の
電源電圧が高くなった場合にも同様に動作し、しかも検
出感度を高くすることができる。
第7図は本発明の別の実施例を示す回路図であり、回路
構成素子を減少させ簡単化した場合についての応用例を
示している。
第4図の実施例ではダイオード32をクランプ用に、そ
してダイオード34を整流用に使用しているが、第7図
の例では、ダイオード34はクランプと整流の動作を併
わせ持っている。
すなわち、まず、起動時は、ダイオード34は逆バイア
スで遮断状態であるから、第1の電源電圧は巻線74、
コンデンサ35を介して負性抵抗回路4に供給される。
これにより、水平発振回路5が起動し、水平出力回路6
およびフライバンクトラス7が動作を始めると、巻線1
4にパルスが誘起される。
この場合、巻線74の一端はコンデンサ35で交流的に
接地されているので、巻線74の他方の端子に負ノパル
ス電圧が現われ、ダイオード34を導通させる。
この時、ダイオード34と抵抗31の接続点はダイオー
ド34の接合電圧だけ負の電位でクランプされる。
この状態ではコンデンサ35は平滑コンデンサとして動
作し、ンデンサ35の両端には、はぼ前記パルス電圧に
相当する直流電圧が得られる。
以上に述べた本発明の実施例においては負性抵抗素子4
1を介して電源電圧を供給する対象として水平発振回路
5を例として説明したが、第4図における駆動トランジ
スタ61あるいはAFC回路11に負性抵抗素子41を
介して電源電圧を供給するような回路構成でも可能であ
る。
以上のように本発明は回路がぎわめて簡単で実用的であ
り、しかも異常電圧の発生に対し高感度動作を有する極
めて確実で信頼性が高い装置となる。
【図面の簡単な説明】
第1図は本発明の一実施例の基本ブロック図、第2図a
’bは同実施例の動作を説明するための電圧波形図、第
3図は同実施例で使用する負性抵抗回路の動作説明図、
第4図は本発明の具体的な実施例の回路図、第5図およ
び第6図は本発明で得られた特性を説明するための電圧
波形図、第7図は本発明の実施例の回路図である。 1・・・・・・電源回路、2・・・・・・電源スィッチ
、3・・・・・・電源電圧供給回路、4・・・・・・負
性抵抗回路、5・・・・・・水平発振回路、6・・・・
・・水平出力回路、1・・・・・・フライバックトラン
ス、8・・・・・・高圧整流回路、41・・・・・・負
性抵抗素子。

Claims (1)

    【特許請求の範囲】
  1. 1 水平同期信号を基準として動作する水平発振回路と
    、その水平発振回路に接続された水平出力回路と、その
    水平出力回路に接続されたフライバックトランスと、第
    1の電源電圧を得る電源回路と、前記フライバックトラ
    ンスから供給されるパルス電圧を整流して第2の電源電
    圧を得るように構成されているとともに、前記第1の電
    源電圧を入力として、起動時には前記第1の電源電圧を
    出力し、かつ定常動作時には前記第2の電源電圧を出力
    する電源電圧供給回路と、その電源電圧供給回路から前
    記水平発振回路へ致る給電路中に接続された負性抵抗回
    路とを具備してなることを特徴とする電源電圧供給装置
JP9920975A 1975-08-14 1975-08-14 デンゲンデンアツキヨウキユウソウチ Expired JPS5828946B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9920975A JPS5828946B2 (ja) 1975-08-14 1975-08-14 デンゲンデンアツキヨウキユウソウチ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9920975A JPS5828946B2 (ja) 1975-08-14 1975-08-14 デンゲンデンアツキヨウキユウソウチ

Publications (2)

Publication Number Publication Date
JPS5222821A JPS5222821A (en) 1977-02-21
JPS5828946B2 true JPS5828946B2 (ja) 1983-06-18

Family

ID=14241250

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9920975A Expired JPS5828946B2 (ja) 1975-08-14 1975-08-14 デンゲンデンアツキヨウキユウソウチ

Country Status (1)

Country Link
JP (1) JPS5828946B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62180833U (ja) * 1986-05-07 1987-11-17
JPS62180832U (ja) * 1986-05-07 1987-11-17

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62180833U (ja) * 1986-05-07 1987-11-17
JPS62180832U (ja) * 1986-05-07 1987-11-17

Also Published As

Publication number Publication date
JPS5222821A (en) 1977-02-21

Similar Documents

Publication Publication Date Title
JP3880071B2 (ja) 電源
NZ206434A (en) Shutdown circuit for switching power supply
JPS59843Y2 (ja) テレビジユゾウキ
US4213166A (en) High voltage protection circuit
US4234829A (en) High voltage disabling circuit for a television receiver
US3885201A (en) Fail-safe high voltage protection circuit
JPS5828946B2 (ja) デンゲンデンアツキヨウキユウソウチ
US5093605A (en) Power regulation during start up and shut down
JPH0582110B2 (ja)
JPS5828948B2 (ja) デンゲンデンアツキヨウキユウソウチ
US4149209A (en) Over-voltage amplitude prevention circuit for high voltage and deflection generating system
US3906304A (en) High voltage protection circuit
JPS62272763A (ja) 電源装置
JPS5833749B2 (ja) デンゲンデンアツキヨウキユウソウチ
JPS5828947B2 (ja) デンゲンデンアツキヨウキユウソウチ
JP3279599B2 (ja) スイッチング電源装置
JP3077171B2 (ja) 高圧電源装置
IE45749B1 (en) Self-adjusting horizontal deflection circuit for cathode ray tubes
JP3313181B2 (ja) 高圧出力停止回路
KR200156520Y1 (ko) 모니터의 엑스레이 보호회로
JPS6329334Y2 (ja)
JPH0324828B2 (ja)
JPS6235310B2 (ja)
JPH06292033A (ja) 電源回路
JPS6232704B2 (ja)