JPS581787B2 - ヒヨウジソウチニオケル リフレツシユメモリヨウカウンタノ ドウキセイギヨホウシキ - Google Patents
ヒヨウジソウチニオケル リフレツシユメモリヨウカウンタノ ドウキセイギヨホウシキInfo
- Publication number
- JPS581787B2 JPS581787B2 JP50080267A JP8026775A JPS581787B2 JP S581787 B2 JPS581787 B2 JP S581787B2 JP 50080267 A JP50080267 A JP 50080267A JP 8026775 A JP8026775 A JP 8026775A JP S581787 B2 JPS581787 B2 JP S581787B2
- Authority
- JP
- Japan
- Prior art keywords
- refresh memory
- memory counter
- display
- data
- counter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 230000015654 memory Effects 0.000 title claims description 46
- 238000000034 method Methods 0.000 claims description 10
- 238000010586 diagram Methods 0.000 description 7
- 102100029469 WD repeat and HMG-box DNA-binding protein 1 Human genes 0.000 description 5
- 101710097421 WD repeat and HMG-box DNA-binding protein 1 Proteins 0.000 description 5
- 230000001360 synchronised effect Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 101150110971 CIN7 gene Proteins 0.000 description 1
- 101150110298 INV1 gene Proteins 0.000 description 1
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Landscapes
- Digital Computer Display Output (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
【発明の詳細な説明】
本発明は表示装置における回路制御方式、特に複数の表
示ユニットで構成される表示装置の表示スレ(桁ずれ)
を防止するのに適したリフレッシュメモリ用カウンタの
同期制御方式に関するものである。
示ユニットで構成される表示装置の表示スレ(桁ずれ)
を防止するのに適したリフレッシュメモリ用カウンタの
同期制御方式に関するものである。
従来株価情報表示装置のような装置は複数の表示ユニッ
トから成り、その表示素子にはプラズマ又は表示管の様
なものが使用されている。
トから成り、その表示素子にはプラズマ又は表示管の様
なものが使用されている。
第1図はかかる装置を部分的に示すブロック図であり、
図示の如くデータバス1にて伝送、受信された表示デー
タは、それぞれ指定された表示ユニット2,3又は4の
リフレッシュメモリ2a,3a又は4aに記憶され、そ
の内容に同期してユニット内のリフレッシュメモリ用カ
ウンタ2b,3b又は4bが動作する。
図示の如くデータバス1にて伝送、受信された表示デー
タは、それぞれ指定された表示ユニット2,3又は4の
リフレッシュメモリ2a,3a又は4aに記憶され、そ
の内容に同期してユニット内のリフレッシュメモリ用カ
ウンタ2b,3b又は4bが動作する。
この種の装置は、亦、これらの複数の表示ユニツト2,
3.4のデイジット側を共通に駆動するデイジットドラ
イバ2dを有し、基本となるリフレッシュメモリ用カウ
ンタ2bから各表示ユニットに桁信号を与え、各表示ユ
ニットのデイジット側を共通に駆動しているダイナミッ
ク駆動方式が使用されている。
3.4のデイジット側を共通に駆動するデイジットドラ
イバ2dを有し、基本となるリフレッシュメモリ用カウ
ンタ2bから各表示ユニットに桁信号を与え、各表示ユ
ニットのデイジット側を共通に駆動しているダイナミッ
ク駆動方式が使用されている。
しかしながら、この方式では、ドライバが1つで済み価
格的には安くなるが、基本のリフレッシュメモリ用カウ
ンタ2bと各表示ユニットのリフレッシュメモリ用カウ
ンタ3b,4bの動作が各各独立しているために、何ら
かの原因でリフレッシュメモリ用カウンタの同期がずれ
た時には、各ユニット内で見ればリフレッシュメモリに
記憶していたデータのアドレスが変ったと同じ事になり
、データが表示部2e,3e又は4eにおいて違った桁
に表示される欠点があった。
格的には安くなるが、基本のリフレッシュメモリ用カウ
ンタ2bと各表示ユニットのリフレッシュメモリ用カウ
ンタ3b,4bの動作が各各独立しているために、何ら
かの原因でリフレッシュメモリ用カウンタの同期がずれ
た時には、各ユニット内で見ればリフレッシュメモリに
記憶していたデータのアドレスが変ったと同じ事になり
、データが表示部2e,3e又は4eにおいて違った桁
に表示される欠点があった。
本発明は従来の技術に内在する上記欠点を除去する為に
なされたものであり、従って本発明の目的は、基本とな
るリフレッシュメモリ用カウンタから同期信号を発生せ
しめ、それに基づいて各表示ユニットのリフレッシュメ
モリ用カウンタの同期をとる事により、たとえ同期ずれ
が発生して表示文字の桁ずれが起きてもすぐに同期をと
り直すことができ、次のデータが受信されてメモリ内容
が書き換えられれば次のデータを正しい位置に表示し、
従って常にデータを正確に表示することができるリフレ
ッシュメモリ用カウンタの新規な同期制御方式を提供す
ることにある。
なされたものであり、従って本発明の目的は、基本とな
るリフレッシュメモリ用カウンタから同期信号を発生せ
しめ、それに基づいて各表示ユニットのリフレッシュメ
モリ用カウンタの同期をとる事により、たとえ同期ずれ
が発生して表示文字の桁ずれが起きてもすぐに同期をと
り直すことができ、次のデータが受信されてメモリ内容
が書き換えられれば次のデータを正しい位置に表示し、
従って常にデータを正確に表示することができるリフレ
ッシュメモリ用カウンタの新規な同期制御方式を提供す
ることにある。
本発明によれば、リフレッシュメモリ及びリフレッシュ
カウンタを持つ複数の表示ユニットから成り、基本とな
るリフレッシュメモリ用カウンタにより各表示ユニット
のデイジット側を共通駆動するダイナミック駆動方式を
有する表示装置において、前記基本リフレッシュメモリ
用カウンタから前記各表示ユニットのリフレッシュメモ
リ用カウンタに該リフレッシュメモリ用カウンタを同期
させる同期信号(カウンクリセット信号)を印加するこ
とを特徴とした表示装置におけるリフレッシュメモリ用
カウンタの同期制御方式が与えられ、それによって何ら
かの原因でリフレッシュメモリ用カウンタの同期がずれ
、表示文字の桁ずれが発生しても、次のデータを受信し
リフレッシュメモリの内容が書き換えられれば、そのデ
ータは正しい位置に表示される。
カウンタを持つ複数の表示ユニットから成り、基本とな
るリフレッシュメモリ用カウンタにより各表示ユニット
のデイジット側を共通駆動するダイナミック駆動方式を
有する表示装置において、前記基本リフレッシュメモリ
用カウンタから前記各表示ユニットのリフレッシュメモ
リ用カウンタに該リフレッシュメモリ用カウンタを同期
させる同期信号(カウンクリセット信号)を印加するこ
とを特徴とした表示装置におけるリフレッシュメモリ用
カウンタの同期制御方式が与えられ、それによって何ら
かの原因でリフレッシュメモリ用カウンタの同期がずれ
、表示文字の桁ずれが発生しても、次のデータを受信し
リフレッシュメモリの内容が書き換えられれば、そのデ
ータは正しい位置に表示される。
次に本発明をその良好な一実施例について添付図面を参
照しながら具体的に説明する。
照しながら具体的に説明する。
第2図は本発明に係る同期制御方式の一実施例を示す概
略構成図、第3図は本発明の実施例に使用するデータの
構成図(フォーマット図)、第4図はタイムチャートで
ある。
略構成図、第3図は本発明の実施例に使用するデータの
構成図(フォーマット図)、第4図はタイムチャートで
ある。
第2図に示された実a例は7セグメントのプラズマ素子
を利用した株価情報表示装置の例である。
を利用した株価情報表示装置の例である。
図示の如東本装置は複数の表示ユニット12,13,1
4……から構成されており、各ユニット例えば表示ユニ
ット12はリフレッシュメモリ12a、リフレッシュメ
モリ用カウンタ12b、書込みカウンタ12f及び表示
部12eより構成されている。
4……から構成されており、各ユニット例えば表示ユニ
ット12はリフレッシュメモリ12a、リフレッシュメ
モリ用カウンタ12b、書込みカウンタ12f及び表示
部12eより構成されている。
表示ユニット13.14も亦表示ユニット12と同様の
構成要素から成っている。
構成要素から成っている。
表示ユニット12には複数個の表示ユニット12,13
.14のデイジット側を共通制御するマルチプレクサ1
2c及びデイジットドライバ12dが設けられている。
.14のデイジット側を共通制御するマルチプレクサ1
2c及びデイジットドライバ12dが設けられている。
表示ユニット12には、本発明の要部である同期信号発
生器17が設けられている。
生器17が設けられている。
同期信号発生器17は一例としてフリツプフロツプFF
1,FF2、アンドゲートAND1,AND2,AND
3、オアゲートOR1及びインバータINV1から構成
されており、各要素は図示の如く接続されている。
1,FF2、アンドゲートAND1,AND2,AND
3、オアゲートOR1及びインバータINV1から構成
されており、各要素は図示の如く接続されている。
受信表示データの構成(フォーマット)は、第3図に示
す如くであり、信号RSTはデータの順にくるリセット
信号(カウンタをリセットする)である。
す如くであり、信号RSTはデータの順にくるリセット
信号(カウンタをリセットする)である。
AD1,AD2はアドレスであり、それらに続くDAT
Aは受信表示データである。
Aは受信表示データである。
アドレスAD1,AD2で選択されたデータDATAは
表示ユニット12,13.14のリフレッシュメモリ1
2a,13a,14a(図示せず)に記憶される。
表示ユニット12,13.14のリフレッシュメモリ1
2a,13a,14a(図示せず)に記憶される。
記憶されたデータDATAは表示ユニット内のセグメン
トドライバ(図示せず)より与えられるセグメント信号
と、リフレッシュメモリ用カウンタ12bからデイジッ
トドライバ12dを介して、各表示ユニットを信号線1
5を通し共通駆動するデイジット信号により表示部12
e,13e,14e(図示せず)に表示される。
トドライバ(図示せず)より与えられるセグメント信号
と、リフレッシュメモリ用カウンタ12bからデイジッ
トドライバ12dを介して、各表示ユニットを信号線1
5を通し共通駆動するデイジット信号により表示部12
e,13e,14e(図示せず)に表示される。
ところが従来の方式では、前に説明した如く、何らかの
原因によって基本リフレッシュメモリ用カウンタ12b
と他のリフレッシュメモリ用カウンク13b,14bの
同期がずれた時には、各々の表示ユニットの桁信号を基
本リフレッシュメモリ用カウンク12bから発生させて
いるために表示データの桁ずれが発生する。
原因によって基本リフレッシュメモリ用カウンタ12b
と他のリフレッシュメモリ用カウンク13b,14bの
同期がずれた時には、各々の表示ユニットの桁信号を基
本リフレッシュメモリ用カウンク12bから発生させて
いるために表示データの桁ずれが発生する。
そこで本発明の方式に於ては、データの最初にくる”R
ST”信号をデコーダ16によって復月した後にフ1l
ツプフロツプFF1に記憶し、マルチプレクサ12cよ
り与えられる基本リフレッシュメモリ用カウンタ12b
の最終桁目のタイミング(本実施例においては16桁が
使用されているので最終桁は15番目の桁になる)で各
表示ユニットのリフレッシュメモリ用カウンクをリセッ
トする。
ST”信号をデコーダ16によって復月した後にフ1l
ツプフロツプFF1に記憶し、マルチプレクサ12cよ
り与えられる基本リフレッシュメモリ用カウンタ12b
の最終桁目のタイミング(本実施例においては16桁が
使用されているので最終桁は15番目の桁になる)で各
表示ユニットのリフレッシュメモリ用カウンクをリセッ
トする。
リフレッシュメモリ用カウンタ12bは表示文字が16
桁のために0〜15番地の周期で動作する。
桁のために0〜15番地の周期で動作する。
この動作を更に具体的に説明するに、デコーダ16を介
して到来するRST信号がフリツブフロツプFF1に記
憶される際には、その出方はアンドゲートAND1に印
加される。
して到来するRST信号がフリツブフロツプFF1に記
憶される際には、その出方はアンドゲートAND1に印
加される。
アンドゲートAND1には、亦、マルチプレクサ12c
からリフレッシュメモリ用カウンク12bの15番目の
桁に対応するタイミング信号が入力されるので、アンド
ゲートAND1の出力から第4図のタイムチャートに示
される如き同期信号が発生する。
からリフレッシュメモリ用カウンク12bの15番目の
桁に対応するタイミング信号が入力されるので、アンド
ゲートAND1の出力から第4図のタイムチャートに示
される如き同期信号が発生する。
該同期信号はオアゲートOR1を通して各表示ユニット
のリフレッシュメモリ用カウンタ12b,13b,14
bに与えられ、それによってそれらのカウンタはリセッ
トされる。
のリフレッシュメモリ用カウンタ12b,13b,14
bに与えられ、それによってそれらのカウンタはリセッ
トされる。
アンドゲートANDIの出力は同時にフリツプフロツプ
FF2に与えられ、該フリップフロツプをセットし、そ
の出力はアンドゲートAND3にq功目される。
FF2に与えられ、該フリップフロツプをセットし、そ
の出力はアンドゲートAND3にq功目される。
アンドゲ−1−AND3には、亦、リフレッシュメモリ
用カウンタの同期をとるためのタイミングパルスφ2が
入力サれているので、カウンク12bの15番目の桁に
対応するタイミング信号がなくなってアンドゲートAN
D1の出力が低レベルになることによりインバークIN
V1の出力が高レベルになるときに、アンドゲートAN
D3から出力が発生する。
用カウンタの同期をとるためのタイミングパルスφ2が
入力サれているので、カウンク12bの15番目の桁に
対応するタイミング信号がなくなってアンドゲートAN
D1の出力が低レベルになることによりインバークIN
V1の出力が高レベルになるときに、アンドゲートAN
D3から出力が発生する。
この出力によってフリツプフロツプFF1はリセットさ
れる。
れる。
フリツプフロツプFF1の他の出力はアンドゲートAN
D2を通してフリツプフロツプFF2のリセット入力に
印加されているので、アンドゲートAND2の他の入力
にタイミングパルスφ1(データを取り込むためのタイ
ミングパルス)が印加サれる際にフリップフロップFF
2はリセットされる。
D2を通してフリツプフロツプFF2のリセット入力に
印加されているので、アンドゲートAND2の他の入力
にタイミングパルスφ1(データを取り込むためのタイ
ミングパルス)が印加サれる際にフリップフロップFF
2はリセットされる。
以上の様にすれば、桁ずれが発生しても次のデータ受信
で各表示ユニットのリフレッシュメモリ用カウンタの同
期がとれ、受信データは正しい桁に表示される。
で各表示ユニットのリフレッシュメモリ用カウンタの同
期がとれ、受信データは正しい桁に表示される。
尚RESETは電源投入時のカウンタリセット信号であ
る。
る。
本発明によれば、以上説明したように.複数の表示ユニ
ットのデイジット側を共通駆動する基本リフレッシュメ
モリ用カウンタから同期信号を各表示ユニットのリフレ
ッシュメモリ用カウンタに与える事により、表示データ
の桁ずれを防止できる効果が発生する。
ットのデイジット側を共通駆動する基本リフレッシュメ
モリ用カウンタから同期信号を各表示ユニットのリフレ
ッシュメモリ用カウンタに与える事により、表示データ
の桁ずれを防止できる効果が発生する。
以L本発明はその良好な一実施例について説明されたが
、それは中なる例示的なものであって制限的意味を有す
るものでないことは勿論である。
、それは中なる例示的なものであって制限的意味を有す
るものでないことは勿論である。
従って本発明の範囲から逸脱することなしに本発明は種
々の変更を加えて実施することができる。
々の変更を加えて実施することができる。
例えば、マルチプレクサ12cの出力によってリフレッ
シュメモリ用カウンタを直接的にリセットして同期をと
ることも可能である。
シュメモリ用カウンタを直接的にリセットして同期をと
ることも可能である。
但しその場合にはタイミングをとるゲート回路を使用す
る必要がある。
る必要がある。
しかるにそれらの変形はすべて本願発明の範囲内に田含
されるものである。
されるものである。
第1図は従来技術を部分的に示したブロック図、第2図
は本発明の一実施例を部分的に示したブロック図、第3
図は本発明の実施装置のデータ構成図、第4図は本発明
の実施装置のタイムチャートである。 1,11……デークバス、2,3,4,12,13,1
4……表示ユニット、2a ,3a ,4a ,12a
,13a,14a……リフレッシュメモリ、2b,3b
,4b,12b,13b,14b……リフレッシュメモ
リ用カウンタ、2c,12c……マルチプレクサ、2d
,1 2d……デイジツ1゛ドライバ、15……信号線
、16……デコーダ、17……同期信号発生器。
は本発明の一実施例を部分的に示したブロック図、第3
図は本発明の実施装置のデータ構成図、第4図は本発明
の実施装置のタイムチャートである。 1,11……デークバス、2,3,4,12,13,1
4……表示ユニット、2a ,3a ,4a ,12a
,13a,14a……リフレッシュメモリ、2b,3b
,4b,12b,13b,14b……リフレッシュメモ
リ用カウンタ、2c,12c……マルチプレクサ、2d
,1 2d……デイジツ1゛ドライバ、15……信号線
、16……デコーダ、17……同期信号発生器。
Claims (1)
- 1リフレッシュメモリ及びリフレッシュメモリ用カウン
タを持つ複数の表示ユニットから成り、基本トなるリフ
レッシュメモリ用カウンタにより各表示ユニットのデイ
ジット側を共通駆動するダイナミック駆動方式を有する
表示装置において、前記基本リフレッシュメモリ用カウ
ンタかラ前記各表示ユニットのリフレッシュメモリ用カ
ウンタに該リフレッシュメモリ用カウンタを同期させる
同期信号を与えることを特徴とする表示装置におけるリ
フレッシュメモリ用カウンタの同期制御方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP50080267A JPS581787B2 (ja) | 1975-06-28 | 1975-06-28 | ヒヨウジソウチニオケル リフレツシユメモリヨウカウンタノ ドウキセイギヨホウシキ |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP50080267A JPS581787B2 (ja) | 1975-06-28 | 1975-06-28 | ヒヨウジソウチニオケル リフレツシユメモリヨウカウンタノ ドウキセイギヨホウシキ |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS524129A JPS524129A (en) | 1977-01-13 |
| JPS581787B2 true JPS581787B2 (ja) | 1983-01-12 |
Family
ID=13713516
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP50080267A Expired JPS581787B2 (ja) | 1975-06-28 | 1975-06-28 | ヒヨウジソウチニオケル リフレツシユメモリヨウカウンタノ ドウキセイギヨホウシキ |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS581787B2 (ja) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5061925A (ja) * | 1973-10-01 | 1975-05-27 | ||
| JPS5646222B2 (ja) * | 1975-02-18 | 1981-10-31 | ||
| US4664470A (en) * | 1984-06-21 | 1987-05-12 | General Electric Company | Method and system for structured radiation production including a composite filter and method of making |
-
1975
- 1975-06-28 JP JP50080267A patent/JPS581787B2/ja not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| JPS524129A (en) | 1977-01-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0131195B2 (ja) | ||
| US3973254A (en) | Arrangement for a dynamic display system | |
| JPS5987569A (ja) | デ−タ自動連続処理回路 | |
| JPS581787B2 (ja) | ヒヨウジソウチニオケル リフレツシユメモリヨウカウンタノ ドウキセイギヨホウシキ | |
| JPS5815749B2 (ja) | デジタル電子時計 | |
| JPS5818743A (ja) | フレームメモリアクセス回路 | |
| KR20040022007A (ko) | 메모리 억세스 제어방법 및 장치 | |
| JPH0131196B2 (ja) | ||
| JPS62194797A (ja) | 多元時間スイツチ | |
| SU543960A1 (ru) | Устройство дл отображени информации | |
| JP3013011B2 (ja) | バッファ回路 | |
| SU1300544A1 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки | |
| JPS5897088A (ja) | 表示ram制御方式 | |
| JPS5880694A (ja) | 表示装置 | |
| SU849254A1 (ru) | Устройство дл регистрациииНфОРМАции | |
| SU1418806A1 (ru) | Устройство дл отображени информации на телевизионном индикаторе | |
| KR0165394B1 (ko) | 화상처리장치의 메모리 리프레쉬 방법 및 장치 | |
| SU1658204A1 (ru) | Устройство дл отображени информации на экране телевизионного приемника | |
| SU1462407A1 (ru) | Устройство дл формировани адреса видеопам ти растрового графического диспле | |
| JP2973431B2 (ja) | 磁気記録再生装置 | |
| JPH03150592A (ja) | 液晶表示装置 | |
| JPS61144693A (ja) | 表示素子の駆動回路 | |
| JPS5463621A (en) | Crt display system | |
| JPH10240199A (ja) | 画像表示制御装置 | |
| JPS60104877U (ja) | 画像表示装置 |