JPS58143274A - 波形表示装置 - Google Patents
波形表示装置Info
- Publication number
- JPS58143274A JPS58143274A JP2698582A JP2698582A JPS58143274A JP S58143274 A JPS58143274 A JP S58143274A JP 2698582 A JP2698582 A JP 2698582A JP 2698582 A JP2698582 A JP 2698582A JP S58143274 A JPS58143274 A JP S58143274A
- Authority
- JP
- Japan
- Prior art keywords
- waveform
- circuit
- data
- read
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R13/00—Arrangements for displaying electric variables or waveforms
- G01R13/20—Cathode-ray oscilloscopes
- G01R13/22—Circuits therefor
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は波形表示装置に関するものである。
従来、デジタル的に記憶した波形を例えばブラウン管オ
シロスコープで表示させる場合、D−A変換した電圧を
そのまま垂直増幅器に供給したのでは第1図のようにド
ラ)d・・・dで表示され波形の繋りが表せない。波形
に繋りを持たせるにはD−A変換出力を積分すればよい
が、この場合原理的に正規の電圧値に達することはなく
第1図の波形11のように波形がなまり再現性が悪くな
ってしまう。
シロスコープで表示させる場合、D−A変換した電圧を
そのまま垂直増幅器に供給したのでは第1図のようにド
ラ)d・・・dで表示され波形の繋りが表せない。波形
に繋りを持たせるにはD−A変換出力を積分すればよい
が、この場合原理的に正規の電圧値に達することはなく
第1図の波形11のように波形がなまり再現性が悪くな
ってしまう。
そこで本発明は極めて再現性が良くしかも見易い波形を
表示する波形表示装置を提供するものである。
表示する波形表示装置を提供するものである。
以下本発明の一実施例を図面に基づいて説明する。第2
図において、記憶回路Mには表示波形のデータを記憶さ
せである。Ll+L2はラッチ回路、OUは演算回路で
ある。DTはD−A変換回路、rは抵抗で、コンデンサ
Cとによって積分回路を構成し、その出力は垂直増幅器
(図示せず。)に供給される。
図において、記憶回路Mには表示波形のデータを記憶さ
せである。Ll+L2はラッチ回路、OUは演算回路で
ある。DTはD−A変換回路、rは抵抗で、コンデンサ
Cとによって積分回路を構成し、その出力は垂直増幅器
(図示せず。)に供給される。
以上の構成において、読出回路Rの出力によって記憶回
路M内のデータが順次読み出されラッチ回路L1にラッ
チされる。そしてこのラッチ回路り、のデータは、つぎ
のデータの読出しによってラッチ回路L2に移行する。
路M内のデータが順次読み出されラッチ回路L1にラッ
チされる。そしてこのラッチ回路り、のデータは、つぎ
のデータの読出しによってラッチ回路L2に移行する。
すなわちラッチ回路り、には現在のデータが、ラッチ回
路L2には一つ前に読み出されたデータが記憶されるも
のである。これらのデータは演算回路OUに供給されて
以下の餉算が行なわれる。
路L2には一つ前に読み出されたデータが記憶されるも
のである。これらのデータは演算回路OUに供給されて
以下の餉算が行なわれる。
本例ではラッチ回路り、1+Lt内のデータの変化分を
N(N>1)倍にし、これをランチ回路L2のデータに
加えた値をD−A変換するようにしている。すなわちラ
ッチ回路LI+L2内のデータをそれぞれd i 、
d i −1とし、演算回路OUの出力をKとすると、 K −d t −1十N (d i −d t −+
)なる演算を行なう。この演算結果KをD−A変換し積
分した後垂直増幅器に供給元で表示を行なう。
N(N>1)倍にし、これをランチ回路L2のデータに
加えた値をD−A変換するようにしている。すなわちラ
ッチ回路LI+L2内のデータをそれぞれd i 、
d i −1とし、演算回路OUの出力をKとすると、 K −d t −1十N (d i −d t −+
)なる演算を行なう。この演算結果KをD−A変換し積
分した後垂直増幅器に供給元で表示を行なう。
このとき積分出力が第1図の波形t2のように正規の電
圧に達するようにするためには、抵抗rおよびコンデン
サ0の値を以下のように定めればよい。データの続出間
隔、すなわちドツトdの幅をTとし、この間の積分出力
電圧の変化をEとすると、このときのD−A変換回路D
Tの出力電圧の変化はHEであるから、 E= N I!i (1−e −T10R)が成り立つ
。
圧に達するようにするためには、抵抗rおよびコンデン
サ0の値を以下のように定めればよい。データの続出間
隔、すなわちドツトdの幅をTとし、この間の積分出力
電圧の変化をEとすると、このときのD−A変換回路D
Tの出力電圧の変化はHEであるから、 E= N I!i (1−e −T10R)が成り立つ
。
この式を解くと、0R=T/ム(−見−)となり、−1
積分時定数をこの値に設定すれば必ず正規の電圧に達し
、波形t2が得られる。
、波形t2が得られる。
以上のように本発明によれば、最新のデータdiと一つ
前に読み出されたデータd7−1とを受けて(di−1
十N(di−tli−1) )(N> 1 )なる演算
を行ないこの演算結果をD−A変換した後積分して表示
するようにしたので、原波形に忠実で正確な波形を表示
でき、波形のなまりが少ないため線の太さを一様にでき
見易い波形を表示できる。
前に読み出されたデータd7−1とを受けて(di−1
十N(di−tli−1) )(N> 1 )なる演算
を行ないこの演算結果をD−A変換した後積分して表示
するようにしたので、原波形に忠実で正確な波形を表示
でき、波形のなまりが少ないため線の太さを一様にでき
見易い波形を表示できる。
第1図は従来の表示波形および本発明による表示波形の
一例を示した波形図、第2図は本発明の一実施例を示し
た電気回路図である。 M・・・・・・記憶回路 R・・・・・・読出回
路OU・・・・・・演算回路 DT・・・・・・D−A変換回路 r・・・・・・抵抗 C・・・・・・コンデ
ンサ以 上
一例を示した波形図、第2図は本発明の一実施例を示し
た電気回路図である。 M・・・・・・記憶回路 R・・・・・・読出回
路OU・・・・・・演算回路 DT・・・・・・D−A変換回路 r・・・・・・抵抗 C・・・・・・コンデ
ンサ以 上
Claims (1)
- 表示波形を表すデータを記憶する記憶回路と、この記憶
回路のデータを順次読み出す読出回路と、上記記憶回路
から読み出された最新のデータdiと一つ前に読み出さ
れたデータd t −1とを受け(rti−1+n(d
=−cz−+))(m>1)なる演算を行なう演算回路
と、この演算回路の出力をアナログ電圧に変換するD−
A変換回路と、このD−A変換回路の出力電圧を積分す
る積分回路とを具備し、この積分回路の出力電圧によっ
てブラウン管上に波形表示を行なうこと番特徴とする波
形表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2698582A JPS58143274A (ja) | 1982-02-22 | 1982-02-22 | 波形表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2698582A JPS58143274A (ja) | 1982-02-22 | 1982-02-22 | 波形表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58143274A true JPS58143274A (ja) | 1983-08-25 |
Family
ID=12208453
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2698582A Pending JPS58143274A (ja) | 1982-02-22 | 1982-02-22 | 波形表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58143274A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0197522A (ja) * | 1987-10-09 | 1989-04-17 | Fanuc Ltd | 放電加工機における放電パターン検出装置 |
-
1982
- 1982-02-22 JP JP2698582A patent/JPS58143274A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0197522A (ja) * | 1987-10-09 | 1989-04-17 | Fanuc Ltd | 放電加工機における放電パターン検出装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4225940A (en) | Oscilloscope system for acquiring, processing, and displaying information | |
JPH0447269B2 (ja) | ||
JPS5875068A (ja) | 波形蓄積表示装置 | |
US4251814A (en) | Time dot display for a digital oscilloscope | |
JPH0618293A (ja) | 記録計における測定データの記録方法 | |
JPS58143274A (ja) | 波形表示装置 | |
CA1190336A (en) | Waveform measurement and display apparatus | |
EP0339286A3 (en) | Test system for acquiring, calculating and displaying representations of data sequences | |
JPS63158470A (ja) | 信号測定装置及び方法 | |
US3466553A (en) | Control circuit for a sampling system | |
JPS60178315A (ja) | プロセスデ−タ表示装置 | |
GB2133164A (en) | Audio signal information display device | |
JPH0123743B2 (ja) | ||
JP2640555B2 (ja) | 試験用電源装置 | |
JP2621056B2 (ja) | デジタルストレージオシロスコープ | |
JP2000292448A (ja) | 画像と波形の同時記憶装置 | |
JPS6131439Y2 (ja) | ||
JP3258460B2 (ja) | 測定器におけるデータ出力方法 | |
JPS61275665A (ja) | 表示装置 | |
US3646460A (en) | Modulated on-to-off ratio pulse controlled digital-to-analog converter | |
JPH0533932Y2 (ja) | ||
JPS6138572U (ja) | アナログ電圧の測定装置 | |
JPS61149869A (ja) | 波形解析システム | |
JPS58143272A (ja) | 波形表示装置 | |
JPS58191538U (ja) | 温度分布測定デ−タ処理装置 |