JPS5813644Y2 - Fm受信機のステレオインジケ−タ誤動作防止回路 - Google Patents

Fm受信機のステレオインジケ−タ誤動作防止回路

Info

Publication number
JPS5813644Y2
JPS5813644Y2 JP12795277U JP12795277U JPS5813644Y2 JP S5813644 Y2 JPS5813644 Y2 JP S5813644Y2 JP 12795277 U JP12795277 U JP 12795277U JP 12795277 U JP12795277 U JP 12795277U JP S5813644 Y2 JPS5813644 Y2 JP S5813644Y2
Authority
JP
Japan
Prior art keywords
stereo
circuit
turned
power
malfunction prevention
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP12795277U
Other languages
English (en)
Other versions
JPS5453312U (ja
Inventor
熊谷盛男
Original Assignee
株式会社ケンウッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社ケンウッド filed Critical 株式会社ケンウッド
Priority to JP12795277U priority Critical patent/JPS5813644Y2/ja
Publication of JPS5453312U publication Critical patent/JPS5453312U/ja
Application granted granted Critical
Publication of JPS5813644Y2 publication Critical patent/JPS5813644Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Stereo-Broadcasting Methods (AREA)

Description

【考案の詳細な説明】 この考案はFM受信機のステレオインジケータ誤動作防
止回路に関するものである。
FM受信機において、電源オン時FM検波回路の検波出
力の直流レベル変化がステレオ復調回路の人力バイアス
電圧を変化させたり、ステレオ復調回路がPLL(フェ
ーズ・ロンクド・ループ)方式で構成されている場合に
は電源オン時76KHzVCO(電圧制御発振器)の動
作が変動したりすると、ステレオ受信状態におけるステ
レオインジケータの表示が点滅する誤動作をおこすこと
がある。
この考案は、上記誤動作を防止するため、電源オン時回
路が安定する1でステレオインジケータを所定時間の間
強制的に消灯しておくようにするステレオインジケータ
誤動作防止回路を提供することを目的とするものである
以下この考案の一実施例を示す図面に基づいてこの考案
の構成及び動作を説明する。
図面において、1はFM受信機のアンテナ、2は高周波
増幅回路、3は混合回路、4は局部発振回路、5は中間
周波増幅回路、6はFM検波回路、7はステレオ復調回
路、8,9は低周波増幅回路io、i1はスピーカ、1
2はステレオ−モノラル切換端子、13はステレオ−モ
ノラル切換用スイッチ、14はステレオインジケータ(
発光ダイオード)、15は微分回路、16はスインチン
グトランジスタである。
以上のような構成において、ステレオ復調回路7はスイ
ッチ13をオンするとモノラル動作状態になり、オフす
るとステレオ動作状態にあるものとすれば、電源オン時
十B電源電圧の立上りをコンデンサC及び抵抗R1を時
定数とする微分回路15で微分し、その微分出力をスイ
ンチングトランジスタ16のベースに印加する。
それによって、スインチングトランジスタ16は電源オ
ンと同時にオン状態となり、ステレオモノラル切換端子
12は接地されてステレオ復調回路7が強制的にモノラ
ル動作状態となる。
したがって、ステレオインジケータ14は、を源オン時
微分回路15の時定数で決する所定時間の間消灯された
捷1となる。
所定時間後スインチングトランジスタ16がオフ状態と
なると、ステレオ復調回路7はステレオ動作状態となり
ステレオインジケータ14が点灯状態となる。
なお、微分回路15のダイオードDは電源オフ時gコン
デンサCの充電電荷を速やかに放電して、次の電源オン
操作に備えるためのものである。
以上述べたように、この考案によれば電源オン時から所
定時間の間ステレオインジケータを強制的に消灯してお
くように構成したので、従来回路のように電源オン時ス
テレオインジケータが点滅する誤動作を防止することが
できる。
【図面の簡単な説明】
図面はこの考案の一実施例を示す回路図である。 7・・・・・・ステレオ復調回路、12・・・・・・ス
テレオ−モノラル切換端子、14・・−・・・ステレオ
インジケータ、15・・・・・・微分回路、16・・−
・・・スイッチングトランジスタ。

Claims (1)

    【実用新案登録請求の範囲】
  1. 電源オン時の十B電源電圧が印加される微分回路と、ス
    テレオ復調回路のステレオ−モノラル切換端子に接続さ
    れ前記微分回路の微分出力によってオン・オフ動作する
    スインチングトランジスタとを備え、前記ステレオ復調
    回路を電源オン時所定時間の間モノラル動作状態にして
    ステレオインジケータを消灯しておくようにしたことを
    特徴とするFM受信機のステレオインジケータ誤動作防
    止回路。
JP12795277U 1977-09-22 1977-09-22 Fm受信機のステレオインジケ−タ誤動作防止回路 Expired JPS5813644Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12795277U JPS5813644Y2 (ja) 1977-09-22 1977-09-22 Fm受信機のステレオインジケ−タ誤動作防止回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12795277U JPS5813644Y2 (ja) 1977-09-22 1977-09-22 Fm受信機のステレオインジケ−タ誤動作防止回路

Publications (2)

Publication Number Publication Date
JPS5453312U JPS5453312U (ja) 1979-04-13
JPS5813644Y2 true JPS5813644Y2 (ja) 1983-03-16

Family

ID=29091176

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12795277U Expired JPS5813644Y2 (ja) 1977-09-22 1977-09-22 Fm受信機のステレオインジケ−タ誤動作防止回路

Country Status (1)

Country Link
JP (1) JPS5813644Y2 (ja)

Also Published As

Publication number Publication date
JPS5453312U (ja) 1979-04-13

Similar Documents

Publication Publication Date Title
DK0671818T3 (da) Miniaturemodtager til modtagelse af et höjfrekvent frekvens- eller fasemoduleret signal
US5303420A (en) Circuit for stabilizing the bias of a paging receiver with power saving functions
JPS5813644Y2 (ja) Fm受信機のステレオインジケ−タ誤動作防止回路
US4383136A (en) Muting circuit for AM stereophonic receiver
JP2850962B2 (ja) ステレオ受信機回路
JPS5850655Y2 (ja) Pllマルチプレックス復調回路
JPH04602Y2 (ja)
JPS6123883Y2 (ja)
JPS5936048Y2 (ja) 受信器
JPS6216037Y2 (ja)
JPS6133720Y2 (ja)
JPH0224269Y2 (ja)
JP2560711Y2 (ja) Vco停止回路
JPH01122628U (ja)
JPS602648Y2 (ja) 発振回路
JPS6228100Y2 (ja)
JPS6036904Y2 (ja) ラジオ受信機
JPH0247651Y2 (ja)
JPH0533078Y2 (ja)
JPH026692Y2 (ja)
JPS6033630Y2 (ja) 受信装置
JPS61140643U (ja)
JPS5823017B2 (ja) 受信状態に応じて自動周波数制御信号伝送系の状態が自動的に切換え変更されるようにした自動周波数制御回路
JPS586417B2 (ja) 位相同期回路
JPH02111917U (ja)