JPS58101487A - 印刷配線板電源供給回路 - Google Patents
印刷配線板電源供給回路Info
- Publication number
- JPS58101487A JPS58101487A JP19867781A JP19867781A JPS58101487A JP S58101487 A JPS58101487 A JP S58101487A JP 19867781 A JP19867781 A JP 19867781A JP 19867781 A JP19867781 A JP 19867781A JP S58101487 A JPS58101487 A JP S58101487A
- Authority
- JP
- Japan
- Prior art keywords
- printed wiring
- wiring board
- power supply
- bin
- connector
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Combinations Of Printed Boards (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は印刷配線板を電子機器のコネクタに接続する場
合において、電源のジ−タンスを実現することのでI!
!為印刷配線板電源供艙回路に関する。
合において、電源のジ−タンスを実現することのでI!
!為印刷配線板電源供艙回路に関する。
印刷配線板(PWB : Pr1nt@d Wiri
ng33@ard)は、MOS (Metal 0x
ld@S*wmie。
ng33@ard)は、MOS (Metal 0x
ld@S*wmie。
nduetor) I C等の小型電子部品の普及に伴
って、一般の電子機l!にムく用いられている。これら
の印刷配線板は、マザーボード(moth@r b・a
rd)等に配置されたコネクタに、そのカードエツジ(
(card @dK・)の部分を挿入することによ)
、電源ラインあるいは信号ラインK11llされ良ビン
パターンを1コネクタ側の対応するワイヤと接触畜せる
ようになっている。
って、一般の電子機l!にムく用いられている。これら
の印刷配線板は、マザーボード(moth@r b・a
rd)等に配置されたコネクタに、そのカードエツジ(
(card @dK・)の部分を挿入することによ)
、電源ラインあるいは信号ラインK11llされ良ビン
パターンを1コネクタ側の対応するワイヤと接触畜せる
ようになっている。
ところで%にロジックICt使用した部属配線板では、
電子部品の正常な動作を確保する曳めに1電源のシーケ
ンス會定めている場合が多い0このような印刷配線板を
使用した装置では、装置の電源【切るか、その印刷配線
板に電Stt供給するためのスイッチを遮断した後に、
印刷配線板tコネクタに挿入し、これ以後所定の順序で
印刷配線板への電−の供給を行う必要がめった。これは
印刷配線板の点検ある^は交換作業音煩雑とするばかや
でなく、スイッチ操作の誤りによ)電子部品を破壊する
おそれもあった。
電子部品の正常な動作を確保する曳めに1電源のシーケ
ンス會定めている場合が多い0このような印刷配線板を
使用した装置では、装置の電源【切るか、その印刷配線
板に電Stt供給するためのスイッチを遮断した後に、
印刷配線板tコネクタに挿入し、これ以後所定の順序で
印刷配線板への電−の供給を行う必要がめった。これは
印刷配線板の点検ある^は交換作業音煩雑とするばかや
でなく、スイッチ操作の誤りによ)電子部品を破壊する
おそれもあった。
本発明はこのような事情に鑑みてなされたもので、装置
の扱者がスイッチ操作を行うことなく、電源のシーケン
ス會実現することのできる印刷配線板電源供給inj*
’i提供することt@的とする。
の扱者がスイッチ操作を行うことなく、電源のシーケン
ス會実現することのできる印刷配線板電源供給inj*
’i提供することt@的とする。
本発明では、印刷配線板の特定のビンパターン間’t*
mさせておき、コネクタに印刷配線板のカードエツジが
挿入されたとき、このタイ建ングを装置本体側で検出さ
せる。そしてこれから所定の遅延時間経過後に、電源ツ
インのビンパターンに電源の供給上行わせるようにして
、前記した目的を達成する。
mさせておき、コネクタに印刷配線板のカードエツジが
挿入されたとき、このタイ建ングを装置本体側で検出さ
せる。そしてこれから所定の遅延時間経過後に、電源ツ
インのビンパターンに電源の供給上行わせるようにして
、前記した目的を達成する。
以下実施例につき本発明を詳@tfc説明する。
81FIAは、本発明の第1の実施例を示し友ものであ
る。印刷配線板lのカードエツジ部分11にハ、所定の
間隔を置いてn個のビンパターン12.〜12nが形成
されている。このうち第1および第2のビンパターン1
2..12.は、それぞれ電源のeまたはΦ端子に接続
されるパターンである。
る。印刷配線板lのカードエツジ部分11にハ、所定の
間隔を置いてn個のビンパターン12.〜12nが形成
されている。このうち第1および第2のビンパターン1
2..12.は、それぞれ電源のeまたはΦ端子に接続
されるパターンである。
また@ n−1およびnのビンパターン12n l。
12tlは、プリント配線により予め短絡されている。
印刷配線板1を着脱するコネクタ2から突出しているビ
ン21.〜21nのうち、印刷配線板1の挿入時[11
1または第勤のビンパターン12□12n と接触する
@Itたはa[nのビン21.。
ン21.〜21nのうち、印刷配線板1の挿入時[11
1または第勤のビンパターン12□12n と接触する
@Itたはa[nのビン21.。
21nは、装置本体に設けられた電源3のO端子に接続
されている。また第2のビンパターン12!と接触する
第2のビン21. は、リレー4の常開接点41[−
介して、電源3の■端子に接続されている0更KsMn
1のビンパターン12n−1と接触する第n−1の
ビン21n−1は、リレー4の励磁コイル42t−介し
て、電源3の■端子に接続されている。
されている。また第2のビンパターン12!と接触する
第2のビン21. は、リレー4の常開接点41[−
介して、電源3の■端子に接続されている0更KsMn
1のビンパターン12n−1と接触する第n−1の
ビン21n−1は、リレー4の励磁コイル42t−介し
て、電源3の■端子に接続されている。
このような電子機器において、印刷配線板のカードエツ
ジ部分11がコネクタ2に挿入されると、この時点で各
ビンパターン12.〜12nが対応するビン21.〜2
1nと接続される0これにより、リレーの励磁コイル4
2が励磁され、所定の動作時間が経過しIF:、後、常
開接点41が閉じる。ここで動作時間は、励磁コイル4
1に電圧が加わった後に、電流が感動電流に違するまで
の時間と、常開接点42が動作する時間との和で表わさ
れる。
ジ部分11がコネクタ2に挿入されると、この時点で各
ビンパターン12.〜12nが対応するビン21.〜2
1nと接続される0これにより、リレーの励磁コイル4
2が励磁され、所定の動作時間が経過しIF:、後、常
開接点41が閉じる。ここで動作時間は、励磁コイル4
1に電圧が加わった後に、電流が感動電流に違するまで
の時間と、常開接点42が動作する時間との和で表わさ
れる。
動作時間は、リレーの種類中電源3の電圧などにより、
ある程度自由Kl&定することができる0常開後点41
が閉じると、@1および第2のビンノ(ターン12+*
12tK電@sが接続される0これは、全ビンパターン
121〜12nが対応するビン211〜21n KII
絖されて以後、はぼ前記した動作時間経過後に行われる
O従って印刷配線板のカードエツジ部分11がコネクタ
2に挿入される段階で、これらの間で不安定な接触(振
動)が一時的に発生しても、動作時間を適切に設定する
ことによ)、電子回路を保護することができるO なお、複数の電′−が、それぞれ異なった時間の経過I
IK印刷配線板へ供給される必要がある場合には、装置
本体@に複数のリレーあるいはタイマー等の遅延素子を
用意しておき、これらの遅延時間を別−に設定しておい
て、それぞれOSmの供給開始時間を設定すれば喪い。
ある程度自由Kl&定することができる0常開後点41
が閉じると、@1および第2のビンノ(ターン12+*
12tK電@sが接続される0これは、全ビンパターン
121〜12nが対応するビン211〜21n KII
絖されて以後、はぼ前記した動作時間経過後に行われる
O従って印刷配線板のカードエツジ部分11がコネクタ
2に挿入される段階で、これらの間で不安定な接触(振
動)が一時的に発生しても、動作時間を適切に設定する
ことによ)、電子回路を保護することができるO なお、複数の電′−が、それぞれ異なった時間の経過I
IK印刷配線板へ供給される必要がある場合には、装置
本体@に複数のリレーあるいはタイマー等の遅延素子を
用意しておき、これらの遅延時間を別−に設定しておい
て、それぞれOSmの供給開始時間を設定すれば喪い。
112図は、本発明のa12の実施例を示したものであ
る03枚の印刷配線板IA〜lCのそれぞれ1対のビン
パターン12n−1,12nは、プリント配線により予
め短絡されている0これらは3連のコネクタ5に互の面
【並列にしてIRり付けられるようになっている。tた
これらの印刷配線板IA−ICのうち、電源の供給を受
ける能動的な板IA、IBKついては、それらのl[1
のビンノくターン12. がリレー4の常開接点を介
して電源3のθ端子に接続されてお!)、l1f2のビ
ンノ(ターン12. がそのe端子に接続されている
。また各印刷配線板IA−1cの1g m−1および鳳
のビンパターン12H−1,12nKついては、各印刷
配線板IA〜ICがコネクタ5に挿入畜れた状態におい
て、リレー4の励磁コイルと電源3かも成る直列回路お
よびコネクタ5に設けられ危ジャンノくa6,7と共に
閉回路の一部を形成するようになっている。
る03枚の印刷配線板IA〜lCのそれぞれ1対のビン
パターン12n−1,12nは、プリント配線により予
め短絡されている0これらは3連のコネクタ5に互の面
【並列にしてIRり付けられるようになっている。tた
これらの印刷配線板IA−ICのうち、電源の供給を受
ける能動的な板IA、IBKついては、それらのl[1
のビンノくターン12. がリレー4の常開接点を介
して電源3のθ端子に接続されてお!)、l1f2のビ
ンノ(ターン12. がそのe端子に接続されている
。また各印刷配線板IA−1cの1g m−1および鳳
のビンパターン12H−1,12nKついては、各印刷
配線板IA〜ICがコネクタ5に挿入畜れた状態におい
て、リレー4の励磁コイルと電源3かも成る直列回路お
よびコネクタ5に設けられ危ジャンノくa6,7と共に
閉回路の一部を形成するようになっている。
従って、各印刷配41板IA〜I Ct、順次コネクタ
5に挿入していくと、挿入の完了し友時点で前記閉回路
が形成され、リレー4が動作する0すなわち印刷配線板
IA−ICのうち最後の板がコネクタに挿入された時点
から所定の遅嬌時間が経過し友とき、印刷配線板IA、
IBK電源3から電圧が印加されることとなる。これに
よ砂、関連し危複数の印刷配線板における電源の供給を
支障なく開始することができる0各印刷配線板に複数の
電ii*t−供給する場合につbては、第1の実施例で
a明したと$P妙である0 このように本発明によれば印刷配線板のビンパターン自
体に一株のスイッチとしての機能【持友せたので、印刷
配線板を挿抜することにより、電7源の開閉を行うこと
ができ、電源の開閉に伴う作業ミスを全廃することがで
きる0
5に挿入していくと、挿入の完了し友時点で前記閉回路
が形成され、リレー4が動作する0すなわち印刷配線板
IA−ICのうち最後の板がコネクタに挿入された時点
から所定の遅嬌時間が経過し友とき、印刷配線板IA、
IBK電源3から電圧が印加されることとなる。これに
よ砂、関連し危複数の印刷配線板における電源の供給を
支障なく開始することができる0各印刷配線板に複数の
電ii*t−供給する場合につbては、第1の実施例で
a明したと$P妙である0 このように本発明によれば印刷配線板のビンパターン自
体に一株のスイッチとしての機能【持友せたので、印刷
配線板を挿抜することにより、電7源の開閉を行うこと
ができ、電源の開閉に伴う作業ミスを全廃することがで
きる0
第1vAは本発明の第1の実施例における印刷配線板電
源供給回路を組み込んだ電子回路の要部を示す斜視図、
第2図は本発明の第2の実施例における印刷配線板電源
供給回路の結線状mt示す回路図である。 1・・・・・・印刷配線板 2・・・・・・コネクタ 3・・・・・・電源 4・・・・・・リレー 12・・・・・・ビンパターン 出願人 富士ゼロックス株式会社 代理人 弁理士 山 内 梅 雄
源供給回路を組み込んだ電子回路の要部を示す斜視図、
第2図は本発明の第2の実施例における印刷配線板電源
供給回路の結線状mt示す回路図である。 1・・・・・・印刷配線板 2・・・・・・コネクタ 3・・・・・・電源 4・・・・・・リレー 12・・・・・・ビンパターン 出願人 富士ゼロックス株式会社 代理人 弁理士 山 内 梅 雄
Claims (1)
- 【特許請求の範囲】 1、多数のビンパターン量カードエツジ部に備えた印刷
配線板と、コネクタを介してこの印刷配線板の一部のビ
ンパターンに電圧を印加する本体装置とを備えた電子機
器において、印刷配線板上の特定のピンパターン間を短
絡した短絡部と、印刷配線板【コネクタに挿入すること
(より、前記短絡St本体装置側で検知する検知部と、
検知部の検知動作から所定の遷延時間経過後に、前記コ
ネクタ【介して印刷配111EK電圧を印加させる遅延
時間設定部とを真値することt4I黴とする印刷配線板
電源供給回路。 1 本体装置にそれぞれ異なまた遅延時間設定部 それぞれの遷延時間経過後に、コネクタ【介して印刷基
板のそれぞれ異なるビンパターンに電圧が印加されるこ
とを特徴とする特許請求や範81111.1項記載の印
刷配線板電源供給回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19867781A JPS58101487A (ja) | 1981-12-11 | 1981-12-11 | 印刷配線板電源供給回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19867781A JPS58101487A (ja) | 1981-12-11 | 1981-12-11 | 印刷配線板電源供給回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58101487A true JPS58101487A (ja) | 1983-06-16 |
Family
ID=16395204
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP19867781A Pending JPS58101487A (ja) | 1981-12-11 | 1981-12-11 | 印刷配線板電源供給回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58101487A (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS502483A (ja) * | 1973-05-07 | 1975-01-11 | ||
JPS5114763B2 (ja) * | 1973-02-22 | 1976-05-12 |
-
1981
- 1981-12-11 JP JP19867781A patent/JPS58101487A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5114763B2 (ja) * | 1973-02-22 | 1976-05-12 | ||
JPS502483A (ja) * | 1973-05-07 | 1975-01-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4468612A (en) | Arrangement for indicating when different types of electrical components are interconnected | |
US4418971A (en) | Electrical keying arrangement | |
JPS58101487A (ja) | 印刷配線板電源供給回路 | |
JP2002050435A (ja) | 活線挿抜検出回路および活線挿抜方法 | |
JPS5932956B2 (ja) | 電気回路装置 | |
JPS62120547A (ja) | インサ−キツトエミユレ−タ接続方式 | |
JPH02235126A (ja) | ユニット誤挿入防止システム | |
JPH02129711A (ja) | 回路カードの実装認識回路 | |
KR200213475Y1 (ko) | 회로팩 유니트의 정상 실장 상태 확인 회로 | |
EP0537085A1 (en) | Device for indicating the presence of an optional component on a board | |
JPH05157793A (ja) | ショートチェック付き電源回路 | |
JPH0136277B2 (ja) | ||
JP2967641B2 (ja) | 単位基板実装状態確認回路 | |
JPH0458480A (ja) | 活線挿抜装置 | |
SU421960A1 (ru) | Устройство для электромонтажа и проверкиблоков | |
JPS61188998A (ja) | プリント板插抜法 | |
JPS61227000A (ja) | 基板モジユ−ル誤插入防止機能付き制御装置 | |
JPS5947927A (ja) | 通電中の本体機器に着脱可能なポ−タブル機器 | |
JPH01297880A (ja) | プリント基板の接続構造 | |
JPS58111764A (ja) | プリント基板の試験方法 | |
JPS63232281A (ja) | プリント板の不完全実装個所検出方式 | |
JPS6277021A (ja) | 印刷配線板を備えた装置の電源供給方法 | |
JPH0331919A (ja) | オンラインリペア可能な情報処理装置 | |
JPS6134482A (ja) | バ−ンインボ−ド | |
JPH0478914A (ja) | 活線挿抜用基板 |