JPH1188118A - マッチトフィルタ及びタイミング検出方法 - Google Patents

マッチトフィルタ及びタイミング検出方法

Info

Publication number
JPH1188118A
JPH1188118A JP9254270A JP25427097A JPH1188118A JP H1188118 A JPH1188118 A JP H1188118A JP 9254270 A JP9254270 A JP 9254270A JP 25427097 A JP25427097 A JP 25427097A JP H1188118 A JPH1188118 A JP H1188118A
Authority
JP
Japan
Prior art keywords
tap coefficient
timing
matched filter
filter
programmable digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9254270A
Other languages
English (en)
Inventor
Keiji Takakusaki
恵二 高草木
Hidetoshi Suzuki
秀俊 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP9254270A priority Critical patent/JPH1188118A/ja
Priority to EP98116232A priority patent/EP0901235A3/en
Priority to KR1019980036270A priority patent/KR100320828B1/ko
Priority to CNB981185940A priority patent/CN1140064C/zh
Publication of JPH1188118A publication Critical patent/JPH1188118A/ja
Priority to US10/139,220 priority patent/US20020159471A1/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/709Correlator structure
    • H04B1/7093Matched filter type
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7115Constructive combining of multi-path signals, i.e. RAKE receivers

Abstract

(57)【要約】 【課題】 ショートコードにより拡散された受信信
号だけでなく、ロングコードにより拡散された受信信号
にも対応することができること。 【解決手段】 タップ係数列作成装置103は、拡散符
号発生器102の発生する拡散符号を1シンボル分ごと
にまとめて並列に変換し、タップ係数列書き込みバス1
04を介してプログラマブルディジタルフィルタ106
のタップ係数書き込み端子に与え、プログラマブルディ
ジタルフィルタ106のタップ係数の更新を1情報シン
ボルごとに行う。Nシンボル目の部分の系列で拡散され
ている区間の受信が終わった瞬間、プログラマブルディ
ジタルフィルタ106内のシフトレジスタにはその区間
の受信信号が充填されており、プログラマブルディジタ
ルフィルタのタップ係数としてロングコードの先頭から
数えてNシンボル目の部分の系列を設定すれば、マッチ
トフィルタ出力には相関ピークが現れる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、ディジタル移動無
線通信装置に使用するマッチトフィルタ及びタイミング
検出方法に関する。
【0002】
【従来の技術】CDMA(Code Division
Multiple Acess)方式のデータ伝送に
おいては、受信拡散変調信号を逆拡散する必要がある。
この逆拡散を行う場合には、スライディング相関器やマ
ッチトフィルタ等によるディジタル処理により相関検出
を行う。中でもマッチトフィルタは、スライディング相
関器よりも、受信機での拡散符号の初期同期時間が短い
という利点を有する。
【0003】図8は従来のマッチトフィルタにおけるプ
ログラマブルディジタルフィルタの構成を示す概略図で
ある。受信ベースバンド信号入力端子1は、受信したベ
ースバンド信号列を入力するための端子である。システ
ムクロック入力端子2は、並設する複数のシフトレジス
タ4にシステムクロックを入力するための端子である。
【0004】タップ係数レジスタ3は、それぞれのディ
ジタル乗算器5に乗算するタップ係数を記憶する。ま
た、シフトレジスタ4は、受信ベースバンド信号入力端
子1から入力した受信ベースバンド信号列を記憶する。
ディジタル加算器6は、各レジスタの値にタップ係数を
乗算した値を加算する。マッチトフィルタ出力端子7
は、ディジタル加算器6で加算された値を出力するため
の端子である。
【0005】上記構成を有するマッチトフィルタの動作
を説明する。受信ベースバンド信号入力端子1より入力
された受信ベースバンド信号列は、システムクロックの
立ち上がり毎に1段ずつシフトレジスタ4の中を進む。
シフトレジスタ4中の各レジスタの値には、各々に設け
られたディジタル乗算器5により、タップ係数レジスタ
3が記憶するタップ係数が乗算される。乗算結果は、デ
ィジタル加算器6によって総て加算され、その値が出力
端子7から出力される。
【0006】このような動作により、出力端子7から出
力される値は、システムクロックの立ち上がり毎に変化
する。ここで、受信ベースバンド信号列は、スペクトル
拡散信号を想定しており、システムクロックの周期は、
チップ周期もしくはチップ周期のオーバーサンプル数分
の1とし、シフトレジスタ4の段数は1情報シンボルあ
たりの拡散符号長もしくは1情報シンボルあたりの拡散
符号長のオーバーサンプル数倍とする。
【0007】また、このマッチトフィルタにおいては、
受信信号の情報シンボルの変わり目、すなわち拡散符号
の先頭がシフトレジスタ4の最終段に到達するたびに、
マッチトフィルタ出力端子7には大きな出力が現れ、そ
の他の時刻においてはマッチトフィルタ出力端子7には
小さな出力しか現れない。この大きな出力を「相関ピー
ク」と呼ぶ。マッチトフィルタ出力端子7からの出力系
列から相関ピークのみを選び出し、その正負を判定する
ことにより、受信した信号を復調することができる。
【0008】多重遅延伝搬環境により複数の受信信号が
異なるタイミングで到来する場合、相関ピークは1シン
ボルに複数回現れることになる。各々の相関ピークの値
を合成することにより、より信号対雑音比の高い復調出
力を得ることが可能である。この方式を、RAKE合成
と呼ぶ。
【0009】
【発明が解決しようとする課題】しかしながら、上記構
成のマッチトフィルタは、各レジスタの値に乗算するタ
ップ係数の値が固定であるので、ショートコード(周期
が1情報シンボル周期に等しい拡散符号)によって拡散
された受信信号のみにしか対応できず、ロングコード
(周期が情報シンボル周期の整数倍である拡散符号)に
よって拡散された受信信号には対応できない、という問
題を有する。
【0010】本発明はかかる点に鑑みてなされたもので
あり、ショートコードにより拡散された受信信号だけで
なく、ロングコードにより拡散された受信信号にも対応
することができるマッチトフィルタを提供することを目
的とする。
【0011】
【課題を解決するための手段】上記課題を解決するため
に、本発明は以下の手段を講じた。
【0012】請求項1に記載の発明は、特定の周期でタ
ップ係数を更新するタップ係数更新手段と、受信した信
号列に対してタップ係数を用いた演算処理を行いフィル
タ出力を得る少なくとも一つのディジタルフィルタと、
を具備する構成を採る。
【0013】請求項8に記載の発明は、特定の周期でタ
ップ係数を更新し、受信した信号列に対して前記タップ
係数を用いた演算処理を行い相関ピークのタイミングを
検出する構成を採る。
【0014】これらの構成によれば、各レジスタの値に
乗算するタップ係数の値を可変にすることができるの
で、ショートコードにより拡散された受信信号だけでな
く、ロングコードにより拡散された受信信号にも対応す
ることができる。
【0015】請求項2に記載の発明は、請求項1に記載
の発明において、特定の周期が所定シンボル数である構
成を採る。
【0016】この構成によれば、受信信号到来タイミン
グの分布が複数情報シンボルにわたっても対処すること
ができる。すなわち、複数シンボル数の遅延に対応する
ことができる。
【0017】請求項3に記載の発明は、請求項2に記載
の発明において、各ディジタルフィルタは、所定シンボ
ル数ずらしてタップ係数を切替える構成を採る。
【0018】請求項9に記載の発明は、請求項8に記載
の方法において、各ディジタルフィルタが、所定シンボ
ル数ずらしてタップ係数を切替える構成を採る。
【0019】これらの構成によれば、受信タイミングが
複数シンボルにわたって分布している場合にも確実に対
処することができる。
【0020】請求項4に記載の発明は、請求項1乃至請
求項3のいずれかに記載の発明において、タップ係数を
更新するタイミングを変化させるタイミング制御手段を
具備する構成を採る。
【0021】請求項10に記載の発明は、請求項8又は
請求項9に記載の方法において、タップ係数を更新する
タイミングを変化させる構成を採る。
【0022】これらの構成によれば、受信タイミングが
時間と共に大きく変化しても対処することができる。こ
の場合、タイミング制御手段が、タップ係数を更新する
タイミングがフィルタ出力の相関ピークのタイミングと
重ならないように、タップ係数を更新するタイミングを
変化させることが好ましい。
【0023】請求項6に記載の発明は、請求項1乃至請
求項5に記載のマッチトフィルタを備えた基地局装置で
あり、請求項7に記載の発明は、請求項1乃至請求項5
に記載のマッチトフィルタを備えた移動局装置である。
【0024】これらの構成によれば、ショートコード及
びロングコードのいずれにより拡散された受信信号を伝
送することができる基地局装置及び移動局装置を実現す
ることができる。
【0025】請求項12に記載の発明は、請求項8乃至
請求項11のいずれかに記載の方法に係る相関ピークの
値を合成することにより復調出力を得るRAKE合成方
法である。
【0026】この構成によれば、ショートコード及びロ
ングコードのいずれにより拡散された受信信号について
も、信号対雑音比の高い復調出力を得ることができる。
【0027】
【発明の実施の形態】以下、本発明の実施の形態につい
て添付図面を参照して詳細に説明する。
【0028】(実施形態1)図1は、本発明の実施形態
1に係るマッチトフィルタの構成を示すブロック図であ
る。受信ベースバンド信号入力端子101は、受信した
ベースバンド信号列を入力するための端子である。拡散
符号発生器102は、システムタイミング制御装置10
5の発生するシステムクロック及びシンボルクロックに
したがったタイミングで拡散符号を発生する。
【0029】タップ係数列作成装置103は、拡散符号
発生器102の発生する拡散符号を1シンボル分毎にま
とめて並列に変換し、タップ係数列書き込みバス104
を介してプログラマブルディジタルフィルタ106のタ
ップ係数書き込み端子に与える。システムタイミング制
御装置105は、システムクロック及びシンボルクロッ
クを発生する。また、マッチトフィルタ出力端子107
は、マッチトフィルタでディジタル処理された信号を出
力するための端子である。
【0030】図2は、図1におけるプログラマブルディ
ジタルフィルタの内部構成を示す概略図である。
【0031】プログラマブルディジタルフィルタは、受
信したベースバンド信号列を入力するための受信ベース
バンド信号入力端子201と、並設する複数のシフトレ
ジスタ206にシステムクロックを入力するためのシス
テムクロック入力端子202と、タップ係数の値を並列
に与えるためのタップ係数書き込み端子203と、タッ
プ係数を更新する際にパルスを入力するためのタップ係
数書き込みパルス入力端子204と、更新されるタップ
係数を記憶するタップ係数レジスタ205と、受信ベー
スバンド信号入力端子201から入力した受信ベースバ
ンド信号列を記憶するシフトレジスタ206と、各レジ
スタの値にタップ係数を乗算するディジタル乗算器20
7と、各レジスタの値にタップ係数を乗算した値を加算
するディジタル加算器208と、ディジタル加算器20
8で加算された値を出力するためのマッチトフィルタ出
力端子209とから主に構成されている。
【0032】上記構成を有するマッチトフィルタの動作
について説明する。まず、受信ベースバンド信号入力端
子101から入力された受信ベースバンド信号は、プロ
グラマブルディジタルフィルタ106の入力端子に入力
される。このとき、拡散符号発生器102は、システム
タイミング制御装置105の発生するシステムクロック
及びシンボルクロックにしたがったタイミングで拡散符
号を発生する。なお、拡散符号発生器102が発生する
拡散符号は、ロングコード・ショートコードの両方の場
合があり得る。
【0033】また、タップ係数列作成装置103は、拡
散符号発生器102が発生する拡散符号を1シンボル分
毎にまとめて並列に変換し、タップ係数列書き込みバス
104を介してプログラマブルディジタルフィルタ10
6のタップ係数書き込み端子に与える。このとき、プロ
グラマブルディジタルフィルタ106のタップ係数書き
込みパルス入力端子には、シンボルクロックを与える。
これにより、プログラマブルディジタルフィルタ106
のタップ係数の更新は特定周期、すなわち1情報シンボ
ル毎に行われる。
【0034】プログラマブルディジタルフィルタ106
における動作は以下のようになる。すなわち、図2に示
すように、受信ベースバンド信号入力端子201より入
力された受信ベースバンド信号列は、システムクロック
の立ち上がり毎に1段ずつシフトレジスタ206の中を
進む。シフトレジスタ206中の各レジスタの値には、
各々に設けられたディジタル乗算器207により、タッ
プ係数レジスタ205に記憶されたタップ係数が乗算さ
れる。その乗算結果は、ディジタル乗算器207によっ
て総て加算され、これをマッチトフィルタ出力として出
力端子209から出力される。
【0035】このような動作により、出力端子209に
出力される値は、システムクロックの立ち上がり毎に変
化する。タップ係数レジスタ205が記憶するタップ係
数は、タップ係数書き込み端子203にタップ係数の値
を並列に与えながらタップ係数書き込みパルス入力端子
204にパルスを与えることにより、変更することがで
きる。すなわい、このような構成にすることにより、受
信ベースバンド信号列に乗算するタップ係数を可変とす
ることができる。
【0036】上記動作のタイミング図を図3に示す。受
信信号のタイミング図上に記された数字は、そのシンボ
ル区間がロングコードの先頭から数えて何シンボル目の
部分の系列で拡散されているかを表すものである。例え
ば、Nシンボル目の部分の系列で拡散されている区間の
受信が終わった瞬間、プログラマブルディジタルフィル
タ106内のシフトレジスタには、その区間の受信信号
が充填されている。このとき、プログラマブルディジタ
ルフィルタのタップ係数としてロングコードの先頭から
数えてNシンボル目の部分の系列が設定されていれば、
マッチトフィルタ出力には相関ピークが現れる。図3に
おいては、例として、タイミングの異なる3本の受信信
号が到来している状況を示しており、したがって相関ピ
ークも3本現れる。
【0037】ここで、タップ係数の更新タイミングとな
るシンボルクロックのタイミング(図3中の点線)は、総
ての受信信号に対する相関ピークの前に設定しなければ
ならない。本実施形態のマッチトフィルタを基地局装置
に導入した場合、相関ピークは必ずタップ係数更新タイ
ミングより後ろの位置に現れるので(仮に伝搬遅延なし
の上り信号を受信した場合には、相関ピークはタップ係
数更新タイミングと同じ位置に立つ)、上記条件は満た
される。
【0038】以上のように、本実施形態によれば、タッ
プ係数を可変とすることができるので、ショートコード
により拡散された受信信号だけでなく、ロングコードに
より拡散された受信信号にも対応することができるマッ
チトフィルタを実現することができる。
【0039】(実施形態2)図4は、本発明の実施形態
2に係るマッチトフィルタの構成を示すブロック図であ
る。
【0040】本実施形態のマッチトフィルタは、受信し
たベースバンド信号列を入力するための受信ベースバン
ド信号入力端子401と、システムタイミング制御装置
405の発生するシステムクロック及びシンボルクロッ
クにしたがったタイミングで拡散符号を発生する拡散符
号発生器402と、拡散符号発生器402の発生する拡
散符号を1シンボル分毎にまとめて並列に変換し、タッ
プ係数書き込み端子に与えるタップ係数列作成装置40
3と、タップ係数列作成装置403とプログラマブルデ
ィジタルフィルタとの間を接続するタップ係数列書き込
みバス404と、システムクロック及びシンボルクロッ
クを発生するシステムタイミング制御装置405と、図
2に示す構成を有するプログラマブルディジタルフィル
タ406と、マッチトフィルタでディジタル処理された
信号を出力するためのマッチトフィルタ出力端子407
と、各相関ピークのタイミングをシステムタイミング制
御装置405に送るためのフィルタ出力帰還バス408
とから主に構成されている。
【0041】上記構成を有するマッチトフィルタの動作
について説明する。まず、受信ベースバンド信号入力端
子401から入力された受信ベースバンド信号は、プロ
グラマブルディジタルフィルタ406の入力端子に入力
される。このとき、拡散符号発生器402は、システム
タイミング制御装置405の発生するシステムクロック
及びシンボルクロックにしたがったタイミングで拡散符
号を発生する。なお、拡散符号発生器402が発生する
拡散符号は、ロングコード・ショートコードの両方の場
合があり得る。
【0042】また、タップ係数列作成装置403は、拡
散符号発生器402が発生する拡散符号を1シンボル分
毎にまとめて並列に変換し、タップ係数列書き込みバス
404を介してプログラマブルディジタルフィルタ40
6のタップ係数書き込み端子に与える。このとき、プロ
グラマブルディジタルフィルタ406のタップ係数書き
込みパルス入力端子には、シンボルクロックとは独立に
設定可能なタップ係数更新パルスを与える。これによ
り、プログラマブルディジタルフィルタ406のタップ
係数の更新は1情報シンボル毎に行われる。
【0043】時間の経過とともに受信信号の到来タイミ
ングが変化した場合には、フィルタ出力帰還バス408
を介して各相関ピークのタイミングをシステムタイミン
グ制御装置405が認識し、タップ係数更新タイミング
と各相関ピークのタイミングとが重なることがないよう
にタップ係数更新タイミングを変化させる。
【0044】なお、プログラマブルディジタルフィルタ
406の動作は実施形態1と同様である。また、上記動
作のタイミング図は、図3に示すようになり、実施形態
1と同様である。
【0045】以上のように、本実施形態によれば、タッ
プ係数を可変とすることができ、しかもタップ係数更新
タイミングと各相関ピークのタイミングとが重なること
がないようにタップ係数更新タイミングを変化させるの
で、ショートコードにより拡散された受信信号だけでな
く、ロングコードにより拡散された受信信号にも対応す
ることができ、受信タイミングが時間とともに大きく変
化しても対処できるマッチトフィルタを実現することが
できる。
【0046】(実施形態3)図5は、本発明の実施形態
3に係るマッチトフィルタの構成を示すブロック図であ
る。図5は、例として、3シンボルの遅延に対応できる
マッチトフィルタの構成を示す。
【0047】本実施形態のマッチトフィルタは、受信し
たベースバンド信号列を入力するための受信ベースバン
ド信号入力端子501と、システムタイミング制御装置
505の発生するシステムクロック及びシンボルクロッ
クにしたがったタイミングで拡散符号を発生する拡散符
号発生器502と、拡散符号発生器502の発生する拡
散符号を1シンボル分毎にまとめて並列に変換し、タッ
プ係数書き込み端子に与えるタップ係数列作成装置50
3と、タップ係数列作成装置503とプログラマブルデ
ィジタルフィルタとの間を接続するタップ係数列書き込
みバス504と、システムクロック及びシンボルクロッ
クを発生するシステムタイミング制御装置505と、図
2に示す構成を有するプログラマブルディジタルフィル
タA506,プログラマブルディジタルフィルタB50
8,及びプログラマブルディジタルフィルタC510
と、マッチトフィルタA,B,Cでそれぞれディジタル
処理された信号を出力するためのマッチトフィルタA出
力端子507,マッチトフィルタB出力端子509,及
びマッチトフィルタC出力端子511とから主に構成さ
れている。
【0048】このマッチトフィルタにおいては、受信ベ
ースバンド信号入力端子501から入力された受信ベー
スバンド信号列は、プログラマブルディジタルフィルタ
A506、プログラマブルディジタルフィルタB50
8、プログラマブルディジタルフィルタC510にそれ
ぞれ入力され、タップ係数列作成装置503で作成され
たタップ係数もプログラマブルディジタルフィルタA5
06、プログラマブルディジタルフィルタB508、プ
ログラマブルディジタルフィルタC510にそれぞれ入
力される。
【0049】上記構成を有するマッチトフィルタの動作
について説明する。まず、受信ベースバンド信号入力端
子501から入力された受信ベースバンド信号は、プロ
グラマブルディジタルフィルタA506、B508、及
びC510の入力端子にそれぞれ入力される。このと
き、拡散符号発生器502は、システムタイミング制御
装置505の発生するシステムクロック及びシンボルク
ロックにしたがったタイミングで拡散符号を発生する。
なお、拡散符号発生器502が発生する拡散符号は、ロ
ングコード・ショートコードの両方の場合があり得る。
【0050】また、タップ係数列作成装置503は、拡
散符号発生器502が発生する拡散符号を1シンボル分
毎にまとめて並列に変換し、タップ係数列書き込みバス
504を介してプログラマブルディジタルフィルタA5
06、B508、及びC510のタップ係数書き込み端
子に与える。このとき、プログラマブルディジタルフィ
ルタA506、B508、及びC510のタップ係数書
き込みパルス入力端子には、シンボルクロックとは独立
に設定可能なタップ係数更新パルスを与える。なお、プ
ログラマブルディジタルフィルタA506、B508、
及びC510の動作は実施形態1と同様である。
【0051】上記動作のタイミング図を図6に示す。図
6においては、タイミングの異なる3本の受信信号が到
来しており、しかも受信タイミングの分布が3シンボル
にわたるような状況を示している。
【0052】受信信号のタイミング図上に記された数字
は、そのシンボル区間がロングコードの先頭から数えて
何シンボル目の部分の系列で拡散されているかを表すも
のである。例えば、Nシンボル目の部分の系列で拡散さ
れている区間の受信が終わった瞬間、プログラマブルデ
ィジタルフィルタ内のシフトレジスタには、その区間の
受信信号が充填されている。このとき、プログラマブル
ディジタルフィルタのタップ係数としてロングコードの
先頭から数えてNシンボル目の部分の系列が設定されて
いれば、マッチトフィルタ出力には相関ピークが現れ
る。
【0053】受信タイミングがMシンボルにわたって分
布する場合には、プログラマブルディジタルフィルタの
タップ係数をMシンボルにわたって保持する必要があ
る。そのため、M個のプログラマブルディジタルフィル
タを並列に設け、それぞれのタップ係数の切換を図6に
示すとおり1シンボル毎にずらして行う。このような制
御を行うことにより、各プログラマブルディジタルフィ
ルタA506、B508、及びC510の出力には、図
6に示すように、同一の情報シンボルに対応する相関ピ
ークが複数シンボルにわたって複数本現れる。
【0054】そして、あるタップ係数更新タイミングか
ら次のタップ係数更新タイミングまでの間にプログラマ
ブルディジタルフィルタの出力に現れる相関ピークの値
をRAKE合成することにより、より信号対雑音比の高
い復調出力を得ることができる。
【0055】ここで、タップ係数の更新タイミングとな
るシンボルクロックのタイミング(図6中の点線)は、総
ての受信信号に対する相関ピークの前に設定しなければ
ならない。本実施形態のマッチトフィルタを基地局装置
に導入した場合、相関ピークは必ずタップ係数更新タイ
ミングより後ろの位置に現れるので(仮に伝搬遅延なし
の上り信号を受信した場合には、相関ピークはタップ係
数更新タイミングと同じ位置に立つ)、上記条件は満た
される。
【0056】以上のように、本実施形態によれば、タッ
プ係数を可変とすることができ、タップ係数を複数シン
ボルにわたって保持するので、ショートコードにより拡
散された受信信号だけでなく、ロングコードにより拡散
された受信信号にも対応することができ、受信信号到来
タイミングの分布が複数情報シンボルにわたっても対応
することができるマッチトフィルタを実現することがで
きる。
【0057】(実施形態4)図7は、本発明の実施形態
4に係るマッチトフィルタの構成を示すブロック図であ
る。図7も、例として、3シンボルの遅延に対応できる
マッチトフィルタの構成を示す。
【0058】本実施形態のマッチトフィルタは、受信し
たベースバンド信号列を入力するための受信ベースバン
ド信号入力端子701と、システムタイミング制御装置
705の発生するシステムクロック及びシンボルクロッ
クにしたがったタイミングで拡散符号を発生する拡散符
号発生器702と、拡散符号発生器702の発生する拡
散符号を1シンボル分毎にまとめて並列に変換し、タッ
プ係数書き込み端子に与えるタップ係数列作成装置70
3と、タップ係数列作成装置703とプログラマブルデ
ィジタルフィルタとの間を接続するタップ係数列書き込
みバス704と、システムクロック及びシンボルクロッ
クを発生するシステムタイミング制御装置705と、図
2に示す構成を有するプログラマブルディジタルフィル
タA706,プログラマブルディジタルフィルタB70
8,及びプログラマブルディジタルフィルタC710
と、マッチトフィルタA,B,Cでそれぞれディジタル
処理された信号を出力するためのマッチトフィルタA出
力端子707,マッチトフィルタB出力端子709,及
びマッチトフィルタC出力端子711と、各相関ピーク
のタイミングをシステムタイミング制御装置705に送
るためのフィルタ出力帰還バス712とから主に構成さ
れている。
【0059】このマッチトフィルタにおいては、受信ベ
ースバンド信号入力端子701から入力された受信ベー
スバンド信号列は、プログラマブルディジタルフィルタ
A706、プログラマブルディジタルフィルタB70
8、プログラマブルディジタルフィルタC710にそれ
ぞれ入力され、タップ係数列作成装置703で作成され
たタップ係数もプログラマブルディジタルフィルタA7
06、プログラマブルディジタルフィルタB708、プ
ログラマブルディジタルフィルタC710にそれぞれ入
力される。
【0060】上記構成を有するマッチトフィルタの動作
について説明する。まず、受信ベースバンド信号入力端
子701から入力された受信ベースバンド信号は、プロ
グラマブルディジタルフィルタA706、B708、及
びC710の入力端子にそれぞれ入力される。このと
き、拡散符号発生器702は、システムタイミング制御
装置705の発生するシステムクロック及びシンボルク
ロックにしたがったタイミングで拡散符号を発生する。
なお、拡散符号発生器702が発生する拡散符号は、ロ
ングコード・ショートコードの両方の場合があり得る。
【0061】また、タップ係数列作成装置703は、拡
散符号発生器702が発生する拡散符号を1シンボル分
毎にまとめて並列に変換し、タップ係数列書き込みバス
704を介してプログラマブルディジタルフィルタA7
06、B708、及びC710のタップ係数書き込み端
子に与える。このとき、プログラマブルディジタルフィ
ルタA706、B708、及びC710のタップ係数書
き込みパルス入力端子には、シンボルクロックとは独立
に設定可能なタップ係数更新パルスを与える。
【0062】時間の経過とともに受信信号の到来タイミ
ングが変化した場合には、フィルタ出力帰還バス712
を介して各相関ピークのタイミングをシステムタイミン
グ制御装置705が認識し、タップ係数更新タイミング
と各相関ピークのタイミングとが重なることがないよう
にタップ係数更新タイミングを変化させる。
【0063】なお、プログラマブルディジタルフィルタ
A706、B708、及びC710の動作は実施形態1
と同様である。また、上記動作のタイミング図は、図6
に示すようになり、実施形態3と同様である。
【0064】以上のように、本実施形態によれば、タッ
プ係数を可変とすることができ、タップ係数を複数シン
ボルにわたって保持するので、しかもタップ係数更新タ
イミングと各相関ピークのタイミングとが重なることが
ないようにタップ係数更新タイミングを変化させるの
で、ショートコードにより拡散された受信信号だけでな
く、ロングコードにより拡散された受信信号にも対応す
ることができ、受信信号到来タイミングの分布が複数情
報シンボルにわたっても対応することができ、しかも受
信タイミングが時間とともに大きく変化しても対処でき
るるマッチトフィルタを実現することができる。
【0065】上記実施形態1乃至4に記載したマッチト
フィルタは、移動通信システムにおける基地局装置及び
/又は移動局装置に搭載することができる。これによ
り、ショートコード及びロングコードのいずれにより拡
散された受信信号を伝送することができる基地局装置及
び移動局装置を実現することができる。
【0066】
【発明の効果】以上説明したように本発明のマットフィ
ルタ及びタイミング検出方法は、CDMA方式のデータ
伝送において、ショートコードにより拡散された受信信
号だけでなくロングコードにより拡散された受信信号に
も対応することができる。
【図面の簡単な説明】
【図1】本発明の実施形態1に係るマッチトフィルタを
示すブロック図。
【図2】実施形態1のマッチトフィルタにおけるプログ
ラマブルディジタルフィルタの構成を示す概略図。
【図3】実施形態1のマッチトフィルタの動作タイミン
グ図。
【図4】本発明の実施形態2に係るマッチトフィルタを
示すブロック図。
【図5】本発明の実施形態3に係るマッチトフィルタを
示すブロック図。
【図6】実施形態3のマッチトフィルタの動作タイミン
グ図。
【図7】本発明の実施形態4に係るマッチトフィルタを
示すブロック図。
【図8】従来のマッチトフィルタにおけるプログラマブ
ルディジタルフィルタの構成を示す概略図。
【符号の説明】
101,201,401,501,701 受信ベース
バンド信号入力端子 102,402,502,702 拡散符号発生器 103,403,503,703 タップ係数列作成装
置 104,404,504,704 タップ係数列書き込
みバス 105,405,505,705 システムタイミング
制御装置 106,406 プログラマブルディジタルフィルタ 107,209,407 マッチトフィルタ出力端子 202 システムクロック入力端子 203 タップ係数書き込み端子 204 タップ係数書き込みパルス入力端子 205 タップ係数レジスタ 206 シフトレジスタ 207 ディジタル乗算器 208 ディジタル加算器 408,712 フィルタ出力帰還バス 506,706 プログラマブルディジタルフィルタA 507,707 マッチトフィルタA出力端子 508,708 プログラマブルディジタルフィルタB 509,709 マッチトフィルタB出力端子 510,710 プログラマブルディジタルフィルタC 511,711 マッチトフィルタC出力端子

Claims (12)

    【特許請求の範囲】
  1. 【請求項1】 特定の周期でタップ係数を更新するタッ
    プ係数更新手段と、受信した信号列に対してタップ係数
    を用いた演算処理を行いフィルタ出力を得る少なくとも
    一つのディジタルフィルタと、を具備することを特徴と
    するマッチトフィルタ。
  2. 【請求項2】 特定の周期が所定シンボル数であること
    を特徴とする請求項1に記載のマッチトフィルタ。
  3. 【請求項3】 各ディジタルフィルタは、所定シンボル
    数ずらしてタップ係数を切替えることを特徴とする請求
    項2に記載のマッチトフィルタ。
  4. 【請求項4】 タップ係数を更新するタイミングを変化
    させるタイミング制御手段を具備することを特徴とする
    請求項1乃至請求項3のいずれかに記載のマッチトフィ
    ルタ。
  5. 【請求項5】 タイミング制御手段は、タップ係数を更
    新するタイミングがフィルタ出力の相関ピークのタイミ
    ングと重ならないように、タップ係数を更新するタイミ
    ングを変化させることを特徴とする請求項4に記載のマ
    ッチトフィルタ。
  6. 【請求項6】 請求項1乃至請求項5に記載のマッチト
    フィルタを備えたことを特徴とする基地局装置。
  7. 【請求項7】 請求項1乃至請求項5に記載のマッチト
    フィルタを備えたことを特徴とする移動局装置。
  8. 【請求項8】 特定の周期でタップ係数を更新し、少な
    くとも一つのディジタルフィルタにおいて受信した信号
    列に対して前記タップ係数を用いた演算処理を行い相関
    ピークのタイミングを検出することを特徴とするタイミ
    ング検出方法。
  9. 【請求項9】 各ディジタルフィルタは、所定シンボル
    数ずらしてタップ係数を切替えることを特徴とする請求
    項8に記載のタイミング検出方法。
  10. 【請求項10】 タップ係数を更新するタイミングを変
    化させることを特徴とする請求項8又は請求項9に記載
    のタイミング検出方法。
  11. 【請求項11】 タップ係数を更新するタイミングがフ
    ィルタ出力の相関ピークのタイミングと重ならないよう
    に、タップ係数を更新するタイミングを変化させること
    を特徴とする請求項10に記載のタイミング検出方法。
  12. 【請求項12】 請求項8乃至請求項11のいずれかに
    記載の方法に係る相関ピークの値を合成することにより
    復調出力を得ることを特徴とするRAKE合成方法。
JP9254270A 1997-09-03 1997-09-03 マッチトフィルタ及びタイミング検出方法 Pending JPH1188118A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP9254270A JPH1188118A (ja) 1997-09-03 1997-09-03 マッチトフィルタ及びタイミング検出方法
EP98116232A EP0901235A3 (en) 1997-09-03 1998-08-27 Matched filter and timing detection method
KR1019980036270A KR100320828B1 (ko) 1997-09-03 1998-09-03 정합필터및그를이용한기지국장치및이동국장치,타이밍검출방법과rake합성방법
CNB981185940A CN1140064C (zh) 1997-09-03 1998-09-03 适配滤波器和定时检测方法
US10/139,220 US20020159471A1 (en) 1997-09-03 2002-05-07 Matched filter and timing detection method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9254270A JPH1188118A (ja) 1997-09-03 1997-09-03 マッチトフィルタ及びタイミング検出方法

Publications (1)

Publication Number Publication Date
JPH1188118A true JPH1188118A (ja) 1999-03-30

Family

ID=17262647

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9254270A Pending JPH1188118A (ja) 1997-09-03 1997-09-03 マッチトフィルタ及びタイミング検出方法

Country Status (5)

Country Link
US (1) US20020159471A1 (ja)
EP (1) EP0901235A3 (ja)
JP (1) JPH1188118A (ja)
KR (1) KR100320828B1 (ja)
CN (1) CN1140064C (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008228255A (ja) * 2007-03-16 2008-09-25 Fujitsu Ltd Cdma方式の基地局の受信装置及び受信方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6404758B1 (en) * 1999-04-19 2002-06-11 Ericsson, Inc. System and method for achieving slot synchronization in a wideband CDMA system in the presence of large initial frequency errors
DE19933542A1 (de) 1999-07-16 2001-01-25 Siemens Ag Verfahren und Vorrichtung zur Synchronisation von Mobilfunkempfängern in einem Mobilfunksystem
US7333798B2 (en) 2002-08-08 2008-02-19 Value Added Communications, Inc. Telecommunication call management and monitoring system
US6904081B2 (en) * 2002-08-30 2005-06-07 Motorola, Inc. Spread spectrum receiver apparatus and method

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4120035A (en) * 1977-08-16 1978-10-10 International Business Machines Corporation Electrically reprogrammable transversal filter using charge coupled devices
DE69124413T2 (de) * 1990-03-30 1997-06-05 Nec Corp Adaptives System zur Schätzung der Kanalimpulsantwort durch Maximalwahrscheinlichkeitssequenzschätzung
CA2047557C (en) * 1990-07-20 1996-12-10 Mitsuo Kakuishi Received data adjusting device
JPH0590904A (ja) * 1991-09-27 1993-04-09 Nec Corp 制御信号発生回路
US5309482A (en) * 1992-03-30 1994-05-03 Novatel Communications Ltd. Receiver having an adjustable matched filter
US5414699A (en) * 1993-09-27 1995-05-09 Motorola, Inc. Method and apparatus for receiving and decoding communication signals in a CDMA receiver using partial de-correlation
WO1995022214A1 (fr) * 1994-02-10 1995-08-17 Ntt Mobile Communications Network Inc. Recepteur d'etalement de spectre adaptatif
WO1996000471A1 (fr) * 1994-06-23 1996-01-04 Ntt Mobile Communications Network Inc. Circuit de demodulation de type cdma et procede de demodulation associe
JP2743912B2 (ja) * 1996-05-30 1998-04-28 日本電気株式会社 Cdma干渉除去装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008228255A (ja) * 2007-03-16 2008-09-25 Fujitsu Ltd Cdma方式の基地局の受信装置及び受信方法

Also Published As

Publication number Publication date
EP0901235A2 (en) 1999-03-10
CN1140064C (zh) 2004-02-25
EP0901235A3 (en) 2003-05-14
KR100320828B1 (ko) 2002-03-08
CN1212528A (zh) 1999-03-31
US20020159471A1 (en) 2002-10-31
KR19990029491A (ko) 1999-04-26

Similar Documents

Publication Publication Date Title
JP3937380B2 (ja) パスサーチ回路
KR100450838B1 (ko) 적은실리콘과전력소모의기호-부합필터
EP1175019A1 (en) RAKE receiver for a CDMA system, in particular incorporated in a cellular mobile phone
JP4722266B2 (ja) オーバサンプリングfirフィルタ、オーバサンプリングfirフィルタの制御方法、およびオーバサンプリングfirフィルタを有する半導体集積回路、オーバサンプリングfirフィルタでフィルタリングされたデータを送信する通信システム
KR20080005906A (ko) Cdma 시스템 전송 매트릭스 계수 계산을 행하는 사용자장치
US6480527B1 (en) CDMA demodulating method and demodulator
JPH1188118A (ja) マッチトフィルタ及びタイミング検出方法
JP3397695B2 (ja) 相関検出装置及びcdma受信装置
US6345077B1 (en) Correlation detecting method and matched filter unit
US20020048316A1 (en) Rach receiving apparatus
JP3869674B2 (ja) スペクトラム拡散通信用スライディングコリレータ
KR20000060910A (ko) Cdma 시스템의 복합형 정합여파기 및 그 운용방법
US7050486B2 (en) Path searcher for spread spectrum receiver
EP1207660A2 (en) Time-sharing of a digital filter
JP3503433B2 (ja) スペクトル拡散受信機
JP3666623B2 (ja) 相関器
EP1160976B1 (en) Noncyclic digital filter and radio reception apparatus comprising the filter
US6400757B1 (en) Symbol-matched filter having a low silicon and power management
KR100810346B1 (ko) 이동통신 단말기의 256-탭 정합필터링 장치 및 방법
JPH09162780A (ja) 相関器
JP2000341172A (ja) レイク受信装置
EP1235376A1 (en) Despreading method and despreading device
KR101214990B1 (ko) 코드 분할 다중 시스템에서의 레이크 수신기 및 그에 따른수신 방법
JP2001217746A (ja) 相関方法及びマッチドフィルタ
JPH10163919A (ja) スペクトル拡散通信方法及びその装置

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040210

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040412

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20040824