JPH11231826A - 映像信号処理装置 - Google Patents

映像信号処理装置

Info

Publication number
JPH11231826A
JPH11231826A JP3698398A JP3698398A JPH11231826A JP H11231826 A JPH11231826 A JP H11231826A JP 3698398 A JP3698398 A JP 3698398A JP 3698398 A JP3698398 A JP 3698398A JP H11231826 A JPH11231826 A JP H11231826A
Authority
JP
Japan
Prior art keywords
frequency
detection circuit
horizontal
vertical
mathematical expression
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3698398A
Other languages
English (en)
Other versions
JP3484965B2 (ja
Inventor
Masanori Hamada
雅則 浜田
Hiroshi Masuda
宏 増田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP03698398A priority Critical patent/JP3484965B2/ja
Publication of JPH11231826A publication Critical patent/JPH11231826A/ja
Application granted granted Critical
Publication of JP3484965B2 publication Critical patent/JP3484965B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【課題】 入力される映像信号の種類を所定の数式より
判別し、判別結果に応じて制御回路の切り換えを行い液
晶パネルの表示ドット構成に合った信号処理を行う映像
信号処理装置に関するものでる。 【解決手段】 水平同期信号の周波数を検出する水平周
波数検出回路31と、垂直同期信号の周波数を検出する
垂直周波数検出回路32と、予め定められた水平と垂直
周波数の関係を示す複数の数式と、前記水平と垂直周波
数検出回路の出力と前記予め定められた複数の数式で演
算し、その演算結果が所定範囲内で一致する数式を検出
する数式一致検出回路100と、前記数式一致検出回路
100により検出された数式に対応して映像信号の処理
を行うことにより処理時間を短縮できる映像信号処理装
置が得られる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、入力映像信号の判
別を行いその判別結果に応じて映像の信号処理回路の制
御を切り換える映像信号処理装置に関する。
【0002】
【従来の技術】近年、ブラウン管に変わる表示装置とし
て、液晶を中心に開発が進められている。また、その液
晶表示装置に入力される映像信号はパソコンなどから多
種多様の信号が入力されている。液晶表示装置において
は、入力される映像信号の種類に応じて制御回路の切り
換えを行い液晶パネルの表示ドット構成に合った信号処
理を行っている。例えば、表示ドット構成が水平800
ドット垂直600ラインの液晶表示装置に対しそれ以上
の解像度の映像信号(水平1024垂直768ライン)
が入力されると、間引き処理などの縮小の制御を施し、
また、逆に以下の映像信号(水平640垂直480ライ
ン)が入力されると拡大の制御を行い水平800垂直6
00ラインに表示させている。従って、表示装置の操作
においては入力信号に応じ、手動でその拡大縮小の制御
を設定するか、予め表示装置側で入力される同期信号の
周波数を選択しその情報を記憶しておき制御を行ってい
た。その選択する情報の一部を(表1)に示し、その分
布図を(表2)に示す。
【0003】
【表1】
【0004】
【表2】
【0005】図3に従来の映像信号処理装置の構成を示
しており、表1に示すような信号が入力された場合の動
作を説明する。水平同期信号1と垂直同期信号2はマイ
クロコンピュータなどで構成される入力信号検出回路3
に供給される。入力信号検出回路3は水平及び垂直の周
波数検出部31、32と予め設定された周波数設定デー
タメモリ33と比較部34等で構成され、その動作はす
べてマイクロコンピュータで処理される。まず、入力さ
れる水平および垂直の同期信号1、2はカウンタ回路な
どで構成される水平周波数検出回路31と垂直周波数検
出回路32で周波数の検出を行い、次に比較回路34で
予め設定された周波数設定データメモリ33から周波数
データを順次読み出し比較を行い、VGAかSVGAか
XGAかの判別を行う。判別信号35は切換回路6、9
に供給されAD変換回路5でディジタル化された信号の
拡大と縮小とそのままのいずれか処理を行ないD/A変
換回路に10に供給する。
【0006】拡大回路7は、パネルがSVGA(800
×600)の場合、VGA(640×480)の判別信
号35が供給されると切換回路6によりA/D変換回路
5の出力信号が供給され、水平640ドット、垂直48
0ラインの情報を水平800ドット垂直600ラインの
情報に拡大処理を施し、さらに切換回路9を介してD/
A変換回路10に供給する。縮小回路8は、XGA(1
024×768)の判別信号35が供給されると切換回
路6によりA/D変換回路5の出力信号が供給され、水
平1024ドット、垂直768ラインの情報を水平80
0ドット垂直600ラインの情報に縮小処理を施し、さ
らに切換回路9を介してD/A変換回路10に供給す
る。
【0007】また、SVGAの判別信号35が供給され
ると切換回路6、9はそのままの情報をD/A変換回路
10に供給する。次に、DA変換回路10の出力信号は
パネルの駆動回路11により液晶パネル12を駆動し表
示させる。このように入力同期信号を自動判別して映像
の拡大縮小の処理を行う方法があるが、入力される信号
の種類は表以外に多数考えられるため手動で担当者が設
定する方法もある。以上のようにして入力信号にあった
映像信号処理を施して液晶パネルに表示している。
【0008】
【発明が解決しようとする課題】この映像信号処理装置
においては、予め定められたデータと入力された水平と
垂直の同期信号を比較して判別を行うため以下の課題を
有していた。 1.水平と垂直の周波数を各々比較して処理するため時
間がかかる。 2.入力信号の種類が増えるとデータメモリの容量が増
加する。 3.新規な周波数が発生するとそのたびに検出範囲の設
定が必要となる。
【0009】
【課題を解決するための手段】この課題を解決するため
に本発明の映像信号処理装置は、周波数の異なる同期信
号が入力される映像信号処理装置であって、水平同期信
号の周波数を検出する水平周波数検出回路と、垂直同期
信号の周波数を検出する垂直周波数検出回路と、予め定
められた水平と垂直周波数の関係を示す複数の数式と、
前記水平と垂直周波数検出回路の出力を前記予め定めら
れた複数の数式で演算し、その演算結果が所定範囲内で
一致する数式を検出する数式一致検出回路と、前記数式
一致検出回路により検出された数式に対応して映像信号
の処理を行う映像信号処理装置である。
【0010】これにより、検出された周波数は数式との
比較だけでよいため処理時間の短縮が図れる。また各周
波数毎にデータを持つ必要がないためデータメモリの削
減が図れる。さらに数式で判別を行うため検出範囲の増
加が容易に行える。また入力される映像信号の周波数毎
に検出範囲の設定範囲を持たないため検出範囲の重複を
小さくできる映像信号処理装置が得られる。
【0011】
【発明の実施の形態】本発明における第1の発明は、周
波数の異なる同期信号が入力される映像信号処理装置で
あって、水平同期信号の周波数を検出する水平周波数検
出回路と、垂直同期信号の周波数を検出する垂直周波数
検出回路と、予め定められた水平と垂直周波数の関係を
示す複数の数式と、前記水平と垂直周波数検出回路の出
力と前記予め定められた複数の数式で演算し、その演算
結果が所定範囲内で一致する数式を検出する数式一致検
出回路と、前記数式一致検出回路により検出された数式
に対応して映像信号の処理を行うという作用を有する。
【0012】さらに、第2の発明は、周波数の異なる同
期信号が入力される映像信号処理装置であって、水平同
期信号の周波数を検出する水平周波数検出回路と、垂直
同期信号の周波数を検出する垂直周波数検出回路と、イ
ンタレース信号かノンインタレース信号かを検出する走
査方式検出回路と、前記走査方式検出回路の出力から垂
直周波数検出回路の出力を変換する垂直周波数変換回路
と、予め定められた水平と垂直周波数の関係を示す複数
の数式と、前記水平と垂直周波数変換回路の出力と前記
予め定められた複数の数式で演算し、その演算結果が所
定範囲内で一致する数式を検出する数式一致検出回路
と、前記数式一致検出回路により検出された数式に対応
して映像信号の処理を行うという作用を有する。
【0013】
【実施例】以下本発明映像信号処理装置の実施例につい
て、図を用いて詳細に説明する。 (実施例1)図1は本発明の第1の実施例における映像
信号処理装置の動作を説明する構成図である。図1にお
いて、水平同期信号1はカウンタ回路で構成された水平
周波数検出回路31で水平の周波数を検出し数式一致検
出回路100に供給する。垂直同期信号2も同様にカウ
ンタ回路で構成された垂直周波数検出回路32で垂直周
波数を検出し数式一致検出回路100の一方に供給す
る。数式一致検出回路100は演算回路で構成され、例
えば、 VGAの場合 V=a1H+b1・・・式(1) SVGAの場合V=a2H+b2・・・式(2) XGAの場合 V=a3H+b3・・・式(3) の数式が設定され、水平周波数が入力されると数式
(1)、(2)、(3)のHに代入し垂直周波数Vを求
め、検出した垂直周波数と比較しどの式の垂直周波数に
一番近いかを演算で求め、分類VGAかSVGAかXG
Aかの判別を行う。
【0014】数式一致検出回路100により検出された
数式に対応して従来と同様に映像信号の拡大縮小の処理
を行い液晶パネルに表示する。例えば、式(1)のa
1,b1、式(2)のa2,b2、式(3)のa3,b
3の具体的数値を(表3)に示す。
【0015】
【表3】
【0016】次に、数式一致検出回路において、数式の
演算が一致しない場合、範囲外を示す情報をオンスクリ
ーン表示などでパネルに表示させることにより、使用者
に新たな設定が必要であることを知らせることができ
る。また、数式一致検出回路は入力される同期信号の変
化を検出し変化した時だけ動作させることによりマイコ
ンの処理を有効に利用できる。
【0017】(実施例2)次に、図2は第2実施例にお
ける映像信号処理装置の動作を説明する。図2において
第1の発明と同様に動作するものは同一番号を付し説明
は省略する。図2において200は走査方式を検出しノ
ンインタレースかインタレースかを検出する走査方式検
出回路、210は走査方式検出回路200により検出し
た信号により周波数検出結果をそのまま数式一致検出回
路100に入力するか1/2に変換して入力するかを制
御する垂直周波数変換回路210で構成される。同図に
おいて、垂直周波数変換回路210はインタレースの場
合は垂直周波数を1/2してフレーム周波数に変換しノ
ンインタレースの場合はそのままで数式一致検出回路1
00に入力して、次に数式一致検出回路100では入力
信号の判別を行う。インタレースの場合、1枚の映像は
2フィールドで構成されているため垂直周波数を1/2
して数式一致検出を行う。
【0018】
【発明の効果】以上説明したように、、第1の発明によ
れば所定の数式との比較だけですむため処理時間の短縮
が図れる。また各周波数毎にデータを持つ必要がないた
めデータメモリの削減が図れる。さらに数式で判別を行
うため検出範囲の増加が容易に行える。また、周波数毎
に検出範囲の設定範囲を持たないため検出範囲の重複を
小さくできる。また、第2の発明によれば、走査方式を
検出しインタレースの場合でも数式に則った判別処理を
行う映像信号処理装置が提供できる。
【図面の簡単な説明】
【図1】本発明の第1の実施例における映像信号処理装
置の構成図
【図2】本発明の第2の実施例における映像信号処理装
置の構成図
【図3】従来例における映像信号処理装置の構成図
【符号の説明】
1 水平同期信号 2 垂直同期信号 3 入力信号検出回路 31 水平周波数検出回路 32 垂直同期信号検出回路 100 数式一致検出回路 101 数式設定データメモリ 35 判別信号回路 5 A/D変換回路 6、9 切換回路 7 拡大処理回路 8 縮小処理回路 10 D/A変換回路 11 パネル駆動回路 12 液晶パネル 200 走査方式検出回路 210 垂直周波数変換回路

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】 周波数の異なる同期信号が入力される映
    像信号処理装置であって、水平同期信号の周波数を検出
    する水平周波数検出回路と、垂直同期信号の周波数を検
    出する垂直周波数検出回路と、予め定められた水平と垂
    直周波数の関係を示す複数の数式と、前記水平と垂直周
    波数検出回路の出力を前記予め定められた複数の数式で
    演算し、その演算結果が所定範囲内で一致する数式を検
    出する数式一致検出回路と、前記数式一致検出回路によ
    り検出された数式に対応して映像信号の処理を行うこと
    を特徴とする映像信号処理装置。
  2. 【請求項2】 数式一致検出回路は、入力される同期信
    号の切り換わり時に動作を開始することを特徴とする請
    求項1記載の映像信号処理装置。
  3. 【請求項3】 数式一致検出回路において、予め定めた
    複数の数式に一致しない場合、範囲外を示す情報を出力
    することを特徴とする請求項1記載の映像信号処理装
    置。
  4. 【請求項4】 周波数の異なる同期信号が入力される映
    像信号処理装置であって、水平同期信号の周波数を検出
    する水平周波数検出回路と、垂直同期信号の周波数を検
    出する垂直周波数検出回路と、インタレース信号かノン
    インタレース信号かを検出する走査方式検出回路と、前
    記走査方式検出回路の出力から垂直周波数検出回路の出
    力を変換する垂直周波数変換回路と、予め定められた水
    平と垂直周波数の関係を示す複数の数式と、前記水平と
    垂直周波数変換回路の出力を前記予め定められた複数の
    数式で演算し、その演算結果が所定範囲内で一致する数
    式を検出する数式一致検出回路と、前記数式一致検出回
    路により検出された数式に対応して映像信号の処理を行
    うことを特徴とする映像信号処理装置。
  5. 【請求項5】 垂直周波数変換回路は少なくとも走査方
    式変換回路がインタレースを検出すると垂直周波数検出
    回路で検出した値を1/2することを特徴とする請求項
    4記載の映像信号処理装置。
JP03698398A 1998-02-19 1998-02-19 映像信号処理装置 Expired - Lifetime JP3484965B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP03698398A JP3484965B2 (ja) 1998-02-19 1998-02-19 映像信号処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03698398A JP3484965B2 (ja) 1998-02-19 1998-02-19 映像信号処理装置

Publications (2)

Publication Number Publication Date
JPH11231826A true JPH11231826A (ja) 1999-08-27
JP3484965B2 JP3484965B2 (ja) 2004-01-06

Family

ID=12484997

Family Applications (1)

Application Number Title Priority Date Filing Date
JP03698398A Expired - Lifetime JP3484965B2 (ja) 1998-02-19 1998-02-19 映像信号処理装置

Country Status (1)

Country Link
JP (1) JP3484965B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007293360A (ja) * 2007-06-25 2007-11-08 Hitachi Ltd 表示装置および表示方法
JP2009009155A (ja) * 2008-09-12 2009-01-15 Hitachi Ltd 表示装置および表示方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007293360A (ja) * 2007-06-25 2007-11-08 Hitachi Ltd 表示装置および表示方法
JP4535090B2 (ja) * 2007-06-25 2010-09-01 株式会社日立製作所 表示装置および表示方法
JP2009009155A (ja) * 2008-09-12 2009-01-15 Hitachi Ltd 表示装置および表示方法

Also Published As

Publication number Publication date
JP3484965B2 (ja) 2004-01-06

Similar Documents

Publication Publication Date Title
US6577322B1 (en) Method and apparatus for converting video signal resolution
EP1158481A2 (en) A video display apparatus and display method
JPH10187089A (ja) 表示制御装置及び表示制御方法
CN1164081C (zh) 用于处理监视器同步信号的装置和方法
JP2001075525A (ja) 自動信号判別装置及びその方法並びにその制御プログラムを記録した記録媒体
US20050035982A1 (en) Display apparatus and control method thereof
JPH11231826A (ja) 映像信号処理装置
JP2950251B2 (ja) 画像表示装置
US7511726B2 (en) Display and control method thereof
JPH0968954A (ja) 液晶ディスプレイ付き座標入力装置
JP3338198B2 (ja) 液晶表示装置
JP3141223B2 (ja) 映像信号システム判別方法およびこの方法を用いた映像信号処理装置
JP2994896B2 (ja) コンピュータの判別機能を有する液晶ディスプレイ装置
JP2002369096A (ja) テレビジョン受像器
JPH08129356A (ja) 表示装置
KR100263165B1 (ko) 비디오 모드 판별장치
JPH0451294A (ja) 画像表示方式
JP3118321B2 (ja) 映像拡大表示装置
TW546949B (en) Apparatus and method for processing synchronizing signal of monitor
JP3278548B2 (ja) 表示装置
US20040160433A1 (en) Display driving apparatus
JPH07219486A (ja) 液晶表示装置
JPH10161582A (ja) 表示制御装置
JPH07212655A (ja) 文字表示装置
KR100266222B1 (ko) 모니터 디스플레이용 신호 처리장치

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071024

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081024

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091024

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091024

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101024

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111024

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121024

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131024

Year of fee payment: 10

EXPY Cancellation because of completion of term