JPH1098481A - 非同期転送モード通信のデータ変換装置 - Google Patents

非同期転送モード通信のデータ変換装置

Info

Publication number
JPH1098481A
JPH1098481A JP27304796A JP27304796A JPH1098481A JP H1098481 A JPH1098481 A JP H1098481A JP 27304796 A JP27304796 A JP 27304796A JP 27304796 A JP27304796 A JP 27304796A JP H1098481 A JPH1098481 A JP H1098481A
Authority
JP
Japan
Prior art keywords
data
vci
conversion
converted
cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP27304796A
Other languages
English (en)
Inventor
Hiroshi Ono
寛 小野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toyo Communication Equipment Co Ltd
Original Assignee
Toyo Communication Equipment Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toyo Communication Equipment Co Ltd filed Critical Toyo Communication Equipment Co Ltd
Priority to JP27304796A priority Critical patent/JPH1098481A/ja
Publication of JPH1098481A publication Critical patent/JPH1098481A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】 【課題】 非同期転送モード通信のデータ変換装置が有
する欠点を除去する為になされたものであって、消費電
力の小さい非同期転送モード通信のデータ変換装置を提
供する。 【解決手段】 非同期転送モード通信のデータ変換装置
は、非同期転送モード通信のセルのデータを検出・抽出
する手段と、そのデータに基づいて新たなデータを抽出
する手段と、その新たなデータに基づいてセルのデータ
を変更する変換手段とを備えた非同期転送モード通信の
データ変換装置において、過去のデータを記憶する手段
と、その記憶したデータと入力したデータを比較する手
段とを備え、比較結果が一致した際には過去の変換後の
データを記憶する手段に保持したデータを抽出し、前記
比較結果が異なる際には前記変換手段にて新たなデータ
を抽出し、そのデータに基づいてセルのデータを変更し
出力するものである。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は非同期転送モード通
信のデータ変換装置、特に消費電力の小さい非同期転送
モード通信のデータ変換装置に関する。
【0002】
【従来の技術】近年、通信の高速化により非同期転送モ
ード(ATM)通信が一般的になっている。該ATM通
信とは、送信部にて転送データをセルに分割すると共に
その分割したセルに関する情報を保持するセルヘッダを
付して送信し、受信部はセルヘッダの情報に基づいてセ
ルを転送データに再度構成して受信するものである。セ
ルフルーティングを実現するためのデータの一つとして
VCI(仮想チャネル識別子)なる16ビットのデータ
がセルヘッダに含まれている。ATMセル多重化装置や
ATMスイッチの入力部にはVCI変換装置が設けられ
ている。該VCI変換装置は入力されたセルのセルヘッ
ダからVCIデータを抽出し、所定のデータテーブルに
基づいて新たなVCIデータを選択して、これと元のV
CIデータとを置換した上で出力するものである。従来
のVCI変換装置のブロック図を図4に示す。即ち、V
CI変換装置は、入力ポート1より入力したセル21を
一定期間保持すると共に、そのセル21のセルヘッダ毎
に異なる変換前VCIを抽出するセル保持部2と、その
抽出した変換前VCIに応じて、変換後VCIを得る変
換部3と、その変換後VCIに基づいてセル21のセル
ヘッダを変換するセレクター4と、その変換したセルを
出力する出力ポート5とから構成する。
【0003】前記従来のVCI変換装置の動作を図5に
示すフローチャートを用いて説明する。入力ポートにセ
ルが入力し(ステップ1)、そのセルをセル保持部によ
り一定期間保持すると共に、セルヘッダより変換前VC
Iを抽出する(ステップ2、3)。その変換前VClを
変換部に入力し、変換後VCIを得る(ステップ4)。
この変換後VCIをセルヘッダに書き込み(ステップ
5)、そのセルヘッダを変換したセルを出力ポートより
出力する(ステップ6)。尚、前記VCIを変換する変
換部は、変換前VCIと変換後VCIとの対応をSRA
M等の記憶素子に記憶しておき、変換前VCIをアドレ
スとしてSRAMに入力すれば、変換後VCIを抽出す
る構成となっている。
【0004】
【発明が解決しようとする課題】しかしながら、従来の
非同期転送モード通信のデータ変換装置の変換部はSR
AM等の記憶素子で構成するため、データを変換する際
にセルが入力ポートに入力する毎にSRAM等の記憶素
子にアクセスすることになり、消費電力が大きくなると
いう欠点があった。従って、ATMセル多重化装置、或
いは大規模ATMスイッチ等の入力が多い装置では、入
力回線に対応してVCI変換装置を配置しているため、
入力回線数、即ちVCI変換装置の数に比例して消費電
力が大きくなるという欠点があった。
【0005】本発明は上述した如き非同期転送モード通
信のデータ変換装置が有する欠点を除去する為になされ
たものであって、消費電力の小さい非同期転送モード通
信のデータ変換装置を提供することを目的とする。
【0006】
【課題を解決するための手段】上述の目的を達成するた
め本発明に係わる非同期転送モード通信のデータ変換装
置は、非同期転送モード通信のセルのデータを検出・抽
出する手段と、そのデータに基づいて新たなデータを抽
出する手段と、その新たなデータに基づいてセルのデー
タを変更する変換手段とを備えた非同期転送モード通信
のデータ変換装置において、過去のデータを記憶する手
段と、その記憶したデータと入力したデータを比較する
手段とを備え、比較結果が一致した際には過去の変換後
のデータを記憶する手段に保持したデータを抽出し、前
記比較結果が異なる際には前記変換手段にて新たなデー
タを抽出し、そのデータに基づいてセルのデータを変更
し出力することを特徴とするものである。また、第2の
発明は、前記過去のデータを記憶する手段と、過去の変
換後のデータを記憶する手段に保持するデータを使用頻
度に応じて変更することを特徴とするものである。
【0007】
【発明の実施の形態】以下、本発明を実施の形態例を示
す図面と実験結果とに基づいて詳細に説明する。図1は
本発明の実施の一形態例を示すVCI変換装置のブロッ
ク図である。尚、同図において垂直方向の矢印はコント
ロール信号の流れを、水平方向の矢印はデータの流れを
示している。即ち、入力ポート6より入力したセル22
を一定期間保持すると共に、そのセル22のセルヘッダ
毎に異なる変換前VCIを抽出するセル保持部7と、そ
の抽出した変換前VCIに応じて、変換後VCIを抽出
する変換部12と、その変換後VCIに基づいてセル2
2のセルヘッダを変換するセレクター17と、その変換
したセルを出力する出力ポート18と、更に、過去のセ
ルヘッダから抽出した変換前VCIを3種類保存してお
く変換前VCI参照レジスタ11と、該変換前VCI参
照レジスタ11に保存してある変換前VCIとセル22
のセルヘッダの変換前VCIとを比較する比較一致検出
部8と、前記変換前VCI参照レジスタ11に保存して
いる変換前VCIに対応する変換後VCIを3種類保存
する変換後VCI参照レジスタ14と、該変換後VCI
参照レジスタ14から変換後VCIを選択するセレクタ
ー16と、セレクター16または変換部12から出力し
た変換後VCIを選択し、セル22のセルヘッダを書き
換えるセレクター17と、前記セレクター16及びセレ
クター17を制御するコントローラ9とから構成したも
のである。また、最多VCI検出部10は、過去Nセル
の変換前VCI毎の頻度を検出しており、変換前VCI
参照レジスタ11に保存していない変換前VCIの頻度
を検出するものであり、最少VCI検出部13は、変換
前VCI参照レジスタ11に保存している変換前VCI
の過去Nセルの頻度を検出するものである。
【0008】前述の本発明に係るVCI変換装置の動作
を図2に示すフローチャートを用いて説明する。入力ポ
ートにセルが入力し(ステップ1)、そのセルをセル保
持部により一定期間保持すると共に、セルのセルヘッダ
より変換前VCIを抽出する(ステップ2、3)。その
抽出した変換前VCIと変換前VCI参照レジスタに保
存している3種類の変換前VCIとを比較一致検出部に
て比較する(ステップ4)。変換前VCIと変換前VC
I参照レジスタの3種類の変換前VCIのいずれかが一
致した際には、変換後VCI参照レジスタに保存してい
る変換後VCIをセレクターが選択し(ステップ5)、
セルヘッダを変換後VCIに書き換えてセレクターより
出力し、出力ポートからセルを出力する(ステップ6、
7)。変換前VCIと変換前VCI参照レジスタの3種
類の変換前VCIのいずれかとが一致しなかった際に
は、比較一致検出部が変換部アクセス許可信号を出力し
(ステップ8)、セルヘッダの変換前VClデータをア
ドレスとして変換部に入力し(ステップ9)、変換後V
CIを得る(ステップ10)。その後、セルヘッダのV
CIを変換後VCIに書き換え(ステップ6)、出力ポ
ートよりセルを出力する(ステップ7)。従って、本発
明に係るVCI変換装置は、入力したセルのセルヘッダ
が過去に同じセルヘッダが入力した際には消費電力が小
さいレジスタにアクセスし、入力したセルのセルヘッダ
が過去に同じセルヘッダが入力しない際のみデータ変換
装置の変換部にアクセスするので、変換部へのアクセス
回数が削減することとなり、消費電力を小さくすること
が可能となる。
【0009】前述の変換前VCI参照レジスタと変換後
VCI参照レジスタとは、その変換前VCIの頻度に応
じて保存データを書き換えることが可能となっている。
その方法を図3に示す動作のフローチャートにより説明
する。最多VCI検出部10はセルが入力される毎に参
照レジスタ手段11の中にないVCl値で且つセル保持
手段7に現在保持されているセルを含めて過去Nセルの
ヘッダ内VCl値の中で最も多く検出されたVCl値を
出力する(ステップ11、12)。これと同時に最少V
CI検出部13は、現在セル保持手段7に保持されてい
るセルを含めて過去Nセルに入力のない変換前VCI
が、変換前VCI参照レジスタ11に保存した変換前V
CIと一致するものがあるか判定し(ステップ13、1
4)、該当する際にはその変換前VCIの頻度は低いと
判断し、変換前VCI参照レジスタ11と変換後VCI
参照レジスタ14の当該頻度の低いVCIのデータを削
除し(ステップ15、16)、最多VCI検出部10に
て検出した変換前VCIと、該変換前VCIを変換部に
入力して抽出した変換後VCIとに夫々変換前VCI参
照レジスタ11、変換後VCI参照レジスタ14の保存
データを変更する(ステップ17、18)ものである。
【0010】尚、前述のデータ変換装置では変換前VC
I参照レジスタ及び変換後VCI参照レジスタには夫々
3種類の変換前VCI、変換後VCIを記憶可能するも
のとして構成したが、本発明はこれに限定されるもので
はなく、頻度の高いVCI変換が10種類と判断するの
であれば変換前VCI参照レジスタ、変換後VCI参照
レジスタに夫々10種類の変換前VCI、変換後VCI
を記憶できるよう構成してもよく、ATM通信の特性に
応じて構成すればよい。また、以上本発明をセルヘッダ
のVCI変換装置を例として説明したが本発明はこれの
みに限定されるものではなく、セルヘッダのVPI仮想
パス識別子変換装置、或いはその他のデータ内容の変換
装置として構成してもよい。更に、変更部の変換後VC
Iを抽出する記憶素子をSRAMにて構成しているが、
変換前VCI、変換後VCIの対応を記憶する記憶素子
はSRAMに限定されるものではなく、ROM、PRO
M、EPROM、EEPROM等の記憶素子で構成して
もよい。
【0011】
【発明の効果】本発明は以上説明した如く構成するもの
であるから、セルヘッダの変換前データ及び変換後デー
タを保持する参照レジスタを設け、該参照レジスタに同
じ変換データが存在しない際に変換部にてデータ変換を
するので、データ変換装置の消費電力を小さくする上で
著しい効果を発揮する。
【図面の簡単な説明】
【図1】本発明に係るデータ変換装置のブロック図
【図2】本発明に係るデータ変換装置の動作フローチャ
ート図
【図3】本発明に係る参照レジスタの動作を示すフロー
チャート図
【図4】従来のVCI変換装置のブロック図
【図5】従来のVCI変換装置の動作フローチャート図
【符号の説明】
6……入力ポート、7……セル保持手段、8……比較一
致検出部、9……制御部、10……最多変換前VCI検
出部、11……変換後VCI参照レジスタ、12……変
換部、13……最少変換前VCl検出部、14……変換
後VCI参照レジスタ、15……変換後VCI参照レジ
スタ書き込み信号、16、17……セレクター、18…
…出力ポート、22……セル

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 非同期転送モード通信のセルのデータを
    検出・抽出する手段と、そのデータに基づいて新たなデ
    ータを抽出する手段と、その新たなデータに基づいてセ
    ルのデータを変更する変換手段とを備えた非同期転送モ
    ード通信のデータ変換装置において、過去のデータを記
    憶する手段と、その記憶したデータと入力したデータを
    比較する手段とを備え、比較結果が一致した際には過去
    の変換後のデータを記憶する手段に保持したデータを抽
    出し、前記比較結果が異なる際には前記変換手段にて新
    たなデータを抽出し、そのデータに基づいてセルのデー
    タを変更し出力することを特徴とする非同期転送モード
    通信のデータ変換装置。
  2. 【請求項2】 前記過去のデータを記憶する手段と、過
    去の変換後のデータを記憶する手段に保持するデータを
    使用頻度に応じて変更することを特徴とする請求項1記
    載の非同期転送モード通信のデータ変換装置。
JP27304796A 1996-09-24 1996-09-24 非同期転送モード通信のデータ変換装置 Pending JPH1098481A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27304796A JPH1098481A (ja) 1996-09-24 1996-09-24 非同期転送モード通信のデータ変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27304796A JPH1098481A (ja) 1996-09-24 1996-09-24 非同期転送モード通信のデータ変換装置

Publications (1)

Publication Number Publication Date
JPH1098481A true JPH1098481A (ja) 1998-04-14

Family

ID=17522433

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27304796A Pending JPH1098481A (ja) 1996-09-24 1996-09-24 非同期転送モード通信のデータ変換装置

Country Status (1)

Country Link
JP (1) JPH1098481A (ja)

Similar Documents

Publication Publication Date Title
JP3001953B2 (ja) 仮想識別子変換装置
RU2178624C2 (ru) Мини-ячейки с переменным размером полезной нагрузки
US6236655B1 (en) Port and link identification
JP3129244B2 (ja) 通信制御装置
US5936959A (en) Cell routing in ATM networks
KR100222180B1 (ko) 비동기전송모드 단말기에서 중앙처리장치가 비동기전송모드응용 계층을 처리하는 장치 및 그 방법
US5875173A (en) Communication control device and method for use in an ATM system operable in an ABR mode
US6996109B2 (en) ATM cell transmitting/receiving device of ATM switching system
US6289014B1 (en) Multiline-correspondent cell header conversion apparatus and method
JPH07264213A (ja) Atmタイプ通信ネットワークの保守およびテストの方法および装置
EP0500238B1 (en) Header translation unit for an ATM switching system
JPH1098481A (ja) 非同期転送モード通信のデータ変換装置
JP3244665B2 (ja) Tone及びDTMF発生機能を備えたATMセル変換装置及びその方法
GB2320160A (en) Shaping processing of ATM cells
EP0089683A1 (en) Improvements relating to PCM switching units
JPH0969839A (ja) Atm交換機及びatm交換機におけるvpi・vciの管理方法
JPH10341238A (ja) 受信atmセル処理制御装置
JP3008905B2 (ja) Abrシェーパのレート制御方式
JP3137312B2 (ja) Atmインタフェース回路
WO1998041054A1 (en) Time switch stages and switches
KR100211028B1 (ko) 공유 메모리를 이용한 비동기전달모드 셀 송출속도 조절 장치
JPH1065703A (ja) Atm交換装置
JPH06276209A (ja) Atm網におけるトラヒックシェイピング装置
JPH05136809A (ja) ヘツダ処理方式
KR19990018203A (ko) 구내교환 시스템에서의 비동기 전송모드 교환기