JPH07264213A - Atmタイプ通信ネットワークの保守およびテストの方法および装置 - Google Patents

Atmタイプ通信ネットワークの保守およびテストの方法および装置

Info

Publication number
JPH07264213A
JPH07264213A JP6183905A JP18390594A JPH07264213A JP H07264213 A JPH07264213 A JP H07264213A JP 6183905 A JP6183905 A JP 6183905A JP 18390594 A JP18390594 A JP 18390594A JP H07264213 A JPH07264213 A JP H07264213A
Authority
JP
Japan
Prior art keywords
cell
control information
cells
message
virtual
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6183905A
Other languages
English (en)
Inventor
Jean-Yves Tremel
ジヤン−イブ・トウルメル
Rene Garandel
ルネ・ギヤランデル
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CENTRE NAT ETD TELECOMM
Orange SA
France Telecom R&D SA
Original Assignee
CENTRE NAT ETD TELECOMM
France Telecom SA
Centre National dEtudes des Telecommunications CNET
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CENTRE NAT ETD TELECOMM, France Telecom SA, Centre National dEtudes des Telecommunications CNET filed Critical CENTRE NAT ETD TELECOMM
Publication of JPH07264213A publication Critical patent/JPH07264213A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5628Testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5629Admission control
    • H04L2012/5631Resource management and allocation
    • H04L2012/5636Monitoring or policing, e.g. compliance with allocated rate, corrective actions

Abstract

(57)【要約】 【目的】 ATM規格または類似規格に適用する通信ネ
ットワークに対して保守またはテストを行なう。 【構成】 ATM規格に適合するネットワークの保守を
実施するための本発明による方法は、ネットワーク
(R)の点(P)において、搬送されたセルを読み取る
ステップと、読み取ったセルを成形し、テスト動作の実
行に有効なセルを選択し、制御情報の少なくとも一部分
を再計算し、再計算した制御情報と受信した制御情報を
メッセージの形に直すことからなる前処理を実施するス
テップとからなり、上記メッセージを、とりわけ、再計
算した制御情報と受信した制御情報とが一致しているか
どうかを検証するための後処理にかける。とりわけ、ロ
ーカル・ネットワークとの間のデータ・セル・フローお
よび通信プロトコルの制御に適用される。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】当発明は、ATM(非同期転送モ
ード)規格または類似規格に適合する通信ネットワーク
に対して保守またはテストあるいはその両方を行う方法
に関する。当発明は、その方法の実施を可能にする装置
にも関する。
【0002】
【従来の技術】ATMネットワーク内での情報の伝送
は、5オクテットのヘッダと、48オクテットの情報ブ
ロックとから成るセルによって行われることを想起され
たい。こうしたセルのフォーマットを図1に示す。ヘッ
ダ内のいくつかのフィールドの特定の値によって認識可
能ないくつかの特定のセルが、保守動作用に予約されて
おり、またATM規格に従って、保守用セルF4または
F5として指定されている。こうしたセルの内容は、送
信機レベルにおいて、とりわけ、送信される予定のユー
ザ・セルの集合に係わる冗長情報を提供するように工夫
されている。したがって、情報の伝送は、所定数のユー
ザ・セルから成るブロックの形で行われ、そうしたセル
が次々に送信され、それに続いてそのブロックに関連す
る保守用セルが送信される。
【0003】保守用セルのほかにも、ATM規格では、
セル自体の内部に伝送エラーの検出を可能にする冗長デ
ータを挿入することが可能である。例えば、ローカル・
ネットワークとの間で交換を行うための通信プロトコル
の伝送用に割り当てられたせルの場合がこれに該当す
る。
【0004】さらにATM規格では、仮想パスVP内お
よび仮想チャネルVC内でのセルの流れを編成すること
により、複数のレベルにおいて時分割多重化を行うこと
が可能である。すなわち、すべてのATMセルを、 4.0
96本の仮想パスのうちの1つおよび65.536本の仮想チャ
ネルのうちの1つに割り当てることができる。セルの仮
想チャンネル番号および仮想パス番号は、ヘッダ内のそ
れぞれ12ビットおよび16ビットのフィールド内に収
められている。
【0005】この2つの多重化レベルに対応して、規格
ではそれぞれ仮想パスVPおよび仮想チャネルVCに割
り当てられる特有の保守用セルF4およびF5を定義し
ている。これらの保守用セルを利用して、仮想パスのレ
ベルまたは仮想チャネルのレベルで伝送品質の検証を行
うことができる。そのために、これらのセルは制御情
報、例えば関連するブロックのユーザ・セル内のデータ
について計算したパリティ・ビットなどを含んでいる。
【0006】
【発明が解決しようとする課題】この文脈において、本
発明は下記に述べる制御情報によって、セルの伝送がき
ちんとなされたことを検証するための方法を探求するこ
とを目的とし、しかもその手法は、できるだけ簡単な装
置によって実施できるように設計しなければならない。
この方法はさらに、さまざまなテスト、たとえばそれら
の仮想パスのみの検証、選択されたいくつかの仮想パス
の検証、またはいくつかの特定の仮想チャネルの検証、
あるいは通信プロトコルの検証に適合できなければなら
ない。
【0007】
【課題を解決するための手段】この目的で、本発明は、
情報をATM(非同期転送モード)規格または類似規格
に適合するセルの形で運ぶ通信ネットワークの保守また
はテストあるいはその両方を行う方法を目的としてお
り、上記セルは、ユーザ・セルを保守用セルから区別で
きるようにするヘッダを含んでおり、制御情報は、送信
時に生成され、ユーザ・セルまたは保守用セルあるいは
その両方に入れて伝送され、この方法は、ネットワーク
の1点において、運ばれるセルを読み取るステップと、
読み取ったセルを成形し、テスト動作の実施に有用なセ
ルを選択し、制御情報の少なくとも一部分を再計算し、
再計算した制御情報と、受信した制御情報をメッセージ
の形に直すことからなる前処理を実行するステップとか
らなり、上記メッセージに、とりわけ、再計算した制御
情報と、受信した制御情報が一致するかどうかを検証す
るための後処理を施すことを特徴とする。
【0008】本発明のもう一つの態様によれば、制御情
報が保守用セルに含まれる場合、上記メッセージとし
て、再計算した制御情報を含めるための第1タイプのメ
ッセージと、保守用セルの制御情報を含めるための第2
タイプのメッセージとが可能であり、上記第2タイプの
メッセージには、それが保守用セルに関するものである
ことを認識できるようにする標識を含める。
【0009】仮想パスの保守を実施できるように、本発
明の補足的特徴によれば、メッセージは仮想パス番号を
含み、その場合、後処理は、各仮想パスに、レポートと
いう形のコンテキストを関連付けることからなり、その
レポートにより、その仮想パスに関連する制御情報が一
致しているかどうかが検証できる。
【0010】ネットワークの保守を仮想チャネルのレベ
ルで実施したい場合、従来の解決策では、仮想チャネル
と仮想パスのあらゆる対に対してコンテキストを設ける
ことが必要となる。したがって装置は、2億6800万
通り以上のコンテキストをサポートすることが必要とな
る。仮想チャネルのテストを可能にしながらこの数を制
限するために、本発明のもう一つの特徴によれば、セル
の選択は、所定のいくつかの仮想パスおよび仮想チャネ
ルに、仮の仮想パスの対応番号を関連付けることからな
り、その場合、メッセージは仮の仮想パス番号を含み、
したがって後処理は、各仮の仮想パスに、関連するコン
テキストを関連付けることからなる。
【0011】他方では、ATMネットワーク内での情報
伝送は、保守用セルが送信される各宛先の間でATMレ
ベルのセル・ブロックによって行われることが知られて
いる。送信すべき情報の量は、必ずしもセル・ブロック
全体の能力に厳密に対応するわけではないので、いくつ
かのブロック内のあるセルは、空のセルを含み、すなわ
ち、そのセルが空であるという指示以外に何の情報も含
まない。このようなセルは保守の点で事実上無効であ
る。したがって、本発明のもう一つの態様によれば、セ
ルの選択は、とりわけ空のセルをなくすことからなる。
【0012】本発明はまた、この方法を実施に移すため
の保守装置を対象としている。この装置は、入力とし
て、ネットワークの1点に運ばれるセルを受信し、受信
したセルを成形し、テスト動作の実行に有用なセルを選
択し、制御情報の少なくとも一部分を再計算し、再計算
した制御情報と受信した制御情報を含むメッセージを作
成するための前処理ユニットを含み、前処理ユニット
が、処理ユニットに上記メッセージを伝送するために、
処理ユニットとの間で通信を行うことを特徴とする。
【0013】この装置のもう一つの態様によれば、制御
情報が保守用セルに含まれている場合には、前処理ユニ
ットが、再計算した制御情報を含むための第1タイプの
メッセージと、上記保守用セルの受信した制御情報を含
む第2タイプのメッセージとを作成し、上記第2タイプ
のメッセージは、それが保守用セルに関するものである
ことを認識できるようにする標識を含む。
【0014】仮想チャネルのレベルでの保守を行えるよ
うにするため、本発明による装置はさらに、前処理ユニ
ットが、受信した仮想チャネル番号および仮想パス番号
の値に応じてアドレス指定可能な変換用メモリを備えて
おり、そのメモリが仮想チャネルの値と仮想パスの値か
ら成る各対について、非選択セルであることを表すワー
ドあるいは上記の値の対に対応する仮のパス番号の値を
含むワードを供給し、処理ユニットがプログラム式ユニ
ットであり、各仮の仮想パス(VPF)に、レポートの
形のコンテキストに割り振られたメモリ空間を関連付け
るようにプログラムされており、そのレポートによっ
て、再計算した制御情報と、上記仮の仮想パス(VP
F)に属するセルに含まれる制御情報とが一致している
かどうかの検証が可能になることを特徴とする。
【0015】本発明のその他の態様および利点は、図を
参照した以下の説明から明らかになろう。
【0016】
【実施例】図1にATMセルのフォーマットを示す。ヘ
ッダは5オクテットから成り、その各ビットに0から7
まで番号が付けられている。ヘッダは、12ビットで定
義される仮想パス番号VPIと、16ビットで定義され
る仮想チャネル番号VCIと、3ビットで定義されるセ
ル・タイプ標識PTIと、1ビットで定義されるパリテ
ィ標識CLPと、さらに8ビットで定義され、先行する
4オクテットに関係する誤り訂正用コードHECとを含
む。
【0017】ヘッダの後ろには、有用データのために予
約された48オクテットの情報が続く。
【0018】図2に、タイプF4の保守用セルについ
て、16ビット・ワードを単位としたフォーマットを示
す。このセルも同様に、前記セルと同じ情報を含むヘッ
ダから構成される。規約により、F4セルを他のセルか
ら区別できるように、仮想チャネル番号VCIは4の値
に固定される。
【0019】このセルの有効部分中には、とりわけ、そ
のセルが送信される順番を、256を法として表した数
字、つまり8ビットで定義される順序番号MSN(保守
セル順序番号)が入っている。16ビットで定義される
フィールドTUC(ユーザ・セル総数)は、この保守用
セルの挿入より先に送信される空でないユーザ・セルの
総数を表す。フィールド BIP 16-B (ビット・インタリ
ーブ・パリティ)は、16個のパリティ・ビットを含ん
でおり、各ビットは、その保守用セルと関連するブロッ
クのユーザ・セルに含まれるデータの、同じランクにあ
るビットの集合に関するパリティを表す。最後に、10
ビットで定義されるフィールドCRC−10は、セル内
の有効データに関する誤り訂正用コードに割り当てられ
る。
【0020】仮想チャネルに割り当てられるタイプF5
の保守用セルは、タイプF4のセルと似ている。しかし
ながら、このセルは定められた仮想チャネル番号VCI
によって識別されるのではなく、セル・タイプ標識PT
Iの固定値で識別される。
【0021】保守用セルF4またはF5に含まれる情報
により、伝送が完全かどうか検出するためのいくつかの
テストの実施が可能となることがもう理解できよう。こ
のことを詳しく述べる前に、これらのテストを実施する
ための保守装置について説明するのが好都合である。
【0022】保守装置を図3に示す。これは基本的に、
前処理ユニット1と、処理ユニット2と、操作プロセッ
サ4から構成される。前処理ユニット1は、適当なイン
タフェース6を介して、ネットワークRに点Pで接続さ
れる。ユニット1は、プログラム可能な制御ユニット7
と、インタフェース6に接続された成形回路8と、変換
用メモリ5を含んでいる。前処理ユニット1は、例えば
先入れ先出し(FIFO)タイプのメモリから成るバッ
ファ3を介して、処理ユニット2との間で通信を行う。
【0023】処理ユニット2は、ごく普通のリアルタイ
ム・タイプのマイクロプログラム式システムであり、基
本的に、マイクロプロセッサ9と、プログラム用メモリ
10と、データ用メモリ11と、バッファ3に接続され
たインタフェース回路12とを含んでいる。ユニット
9、10、11、12は、バスBを介して各ユニット間
で通信を行う。バスBに接続された2番目のインタフェ
ース13は、ユニット2が操作プロセッサ4との間で通
信を行うのを可能にする。
【0024】操作プロセッサ4は、テストを実施する操
作員との通信を可能にするインタフェース(キーボー
ド、画面)を備えたごく普通のマイクロコンピュータで
よい。これは、実施したテストの結果を格納するために
用意された大容量メモリ15にも接続される。プロセッ
サ4はまた、インタフェース14を介して前処理ユニッ
ト1との間で通信を行うことができる。本発明による装
置は、異なるタイプのテストを実施するために、ユニッ
ト7のプログラムを変更できるようになっている。この
装置は、変換用メモリ5の内容をロードすることもでき
る。
【0025】次に図3の装置の動作について説明する。
まず、制御ユニット7が、仮想パスおよび仮想チャネル
のテストを実行するようにプログラムされていると仮定
する。この場合、メッセージは図4から図6に示すフォ
ーマットを持つ。
【0026】インタフェース6によって受信したセル
は、成形およびフレーム形成用ユニット8に送られる
が、このユニットの役割は、それ以外に、空のセルを取
り除くことにもある。そのテストが仮想パスVPに関す
るものであり、しかも受信したセルがユーザ・セルなら
ば、制御ユニット7は、図4に示すような第1タイプA
のメッセージを作成する。このタイプのメッセージは、
12ビットの仮想パス番号VPIを含み、残りの4ビッ
トが0と置かれる第1ワードM1から構成される。第2
ワードM2は、セルに含まれたデータに基づいて計算し
た16個のパリティ・ビットBIT 16−Cを含んで
いる。その後、このメッセージは、ユニット2による後
処理を受けるため、先入れ先出し(FIFO)メモリ3
にロードされる。
【0027】受信したセルがタイプF4の保守用セルで
ある場合、メッセージは、図5に示すフォーマットによ
るタイプBである。第1ワードM1は、12ビット中に
仮想パス番号VPIを含んでいる。ワードM1のビット
15は、それが保守用セルに関連したメッセージである
ことを示すため、1とセットされる。ビット14は、セ
ルF4に含まれる誤り訂正用コードCRC−10が、そ
のセルに含まれるデータから再計算した誤り訂正用コー
ドと一致するか否かに応じて、0または1に等しい値X
を取る。
【0028】第2ワードM2は、順序番号MSNを含
み、さらに(複数のタイプが予期される場合には)セル
F4のタイプを示す情報も含む。第3ワードM3は、ユ
ーザ・セルの総数を表す値TUCを含み、ワードM4は
パリティ・ビットBIP 16−Bを含む。このように
して作成したタイプBのメッセージは、次にバッファ3
にロードされる。
【0029】仮想チャネルVCを対象とするテストを行
わなければならない場合には、ユニット2で処理しなけ
ればならないメッセージの数を減らすことが望ましい。
そうするために、変換用メモリ5を利用する。このメモ
リは、セル(ユーザ・セルあるいは保守用セル)のヘッ
ダに含まれるフィールドVPIおよびVCIによってア
ドレス指定される。この時、メモリ5は、テスト用に選
択された仮想チャネルおよび仮想パスを表す仮の仮想パ
ス番号を出力する。その番号に対応する仮想チャネルお
よび仮想パスが選択されない場合は、そのことを知らせ
る特定の値を出力する。都合のよいことに、メモリ5は
メッセージの第1ワードM1を直接作成できるように設
計することが可能である。そのために、このメモリは、
セルのヘッダの始めの4オクテットでアドレス指定さ
れ、またそれの出力として、図6に示すようなワードM
1Fを供給する。従ってこのワードは、12ビットから
成る仮の仮想パス番号 VPF 11-0 を含み、またビット1
5は、その値Yが、ヘッダがユーザ・セルに属している
か保守用セルに属しているかに応じて、0または1に等
しくなる。後者の場合、ビット14は、タイプBのメッ
セージについて説明した際にすでに述べた規則に応じ
て、0または1に等しい値Xを取る。
【0030】このようにして作成したメッセージを、続
いてユニット2で処理する。例えば仮想パスVPに対す
るテストの場合には、ユニット2は個々の仮想パスに、
レポートの形でコンテキストのために予約されたメモリ
空間を関連付け、そのレポートによって、保守用セルに
含まれた制御情報が一致しているかどうかを検証できる
ようにしている。このコンテキストは、メッセージを受
信するたびにリアル・タイムで更新される。例えば、コ
ンテキストの第1ワードは、タイプAのメッセージのB
IP 16−Cの累積合計を含むことになる。この累積
合計は、セル・ブロックの末尾において、そのブロック
と関連する保守用セルのBIP 16−Bと一致しなけ
ればならない。もう一つのワードは、受信したタイプA
のメッセージの個数を含み、その個数はブロックの末尾
において値TUCと一致しなければならない。もう一つ
のワードは、例えば(タイプBのメッセージ内のワード
M1のビット14によって検出された)CRC−10誤
りの個数を含む。
【0031】仮想チャネルVCに対するテストの場合、
ユニット2の働きは似ているが、記憶されるコンテキス
トが、変換用メモリ5によって選択される仮想チャネル
と仮想パスの対に対応している仮の仮想パスに関係して
いる点だけが異なる。テストの対象外となるチャネルお
よびパスに対しては、このメモリは所定の値、例えば0
を対応させ、その場合には何のメッセージも作成されな
い。
【0032】コンテキストの数も同様に減らしたい場合
は、変換用メモリは、仮想パスに対するテストの場合と
類似の形で利用できることに留意されたい。低消費電力
の処理ユニット2を使用する目的で、この可能性を取り
入れることもできる。
【0033】制御ユニット7および変換用メモリ5がプ
ログラム可能なおかげで、今紹介した装置は別のタイプ
のテストの実施も可能にする。例えば、ATMネットワ
ークと別のタイプのネットワークとの間の通信プロトコ
ルを検証することができる。それらのプロトコルは、A
ALと呼ばれるATM適合層を定義する。プロトコルA
ALは、所定の仮想チャネルおよび仮想パスと関連する
特定のセルを利用し、それらのセルは、それらプロトコ
ルの制御情報を含む。仮想チャネルに対するテストの場
合と同様に、変換用メモリを使用して処理ユニット2が
管理するコンテキストの数を減らすこともできる。同様
に、制御用ユニット7は、こうしたタイプのテスト用に
適するようにプログラムすれば、プロトコルのテストお
よび検証のために有用な情報のみを含むメッセージを作
成することが可能になる。
【図面の簡単な説明】
【図1】ATMセルのフォーマットを示す図である。
【図2】タイプF4の保守用セルのフォーマットを示す
図である。
【図3】本発明による保守装置を示す図である。
【図4】本発明によって作成されるメッセージのフォー
マットの例を示す図である。
【図5】本発明によって作成されるメッセージのフォー
マットの例を示す図である。
【図6】本発明によって作成されるメッセージのフォー
マットの例を示す図である。
【符号の説明】
1 前処理ユニット 2 処理ユニット 3 バッファ 4 操作プロセッサ 5 交換用メモリ 6 インターフェイズ 7 制御ユニット 8 成形回路

Claims (12)

    【特許請求の範囲】
  1. 【請求項1】 ATM(非同期転送モード)規格または
    類似規格に適合するセルの形で情報を搬送する通信ネッ
    トワークの保守またはテストあるいはその両方に関する
    方法であって、上記セルが、ユーザ・セルと保守用セル
    (F4、F5)とを区別するためのヘッダを含み、送信
    時に制御情報が生成され、ユーザ・セルまたは保守用セ
    ルあるいはその両方に入れて送信され、 ネットワーク(R)の点(P)において、搬送されたセ
    ルを読み取るステップと、 読み取ったセルを成形し、テスト動作の実行に有効なセ
    ルを選択し、制御情報の少なくとも一部分を再計算し、
    再計算した制御情報と受信した制御情報をメッセージの
    形に直すことからなる前処理を実施するステップとを含
    み、上記メッセージを、とりわけ、再計算した制御情報
    と受信した制御情報との間の一致を検証するための後処
    理にかけることを特徴とする方法。
  2. 【請求項2】 制御情報が保守用セル中に含まれ、上記
    メッセージは、再計算した制御情報を含めるための第1
    タイプ(A)のメッセージか、あるいは保守用セルの制
    御情報を含めるための第2タイプ(B)のメッセージの
    どちらでもよく、上記第2タイプ(B)のメッセージ
    は、それが保守用セルに関するものであることを認識で
    きるようにする標識を含むことを特徴とする、請求項1
    に記載の方法。
  3. 【請求項3】 上記セルが仮想パス番号(VPI)を示
    す標識を含み、上記メッセージがその仮想パス番号(V
    PI)を含み、上記後処理において、個々の仮想パス
    (VP)に、レポートの形のコンテキストを関連付け
    て、仮想パス(VP)と関連する制御情報が上記のよう
    に一致するかどうかをそのレポートによって検証できる
    ようにすることを特徴とする、請求項1または2のいず
    れか一項に記載の方法。
  4. 【請求項4】 上記セルが仮想パス番号(VPI)と仮
    想チャネル番号(VCI)を示す標識を含み、上記のセ
    ル選択が、所定のいくつかの仮想パスおよび仮想チャネ
    ルに、仮の仮想パス(VPF)の対応番号を関連付ける
    ことからなり、上記メッセージがその仮の仮想パス番号
    (VPF)を含み、後処理が、個々の仮の仮想パス(V
    PF)に、レポートの形のコンテキストを関連付けて、
    その仮の仮想パス(VPF)に関連する制御情報が一致
    するかどうかをそのレポートによって検証できるように
    することを特徴とする、請求項1または2のいずれか一
    項に記載の方法。
  5. 【請求項5】 上記のセル選択が、とりわけ、何の情報
    も含まないセルを除去することからなることを特徴とす
    る、請求項1から4のいずれか一項に記載の方法。
  6. 【請求項6】 上記制御情報が、送信されたユーザ・セ
    ルの集合内に含まれるデータに関して計算されたパリテ
    ィ・ビット・グループ(BIP)であることを特徴とす
    る、請求項3に記載の方法。
  7. 【請求項7】 ATM(非同期転送モード)規格に適合
    するセルの形で情報を搬送する通信ネットワークの保守
    またはテストあるいはその両方を行う装置であって、上
    記セルが、ユーザ・セルと保守用セル(F4、F5)と
    を区別するためのヘッダを備え、送信時に制御情報が生
    成され、ユーザ・セルまたは保守用セル(F4、F5)
    あるいはその両方に入れて送信され、 ネットワーク(R)の点(P)において搬送されるセル
    をその入力として受信し、受信したセルを成形し、テス
    ト動作の実行に有効なセルを選択し、制御情報の少なく
    とも一部分を再計算し、再計算した制御情報と受信した
    制御情報とを含むメッセージを作成する、前処理ユニッ
    ト(1)を備え、 前処理ユニットが、処理ユニットに上記メッセージを伝
    送するために処理ユニット(2)との間で通信を行うこ
    とを特徴とする装置。
  8. 【請求項8】 制御情報が保守用セル(F4、F5)中
    に含まれ、前処理ユニットが、再計算した制御情報を含
    めるための第1タイプ(A)のメッセージと、上記保守
    用セルから受け取った情報を含む第2タイプ(B)のメ
    ッセージとを作成し、上記第2タイプ(B)のメッセー
    ジが、それが保守用セルに関するものであることを認識
    できるようにする標識を含むことを特徴とする、請求項
    7に記載の装置。
  9. 【請求項9】 上記セルが仮想パス番号(VPI)を示
    す標識を含み、上記メッセージがその仮想パス番号(V
    PI)を含み、処理ユニット(2)がプログラム式ユニ
    ットであり、個々の仮想パス(VP)に、レポートの形
    のコンテキストに割り振られたメモリ空間を関連付ける
    ようにプログラムされており、そのレポートにより、再
    計算した制御情報と上記仮想パス(VP)に属するセル
    に含まれた制御情報とが一致するかどうかの検証が行え
    るようになっていることを特徴とする、請求項7または
    8のいずれか一項に記載の装置。
  10. 【請求項10】 上記セルが仮想パス番号(VPI)お
    よび仮想チャネル番号(VCI)を示す標識を含み、前
    処理ユニット(1)が変換用メモリ(5)を備え、その
    メモリが、受信した仮想チャネル番号および仮想パス番
    号(VPI、VCI)の値に応じてアドレス指定が可能
    であり、しかも仮想チャネルの値と仮想パスの値の個々
    の対に関して、非選択セルであることを表すワード、あ
    るいはその値の対に対応する仮のパス番号(VPF)の
    値を含むワードを出力し、また処理ユニット(2)がプ
    ログラム式ユニットであり、個々の仮の仮想パス(VP
    F)に、レポートの形のコンテキストに割り振られたメ
    モリ空間を関連付けるようにプログラムされており、そ
    のレポートにより、再計算した制御情報と、その仮の仮
    想パス(VPF)に属するセルに含まれる制御情報とが
    一致するかどうかの検証が行えるようになっていること
    を特徴とする、請求項7または8のいずれか一項に記載
    の装置。
  11. 【請求項11】 上記変換用メモリ(5)がまた、上記
    ヘッダによってアドレス指定され、またヘッダが保守用
    セル(F4、F5)のヘッダであるとき、そのメモリが
    出力するワードが、保守を実施していることを示す標識
    を含むことを特徴とする、請求項10に記載の装置。
  12. 【請求項12】 上記処理ユニット(2)に接続された
    コンテキスト操作用プロセッサ(4)を備え、上記変換
    用メモリ(5)が、上記操作用プロセッサ(4)によっ
    て変更可能であることを特徴とする、請求項10または
    11に記載の装置。
JP6183905A 1993-07-12 1994-07-12 Atmタイプ通信ネットワークの保守およびテストの方法および装置 Pending JPH07264213A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9308797 1993-07-12
FR9308797A FR2707819B1 (fr) 1993-07-12 1993-07-12 Procédé et dispositif de surveillance et/ou de test d'un réseau de télécommunication de type ATM.

Publications (1)

Publication Number Publication Date
JPH07264213A true JPH07264213A (ja) 1995-10-13

Family

ID=9449338

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6183905A Pending JPH07264213A (ja) 1993-07-12 1994-07-12 Atmタイプ通信ネットワークの保守およびテストの方法および装置

Country Status (5)

Country Link
US (1) US5434846A (ja)
EP (1) EP0639012B1 (ja)
JP (1) JPH07264213A (ja)
DE (1) DE69417655T2 (ja)
FR (1) FR2707819B1 (ja)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5600653A (en) * 1994-09-30 1997-02-04 Comsat Corporation Technique for improving asynchronous transfer mode operation over a communications link with bursty bit errors
US6055618A (en) * 1995-10-31 2000-04-25 Cray Research, Inc. Virtual maintenance network in multiprocessing system having a non-flow controlled virtual maintenance channel
US6237029B1 (en) 1996-02-26 2001-05-22 Argosystems, Inc. Method and apparatus for adaptable digital protocol processing
US5822304A (en) * 1996-03-22 1998-10-13 Hewlett-Packard Company Scanning for active ATM virtual channel/virtual path identifiers
US6230252B1 (en) 1997-11-17 2001-05-08 Silicon Graphics, Inc. Hybrid hypercube/torus architecture
US6085303A (en) * 1997-11-17 2000-07-04 Cray Research, Inc. Seralized race-free virtual barrier network
US5923681A (en) * 1998-02-24 1999-07-13 Tektronix, Inc. Parallel synchronous header correction machine for ATM
DE19815099C1 (de) * 1998-04-03 1999-09-30 Deutsche Telekom Ag Datennetzanalyse
US6216174B1 (en) 1998-09-29 2001-04-10 Silicon Graphics, Inc. System and method for fast barrier synchronization
US6751698B1 (en) 1999-09-29 2004-06-15 Silicon Graphics, Inc. Multiprocessor node controller circuit and method
US6674720B1 (en) 1999-09-29 2004-01-06 Silicon Graphics, Inc. Age-based network arbitration system and method
JPWO2002056513A1 (ja) * 2000-12-27 2004-05-20 富士通株式会社 パスエラー監視方法及びその装置
CA2415536A1 (en) 2002-12-31 2004-06-30 Long Manufacturing Ltd. Reformer for converting fuel to hydrogen

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ATE107101T1 (de) * 1989-03-22 1994-06-15 Siemens Ag Verfahren zur qualitätsüberwachung wenigstens zweier übertragungsabschnitte einer digitalsignal-übertragungsstrecke und vorrichtung zur durchführung des verfahrens.
JPH04154229A (ja) * 1990-10-18 1992-05-27 Fujitsu Ltd 非同期3次群信号による対局警報通信方式
JPH04286230A (ja) * 1991-03-14 1992-10-12 Fujitsu Ltd 現用/予備用回線切替方式
JP2892180B2 (ja) * 1991-04-30 1999-05-17 富士通株式会社 Atmクロスコネクト装置の監視方式
DE4128412C1 (ja) * 1991-08-27 1992-12-10 Siemens Ag, 8000 Muenchen, De

Also Published As

Publication number Publication date
US5434846A (en) 1995-07-18
DE69417655T2 (de) 1999-07-29
EP0639012A1 (fr) 1995-02-15
DE69417655D1 (de) 1999-05-12
EP0639012B1 (fr) 1999-04-07
FR2707819A1 (fr) 1995-01-20
FR2707819B1 (fr) 1995-09-15

Similar Documents

Publication Publication Date Title
US5485453A (en) Method for handling redundant switching planes in packet switches and a packet switch for carrying out the method
JP3129244B2 (ja) 通信制御装置
CA2160820C (en) Method and apparatus for storing and retrieving routing information in a network node
CA2069346C (en) Atm cell error processing system
US5450399A (en) Clad having majority decision address table controller
JPH07264213A (ja) Atmタイプ通信ネットワークの保守およびテストの方法および装置
EP0914749A1 (en) Method and apparatus for reassembly of data packets into messages in an asynchronous transfer mode communications system
JP2825961B2 (ja) Hdlc系データのatmセル処理装置
JPH10502787A (ja) Atm交換のための方法および装置
US6594267B1 (en) AAL2 packet exchange device
JP3802166B2 (ja) ネットワーキング環境におけるネットワーク・トランスポータの検証
US6097725A (en) Low cost searching method and apparatus for asynchronous transfer mode systems
SE515421C2 (sv) Sätt för hantering av redundanta väljarplan i paketväljare och väljare för utförande av sättet
US5719864A (en) Logical channel resolution in asynchronous transmission mode communication systems
US5499235A (en) Method for the simulation of transmission on a transmission network working in asynchronous transfer mode and simulator of transmission on such a network
JPH11220469A (ja) 通信方法、送信方法、送信装置及び受信装置
JPH08214011A (ja) Atm型のフローにセルを挿入する方法及びその実施装置
US6356552B1 (en) Method by which sets of values representing various parameters can be allocated to addresses
JPH08191312A (ja) Atmインタフェース回路
JPH10257068A (ja) Atmコントローラおよびatm通信制御装置
JPH0730554A (ja) アドレス変換方式
EP0923271B1 (en) An ATM reassembly circuit and method
KR970005732B1 (ko) 비동기전달모드 시스템에서의 순환잉여검사 코드 계산 및 검출장치
US8213428B2 (en) Methods and apparatus for indexing memory of a network processor
KR100261440B1 (ko) 비동기 전송 모드 어뎁테이션 층 타입 5의 비동기 전송 모드 셀전송 장치 및 방법