JPH1023653A - 漏電ブレーカの漏電検出装置 - Google Patents
漏電ブレーカの漏電検出装置Info
- Publication number
- JPH1023653A JPH1023653A JP8170257A JP17025796A JPH1023653A JP H1023653 A JPH1023653 A JP H1023653A JP 8170257 A JP8170257 A JP 8170257A JP 17025796 A JP17025796 A JP 17025796A JP H1023653 A JPH1023653 A JP H1023653A
- Authority
- JP
- Japan
- Prior art keywords
- earth leakage
- circuit
- thyristor
- impedance elements
- limiting impedance
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Emergency Protection Circuit Devices (AREA)
- Breakers (AREA)
- Protection Of Static Devices (AREA)
- Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
Abstract
サイリスタのオフする瞬間の各サイリスタへの印加電圧
を低減でき且つ電源部へ印加される電圧を低減できる漏
電ブレーカの漏電検出装置を提供する。 【解決手段】 引き外しコイルと漏電制御部2の電源部
であるダイオードブリッジDBの一方の入力端との間に
電流制限用インピーダンス素子Z1 ,Z2 を接続し、さ
らに電流制限用インピーダンス素子Z1 ,Z2 同士の接
続点を、抵抗R 11を介してサイリスタSCR1 のゲート
に接続するとともに、サージアブソーバ素子ZA2 ,Z
A3 同士の接続点に接続したことにある。電流制限用イ
ンピーダンス素子Z1 ,Z2 同士の接続点は抵抗R6 を
介してサイリスタSCR2 のアノードとも接続されてい
る。電流制限用インピーダンス素子Z1 ,Z2 によって
サイリスタSCR1 ,SCR2 及びダイオードブリッジ
DBの保護ができる。
Description
電検出装置に関するものである。
ブレーカの遮断機構を駆動する電磁駆動部の引き外しコ
イルの駆動電源電圧が高い場合には、引き外しコイルと
交流電路との間に接続されるスイッチ要素として一つの
サイリスタを用いることは耐圧上問題があるため、図3
に示すように直列接続した二つのサイリスタSCR1 ,
SCR2 を用いていた(例えば、実開昭57−2772
7号公報参照)。
ような負荷4に漏電が発生すると、主回路10の各電路
10a〜10cを1次側とした零相変流器ZCTの2次
出力が漏電制御部2’に入力される。ここで、漏電制御
部2’は、零相変流器ZCTの2次出力が入力される
と、サイリスタSCR2 のゲートにゲート信号を与えて
サイリスタSCR2 をオンさせる。このオンによりサイ
リスタSCR1 のゲート・カソード間に接続している抵
抗R6 、サイリスタSCR2 、ダイオードブリッジDB
を介して電流が流れ、その結果サイリスタSCR1 もゲ
ート信号が与えられてオンする。このオンより交流電
路、引き外しコイル1、サイリスタSCR1、SC
R2 、ダイオードブリッジDB、交流電路の回路に電流
が流れ、その結果引き外しコイル1の励磁により電磁駆
動部(図示せず)がブレーカの遮断機構をトリップさせ
て主回路10に挿入されている主接点S,S,Sを開放
し、負荷4への通電を遮断する。
−36670号公報参照)、引き外しコイル1の駆動電
源を得るための交流電路に接続する一対の電源入力端子
A,Bの間にはZNRのようなサージアブソーバ素子S
A1 を接続するとともに、引き外しコイル1を介してC
Rスナバ回路3を接続し、このCRスナバ回路3の両端
間には抵抗R1 を介して漏電制御部2の電源部を構成す
るダイオードブリッジDBの入力端を接続している。こ
こで、CRスナバ回路3は、サイリスタSCR 1 ,SC
R2 がオフする瞬間のサイリスタSCR1 ,SCR2 へ
の印加電圧を低減するための回路であり、コンデンサの
耐圧を考慮して二つのコンデンサC2,C3 の直列回路
と抵抗R5 とを直列接続した回路から構成している。
ような二つのサージアブソーバ素子SA2 ,SA3 の直
列回路を接続し、両サージアブソーバ素子SA2 ,SA
3 の接続点と、CRスナバ回路3のコンデンサC2 ,C
3 の接続点とを共通接続し、更にこの共通接続点をサイ
リスタSCR1 のゲートに接続し、コンデンサC2 ,C
3 の接続点の電圧をサイリスタSCR1 のゲート信号と
するようにしてある。サイリスタSCR1 に直列に接続
されたサイリスタSCR2 は、カソードをダイオードブ
リッジDBの負の出力端に接続するとともに、ゲートを
漏電制御部2の制御出力端に接続してあり、サイリスタ
SCR2 は漏電制御部2の制御出力をゲート信号として
いる。
間には抵抗R4 を介してツェナーダイオードZD1 と、
コンデンサC1 とを夫々接続して、ダイオードブリッジ
DBで得られた整流出力を一定電圧に平滑して漏電制御
部2に電源を供給するようになっている。漏電制御部2
は主回路に地絡発生時に流れる不平衡電流を検出する零
相変流器ZCTの2次出力を入力して、その2次出力が
所定レベルに達すると制御出力端に制御出力を発生する
ものであり、ダイオードD1 ,D2 は零相変流器ZCT
の2次出力を一定レベルにクランプするためのものであ
る。
路に地絡による不平衡電流が流れて零相変流器ZCTか
ら検出出力が発生し、その検出出力のレベルが予め設定
している所定レベルを超えると、漏電制御部2は漏電出
力を発生し、サイリスタSCR2 のゲートにゲート信号
を与えてサイリスタSCR2 をオンさせる。このオンに
よりサイリスタSCR1 のゲート・カソード間に接続し
ている抵抗R6 、サイリスタSCR2 、ダイオードブリ
ッジDBを介して電流が流れ、その結果サイリスタSC
R1 もゲート信号が与えられてオンする。このオンより
交流電路、引き外しコイル1、サイリスタSCR1 、S
CR2 、ダイオードブリッジDB、交流電路の回路に電
流が流れ、その結果引き外しコイル1の励磁により電磁
駆動部(図示せず)がブレーカの遮断機構をトリップさ
せて主回路に挿入されている主接点(図示せず)を開放
し、負荷への通電を遮断する。
バ素子SA2 ,SA3 の直列回路をCRスナバ回路3に
直列接続してあるので、交流電路に重畳する外来サージ
の電圧極性が、CRスナバ回路3から見て正負どちらで
あっても、並列に接続しているサージアブソーバ素子S
A2 ,SA3 の電圧抑制の働きによってコンデンサ
C 2 ,C3 に印加される電圧が低減でき、そのため、コ
ンデンサC2 ,C3 の耐圧破壊を防止することができ
る。また、サイリスタSCR1 、SCR2 の直列回路に
印加される電圧も抑制することができて、耐圧オーバに
よる誤動作も防止することができる。なお、漏電検出時
におけるサイリスタSCR1 のゲート信号はCRスナバ
回路3のコンデンサC2 ,C3 による分圧電圧によって
得られることになる。
た従来構成は、サージ電圧によるサイリスタSCR1 ,
SCR2 の破壊を防止するためにサイリスタSCR1 ,
SCR2 に対して並列にサージアブソーバ素子SA2 ,
SA3 を接続し、さらにサイリスタSCR1 ,SCR2
の耐圧を考慮してサージアブソーバ素子SA2 ,SA3
に並列にCRスナバ回路3を接続したものであるが、電
源部としてのダイオードブリッジDBへ高電圧が印加さ
れて電源部の構成部品が破壊されるのを防ぐためには更
に別の回路を付加する必要があった。
あり、その目的は、簡単な構成で、スイッチ要素を構成
する二つのサイリスタのオフする瞬間の各サイリスタへ
の印加電圧を低減でき且つ電源部へ印加される電圧を低
減できる漏電ブレーカの漏電検出装置を提供することに
ある。
目的を達成するために、主回路に流れる不平衡電流を検
出する零相変流器の検出出力に基づいて制御出力を発生
する漏電制御部を備え、ブレーカの遮断機構を駆動する
電磁駆動部の引き外しコイルを前記漏電制御部の制御出
力によりオン駆動されるスイッチ要素を介して交流電路
に接続した漏電ブレーカの漏電検出装置であって、前記
漏電制御部の電源部を前記引き外しコイルと交流電路か
ら前記電源部へ流れる電流を制限する二つの電流制限用
インピーダンス素子とを介して前記交流電路に接続する
とともに、直列接続された二つのサージアブソーバ素子
を前記各電流制限用インピーダンス素子を介して前記電
源部の入力側に並列に接続し、前記スイッチ要素を直列
接続した第1、第2のサイリスタで構成して、アノード
を前記引き外しコイルに接続する前記第1のサイリスタ
のゲートを前記各インピーダンス素子同士の接続点に接
続し、カソードを交流電路側に接続する前記第2のサイ
リスタのゲート信号を前記漏電制御部の制御出力で得る
ことを特徴とするものであり、前記電流制限用インピー
ダンスを設けたことにより電源部へ印加される電圧を低
減できるから、電源部の構成部品が破壊されるのを防止
することができ、また、各電流制限用インピーダンス素
子同士の接続点を前記第1のサイリスタのゲート及び前
記サージアブソーバ素子同士の接続点に接続したから、
前記各サイリスタがオフする瞬間の各サイリスタへの印
加電圧を低減でき各サイリスタの破壊を防止することが
できる。
て、前記各電流制限用インピーダンス素子が、コンデン
サを含んで構成されているので、各電流制限用インピー
ダンス素子のインピーダンス値を大きくする場合にはコ
ンデンサの容量を小さくすることにより電流制限用イン
ピーダンス素子の発熱を抑えることができる。請求項3
の発明は、請求項2の発明において、前記各電流制限用
インピーダンス素子が、並列接続された複数のコンデン
サを含んで構成されているので、各コンデンサの容量を
小さくすることにより各電流制限用インピーダンス素子
のインピーダンス値を大きくすることができるから、イ
ンピーダンス値を大きくしても各電流制限用インピーダ
ンス素子の小型化が図れる。
基づいて説明する。 (実施形態1)図1は本実施形態の回路図を示す。本実
施形態の基本構成及び基本動作は図4で説明した従来例
と略同じであり、その特徴とするところは、サージアブ
ソーバ素子SA2 ,SA3 の直列回路に並列にCRスナ
バ回路を設ける替わりに、引き外しコイル1と電源部と
してのダイオードブリッジDBの一方の入力端との間に
電流制限用インピーダンス素子Z1 ,Z2 を接続し、さ
らに電流制限用インピーダンス素子Z1 ,Z2 同士の接
続点を、抵抗R11を介してサイリスタSCR1 のゲート
に接続するとともに、サージアブソーバ素子ZA2 ,Z
A3 同士の接続点に接続したことにある。ここで、電流
制限用インピーダンス素子Z1 ,Z2 同士の接続点は抵
抗R6 を介してサイリスタSCR2 のアノードとも接続
されている。また、電流制限用インピーダンス素子Z1
は抵抗RZ1とコンデンサCZ1との直列回路で構成され、
電流制限用インピーダンス素子Z2 はコンデンサCZ2と
抵抗RZ2との直列回路で接続され、各電流制限用インピ
ーダンス素子Z1 ,Z2 間ではコンデンサCZ1,CZ2同
士が接続されている。なお、従来例と共通のものは同一
の符号を付し説明を省略し、特徴となる動作についての
み説明する。
ス素子Z1 ,Z2 によって、引き外しコイル1側からダ
イオードブリッジDBへ流れる電流を制限できるので、
ダイオードブリッジDBへ印加される電圧を低減でき、
高電圧が印加れることによりダイオードブリッジDBの
構成部品が破壊されるのを防止することができるのであ
る。
R1 ,SCR2 がオフする瞬間のオフする瞬間の各サイ
リスタSCR1 ,SCR2 への印加電圧を電流制限用イ
ンピーダンス素子Z1 ,Z2 によって低減でき、各サイ
リスタSCR1 ,SCR2 が破壊されるのを防止するこ
とができる。さらに、サージアブソーバ素子SA2 ,S
A3 同士の接続点と電流制限用インピーダンス素子
Z1 ,Z2 同士の接続点とを接続してあるので、交流電
路に重畳する外来サージの電圧極性が、電流制限用イン
ピーダンス素子Z1 ,Z2 から見て正負どちらであって
も、サージアブソーバ素子SA2 ,SA3 の電圧抑制の
働きによってコンデンサCZ1,CZ2に印加される電圧が
低減でき、そのため、コンデンサCZ1,CZ2の耐圧破壊
を防止することができる。
ようなCRスナバ回路3を設けることなく、電流制限用
インピーダンス素子Z1 ,Z2 を設ける簡単な構成で、
電源部への印加電圧を低減して電源部の構成部品の破壊
を防止することができるとともにスイッチ要素としての
各サイリスタSCR1 ,SCR2 が破壊されるのを防止
することができるのである。
ンピーダンス素子Z1 ,Z2 がそれぞれコンデンサ
CZ1,CZ2を含んで構成されているので、各電流制限用
インピーダンス素子Z1 ,Z2 のインピーダンス値を大
きくする場合にはコンデンサCZ1,CZ2の容量を小さく
することにより電流制限用インピーダンス素子Z1 ,Z
2の発熱を抑えることができる。
を示すが、基本構成及び基本動作は実施形態1と略同じ
であり、その特徴とするところは、各インピーダンス素
子Z1 ,Z2 が、抵抗に直列にコンデンサの並列回路が
接続されている点にある。すなわち、インピーダンス素
子Z1 は、抵抗RZ1に直列にコンデンサCZ11 ,CZ12
の並列回路が接続されており、インピーダンス素子Z2
は、コンデンサCZ21 ,CZ22 の並列回路に直列に抵抗
RZ2が接続されている。このため、本実施形態では、各
コンデンサCZ11 ,CZ12 ,CZ21 ,CZ22 の容量を小
さくすることにより各電流制限用インピーダンス素子Z
1 ,Z2 のインピーダンス値を大きくすることができる
から、インピーダンス値を大きくしても各電流制限用イ
ンピーダンス素子Z1 ,Z2 の小型化が図れる。
おいて、並列接続されるコンデンサの数は2つに限定す
るものではなく、3つ以上であってもよい。
衡電流を検出する零相変流器の検出出力に基づいて制御
出力を発生する漏電制御部を備え、ブレーカの遮断機構
を駆動する電磁駆動部の引き外しコイルを前記漏電制御
部の制御出力によりオン駆動されるスイッチ要素を介し
て交流電路に接続した漏電ブレーカの漏電検出装置であ
って、前記漏電制御部の電源部を前記引き外しコイルと
交流電路から前記電源部へ流れる電流を制限する二つの
電流制限用インピーダンス素子とを介して前記交流電路
に接続するとともに、直列接続された二つのサージアブ
ソーバ素子を前記各電流制限用インピーダンス素子を介
して前記電源部の入力側に並列に接続し、前記スイッチ
要素を直列接続した第1、第2のサイリスタで構成し
て、アノードを前記引き外しコイルに接続する前記第1
のサイリスタのゲートを前記各インピーダンス素子同士
の接続点に接続し、カソードを交流電路側に接続する前
記第2のサイリスタのゲート信号を前記漏電制御部の制
御出力で得ることを特徴とするものであり、前記電流制
限用インピーダンスを設けたことにより電源部へ印加さ
れる電圧を低減できるから、電源部の構成部品が破壊さ
れるのを防止することができ、また、各電流制限用イン
ピーダンス素子同士の接続点を前記第1のサイリスタの
ゲート及び前記サージアブソーバ素子同士の接続点に接
続したから、前記各サイリスタがオフする瞬間の各サイ
リスタへの印加電圧を低減でき各サイリスタの破壊を防
止することができるという効果がある。
て、前記各電流制限用インピーダンス素子が、コンデン
サを含んで構成されているので、各電流制限用インピー
ダンス素子のインピーダンス値を大きくする場合にはコ
ンデンサの容量を小さくすることにより電流制限用イン
ピーダンス素子の発熱を抑えることができるという効果
がある。
て、前記各電流制限用インピーダンス素子が、並列接続
された複数のコンデンサを含んで構成されているので、
各コンデンサの容量を小さくすることにより各電流制限
用インピーダンス素子のインピーダンス値を大きくする
ことができるから、インピーダンス値を大きくしても各
電流制限用インピーダンス素子の小型化が図れるという
効果がある。
Claims (3)
- 【請求項1】 主回路に流れる不平衡電流を検出する零
相変流器の検出出力に基づいて制御出力を発生する漏電
制御部を備え、ブレーカの遮断機構を駆動する電磁駆動
部の引き外しコイルを前記漏電制御部の制御出力により
オン駆動されるスイッチ要素を介して交流電路に接続し
た漏電ブレーカの漏電検出装置であって、前記漏電制御
部の電源部を前記引き外しコイルと交流電路から前記電
源部へ流れる電流を制限する二つの電流制限用インピー
ダンス素子とを介して前記交流電路に接続するととも
に、直列接続された二つのサージアブソーバ素子を前記
各電流制限用インピーダンス素子を介して前記電源部の
入力側に並列に接続し、前記スイッチ要素を直列接続し
た第1、第2のサイリスタで構成して、アノードを前記
引き外しコイルに接続する前記第1のサイリスタのゲー
トを前記各インピーダンス素子同士の接続点に接続し、
カソードを交流電路側に接続する前記第2のサイリスタ
のゲート信号を前記漏電制御部の制御出力で得ることを
特徴とする漏電ブレーカの漏電検出装置。 - 【請求項2】 前記各電流制限用インピーダンス素子
は、コンデンサを含んで構成されて成ることを特徴とす
る請求項1記載の漏電ブレーカの漏電検出装置。 - 【請求項3】 前記各電流制限用インピーダンス素子
は、並列接続された複数のコンデンサを含んで構成され
て成ることを特徴とする請求項1記載の漏電ブレーカの
漏電検出装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17025796A JP3395530B2 (ja) | 1996-06-28 | 1996-06-28 | 漏電ブレーカの漏電検出装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17025796A JP3395530B2 (ja) | 1996-06-28 | 1996-06-28 | 漏電ブレーカの漏電検出装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH1023653A true JPH1023653A (ja) | 1998-01-23 |
JP3395530B2 JP3395530B2 (ja) | 2003-04-14 |
Family
ID=15901594
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17025796A Expired - Lifetime JP3395530B2 (ja) | 1996-06-28 | 1996-06-28 | 漏電ブレーカの漏電検出装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3395530B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009140719A (ja) * | 2007-12-05 | 2009-06-25 | Kawamura Electric Inc | 3相漏電遮断器 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101895088A (zh) * | 2009-05-20 | 2010-11-24 | 黄华道 | 漏电检测保护电路 |
CN102208797B (zh) * | 2010-03-29 | 2014-04-02 | 黄华道 | 新型漏电检测保护电路 |
CN102611071B (zh) * | 2011-01-25 | 2015-05-20 | 黄华道 | 带有磁锁定机构的漏电检测保护电路 |
-
1996
- 1996-06-28 JP JP17025796A patent/JP3395530B2/ja not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009140719A (ja) * | 2007-12-05 | 2009-06-25 | Kawamura Electric Inc | 3相漏電遮断器 |
Also Published As
Publication number | Publication date |
---|---|
JP3395530B2 (ja) | 2003-04-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5654857A (en) | Ground fault circuit interrupt system including auxiliary surge suppression ability | |
US4931893A (en) | Loss of neutral or ground protection circuit | |
EP2051359B1 (en) | Power supply circuit and earth leakage circuit breaker using the same | |
JPH05501045A (ja) | 地絡事故遮断器 | |
JPS63167629A (ja) | 差電流保護開閉器 | |
EP2510598B1 (en) | Electronic protection circuit and protection device | |
JPH1023653A (ja) | 漏電ブレーカの漏電検出装置 | |
JPH08126304A (ja) | スイッチング電源 | |
JP4739541B2 (ja) | 交流チョッパ装置 | |
JP3574599B2 (ja) | 入力過電圧制限機能を備えた突入電流防止回路 | |
JPH10191552A (ja) | 漏電遮断器の過電圧検出回路 | |
JPS5944807B2 (ja) | 限流スイツチ | |
CN100470984C (zh) | 剩余电流断路器 | |
JP3112350B2 (ja) | 漏電ブレーカの漏電検出装置 | |
JP3374952B2 (ja) | 直列形インバータ回路の保護方法 | |
JPH0212367B2 (ja) | ||
JPH02179219A (ja) | 電源装置 | |
JPS6331418A (ja) | 回路しや断器 | |
JP3367503B2 (ja) | 系統故障検出装置 | |
JPH10309034A (ja) | 限流遮断装置 | |
JP3906438B2 (ja) | 過電流過電圧保護回路 | |
JPH08194550A (ja) | 電源装置 | |
JP3045166B1 (ja) | 限流装置 | |
JPS6258828A (ja) | 回路しや断器 | |
JPS6098719A (ja) | 交流二線式電子スイツチ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20021029 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20030107 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080207 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090207 Year of fee payment: 6 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090207 Year of fee payment: 6 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100207 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100207 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110207 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120207 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130207 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130207 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140207 Year of fee payment: 11 |
|
EXPY | Cancellation because of completion of term |