JPH10177080A - 回路基板構造 - Google Patents

回路基板構造

Info

Publication number
JPH10177080A
JPH10177080A JP8338565A JP33856596A JPH10177080A JP H10177080 A JPH10177080 A JP H10177080A JP 8338565 A JP8338565 A JP 8338565A JP 33856596 A JP33856596 A JP 33856596A JP H10177080 A JPH10177080 A JP H10177080A
Authority
JP
Japan
Prior art keywords
connection
circuit board
card
circuit
edge connector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8338565A
Other languages
English (en)
Inventor
Takeshi Kitamura
剛 北村
Tetsuo Saito
徹男 斎藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rhythm Watch Co Ltd
Original Assignee
Rhythm Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rhythm Watch Co Ltd filed Critical Rhythm Watch Co Ltd
Priority to JP8338565A priority Critical patent/JPH10177080A/ja
Publication of JPH10177080A publication Critical patent/JPH10177080A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/117Pads along the edge of rigid circuit boards, e.g. for pluggable connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/141One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters

Landscapes

  • Electric Clocks (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)

Abstract

(57)【要約】 【課題】 回路の誤動作や回路破壊のない状態で、親回
路基板に子回路基板を接続することが可能な回路基板構
造を提供する。 【解決手段】 ライザーカード3がマザーボード1のカ
ードエッジコネクタ2に正しい姿勢で完全に挿入され、
接続用パターン5a〜5dが、カードエッジコネクタ2
の接続端子8a〜8dにそれぞれ接続された後に、ライ
ザーカード3の接続検知用パターン6a、6bが、カー
ドエッジコネクタ2の接続端子10a、10bに接続さ
れ、この状態で初めて接続検知回路12から出力される
検知信号により電力供給回路13が作動し、ライザーカ
ード3に電力が供給され、ライザーカード3のカードエ
ッジコネクタ2への不完全接続時には、ライザーカード
3には電力供給は行われず、誤動作や回路破損が生じる
ことが完全に防止される。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、親回路基板のコネ
クタに子回路基板が挿入接続されて使用される回路基板
構造に関する。
【0002】
【従来の技術】マザーボード(親回路基板)にカードエ
ッジコネクタを設け、このカードエッジコネクタにライ
ザーカード(子回路基板)を挿入して、ライザーカード
の複数の接続用パターンを、カードエッジコネクタの対
応する接続用端子にそれぞれ接続させ、このように、カ
ードエッジコネクタにライザーカードを挿入接続した状
態で使用する回路基板が知られている。
【0003】
【発明が解決しようとする課題】この種の回路基板で
は、ライザーカードが、マザーボードのカードエッジコ
ネクタに正確に挿入され、ライザーカードの接続用パタ
ーンが、カードエッジコネクタのそれぞれ対応する接続
端子に接続された状態で、回路に電力が供給され回路が
駆動されないと、回路の誤動作や回路破壊が生じること
がある。近年の回路基板では、マザーボードの小型化と
ライザーカードの薄型化との傾向が進み、このために、
ライザーカードがカードエッジコネクタに正しい方向に
挿入されずに、湾曲した状態のまま挿入されたり、斜め
に傾いた状態で挿入されたりするおそれがある。
【0004】本発明は、かかる事情に鑑みてなされたも
のであり、その目的は、回路の誤動作や回路破壊のない
状態で、親回路基板に子回路基板を接続することが可能
な回路基板構造を提供することにある。
【0005】
【課題を解決するための手段】上記目的を達成するため
に、本発明は、親回路基板にコネクタが接続され、当該
コネクタに子回路基板が挿入接続される回路基板構造に
おいて、上記子回路基板の上記コネクタに挿入される接
続用パターンの両側位置の少なくとも一方側に配置さ
れ、上記接続用パターンよりも長さの短い接続検知用パ
ターンと、当該接続検知用パターンを構成素子として形
成され、上記子回路基板の上記親回路基板への接続の完
了を検知する接続検知手段とを有する。
【0006】また、本発明では、上記接続検知手段の接
続の完了の検知によって、上記子回路基板への電力を供
給する電力供給手段が、上記親回路基板に設けられてい
る。
【0007】本発明によれば、親回路基板に設けられた
コネクタに、子回路基板が挿入接続される回路基板構造
において、子回路基板のコネクタへの挿入接続時には、
子回路基板の接続用パターンの両側位置に設けられ、接
続用パターンよりも長さの短い検知用パターンを構成素
子として形成された接続検知手段が、子回路基板の接続
用パターンの親回路基板への接続の完了を検知する。し
たがって、子回路基板の親回路基板への正確な接続の完
了を検知し、誤動作や回路基板の破損を防止することが
可能になる。
【0008】また、本発明によれば、接続検知手段によ
って、親回路基板に対する子回路基板の接続の完了が検
知された後に、電力供給手段によって、子回路基板への
電力が供給されるので、誤動作や回路基板の破損を自動
的に防止することが可能になる。
【0009】
【発明の実施の形態】本発明の一実施の形態を図1を参
照して説明する。図1は本実施の形態の構成を示す斜視
図である。
【0010】本実施の形態では、図1に示すように、マ
ザーボード1にカードエッジコネクタ2が設けられ、こ
のカードエッジコネクタ2には挿入口2aが形成され、
この挿入口2aにライザーカード3が装着可能になって
いる。このライザーカード3には、カードエッジコネク
タ2との接続用パターン5a〜5dが形成されており、
これらの接続用パターン5a〜5dの両外側には、接続
用パターン5a〜5dのパターン長よりも、短いパター
ン長の接続検知用パターン6a、6bが形成され、ライ
ザーカード3において、接続検知用パターン6a、6b
は、接続パターン7により互いに接続されている。
【0011】また、カードエッジコネクタ2には、ライ
ザーカード3の挿入接続時に、接続用パターン5a〜5
dにそれぞれ電気的に接触する接続端子8a〜8dと、
接続検知用パターン6a、6bにそれぞれ電気的に接触
する接続端子10a、10bとが設けられている。さら
に、マザーボード1には、ライザーカード3のカードエ
ッジコネクタ2への接続の完了を検知する接続検知回路
12と、ライザーカード3への電力を供給する電力供給
回路13とが設けられている。そして、接続端子10
a、10bは、それぞれマザーボード1に形成された接
続パターン11a、11bによって接続検知回路12に
接続され、接続検知回路12は、マザーボード1に形成
された接続パターン14によって電力供給回路13に接
続されている。
【0012】このような構成の本実施の形態の動作を説
明する。マザーボード1に対するライザーカード3の装
着時には、ライザーカード3をカードエッジコネクタ2
の挿入口2aに挿入すると、先ず、ライザーカード3の
接続用パターン5a〜5dが、カードエッジコネクタ2
の接続端子8a〜8dに接続され、接続用パターン5a
〜5dが、接続端子8a〜8dにそれぞれ接続された後
に、ライザーカード3の接続検知用パターン6a、6b
が、カードエッジコネクタ2の接続端子10a、10b
に接続される。
【0013】接続検知用パターン6a、6bが、接続端
子10a、10bにそれぞれ接続されると、接続パター
ン7によって、接続検知回路12において、接続端子1
0a、10bに接続される接続パターン11a、11b
間が短絡され、接続検知回路12に、ライザーカード3
のカードエッジコネクタ2への挿入接続の完了信号が入
力される。このように、接続検知回路12に接続端子1
0a、10bから完了信号が入力されると、接続検知回
路12から接続パターン14を介して、電力供給回路1
3に検知信号が入力され、電力供給回路13によって、
ライザーカード3に電力が供給され、マザーボード1に
接続されたライザーカード3に電力が供給され、ライザ
ーカード3に搭載された回路が作動状態となる。
【0014】この場合、ライザーカード3が傾いた状態
や、湾曲した状態で挿入口2aに挿入され、ライザーカ
ード3の接続用パターン5a〜5dが、カードエッジコ
ネクタ2の接続端子8a〜8dに、それぞれ完全に接続
されない挿入状態では、接続検知用パターン6a、6b
が、接続端子10a、10bに接続することはない。こ
のために、接続検知回路12への接続パターン11a、
11bを介しての完了信号の入力はなく、接続検知回路
12から検知信号は出力されず、電力供給回路13から
ライザーカード3に電力は供給されない。したがって、
ライザーカード3のマザーボード1のカードエッジコネ
クタ2への不完全な接続状態で、ライザーカード3に電
力が供給され、誤動作が発生したり、回路が損傷したり
することが完全に防止される。
【0015】このように、本実施形態によれば、ライザ
ーカード3がマザーボード1のカードエッジコネクタ2
に正しい姿勢で完全に挿入され、接続用パターン5a〜
5dが、カードエッジコネクタ2の接続端子8a〜8d
にそれぞれ接続された後に、ライザーカード3の接続検
知用パターン6a、6bが、カードエッジコネクタ2の
接続端子10a、10bに接続され、この状態で初めて
接続検知回路12から出力される検知信号により電力供
給回路13が作動し、ライザーカード3に電力が供給さ
れるので、ライザーカード3のカードエッジコネクタ2
への不完全接続時に、ライザーカード3には電力供給は
行われず、誤動作や回路破損が生じることが完全に防止
される。
【0016】なお、本実施形態では、カードエッジコネ
クタにライザーカード3を直接接続する場合を例に説明
したが、ケーブルを介して接続する場合等においても、
本発明が適用できることは言うまでもない。
【0017】
【発明の効果】以上説明したように、本発明によれば、
子回路基板の親回路基板への正確な接続の完了を検知
し、誤動作や回路基板の破損を防止することが可能にな
る。また、接続検知手段によって、親回路基板に対する
子回路基板の接続の完了が検知された後に、電力供給手
段によって、子回路基板への電力が供給されるので、誤
動作や回路基板の破損を自動的に防止することが可能に
なる。
【図面の簡単な説明】
【図1】本発明の一実施の形態の構成を示す斜視図であ
る。
【符号の説明】
1…マザーボード 2…カードエッジコネクタ 3…ライザーカード 5a〜5d…接続用パターン 6a、6b…接続検知用パターン 7、11a、11b、14…接続パターン 8a〜8d…接続端子 10a、10b…接続端子 12…接続検知回路 13…電力供給回路

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 親回路基板にコネクタが接続され、当該
    コネクタに子回路基板が挿入接続される回路基板構造に
    おいて、 上記子回路基板の上記コネクタに挿入される接続用パタ
    ーンの両側位置の少なくとも一方側に配置され、上記接
    続用パターンよりも長さの短い接続検知用パターンと、 当該接続検知用パターンを構成素子として形成され、上
    記子回路基板の上記親回路基板への接続の完了を検知す
    る接続検知手段とを有する回路基板構造。
  2. 【請求項2】 上記接続検知手段の接続の完了の検知に
    よって、上記子回路基板への電力を供給する電力供給手
    段が、上記親回路基板に設けられている請求項1記載の
    回路基板構造。
JP8338565A 1996-12-18 1996-12-18 回路基板構造 Pending JPH10177080A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8338565A JPH10177080A (ja) 1996-12-18 1996-12-18 回路基板構造

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8338565A JPH10177080A (ja) 1996-12-18 1996-12-18 回路基板構造

Publications (1)

Publication Number Publication Date
JPH10177080A true JPH10177080A (ja) 1998-06-30

Family

ID=18319379

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8338565A Pending JPH10177080A (ja) 1996-12-18 1996-12-18 回路基板構造

Country Status (1)

Country Link
JP (1) JPH10177080A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008130469A1 (en) * 2007-04-20 2008-10-30 Hewlett-Packard Development Company, L.P. Interconnect detection system
US7887334B2 (en) 2009-03-24 2011-02-15 Fujitsu Component Limited Board connecting connector with board holding device
WO2012006086A2 (en) * 2010-06-28 2012-01-12 Molex Incorporated Board-to-board connector

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008130469A1 (en) * 2007-04-20 2008-10-30 Hewlett-Packard Development Company, L.P. Interconnect detection system
US8226443B2 (en) 2007-04-20 2012-07-24 Hewlett-Packard Development Company, L.P. Interconnect detection system
US7887334B2 (en) 2009-03-24 2011-02-15 Fujitsu Component Limited Board connecting connector with board holding device
WO2012006086A2 (en) * 2010-06-28 2012-01-12 Molex Incorporated Board-to-board connector
WO2012006086A3 (en) * 2010-06-28 2012-03-08 Molex Incorporated Board-to-board connector

Similar Documents

Publication Publication Date Title
US5203004A (en) Multi-board system having electronic keying and preventing power to improperly connected plug-in board with improperly configured diode connections
JPH10177080A (ja) 回路基板構造
JP2002050435A (ja) 活線挿抜検出回路および活線挿抜方法
JPH1166246A (ja) コネクタの不完全装着検出装置
JP2822383B2 (ja) 電子回路装置
JP3005756U (ja) コンピュータの拡張インターフェイス装置
JPS5849590Y2 (ja) プリント基板の插抜検知装置
US20240064919A1 (en) Intelligent cable topology detection
JPH0651024Y2 (ja) シーケンサモジュール
JPH0746750B2 (ja) 電子回路
JP3042522B1 (ja) プリント基板の異同検知機構
JPH0615689Y2 (ja) カ−ドモジユ−ル
KR970007000B1 (ko) 전자기기의 카드 전원 및 신호전달 제어장치
JPS5834714Y2 (ja) プリント基板実装装置
JP3434733B2 (ja) コネクタの挿入確認方法および装置ならびにプリント配線基板
JPH02129711A (ja) 回路カードの実装認識回路
JPS6225782Y2 (ja)
JP2002343467A (ja) 電気回路基板
JPS61227000A (ja) 基板モジユ−ル誤插入防止機能付き制御装置
JPS62183087A (ja) メモリカ−トリツジシステム
JPS584229Y2 (ja) プリントカ−ド装着装置
CN114628925A (zh) 电路板装置和插接检测电路
JPH04181799A (ja) 電子機器の電力供給装置
JPH01192194A (ja) 電子回路板挿抜検出方式
JPH0818258A (ja) プリント基板誤挿入防止方法