JPH099618A - 同期整流回路 - Google Patents

同期整流回路

Info

Publication number
JPH099618A
JPH099618A JP17828595A JP17828595A JPH099618A JP H099618 A JPH099618 A JP H099618A JP 17828595 A JP17828595 A JP 17828595A JP 17828595 A JP17828595 A JP 17828595A JP H099618 A JPH099618 A JP H099618A
Authority
JP
Japan
Prior art keywords
mosfet
synchronous rectification
inductance
voltage
transformer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP17828595A
Other languages
English (en)
Other versions
JP3448130B2 (ja
Inventor
Haruhiko Hatakeyama
治彦 畠山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shindengen Electric Manufacturing Co Ltd
Original Assignee
Shindengen Electric Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shindengen Electric Manufacturing Co Ltd filed Critical Shindengen Electric Manufacturing Co Ltd
Priority to JP17828595A priority Critical patent/JP3448130B2/ja
Publication of JPH099618A publication Critical patent/JPH099618A/ja
Application granted granted Critical
Publication of JP3448130B2 publication Critical patent/JP3448130B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Dc-Dc Converters (AREA)
  • Rectifiers (AREA)

Abstract

(57)【要約】 (修正有) 【目的】 フリ−ホイル側の同期整流用MOSFET8
を最適制御し、出力電流が軽い時に効率を悪化させない
ようにする。また、並列運転を可能にすることにある。 【構成】 電圧変換回路のトランスの2次側コイル4に
接続した、同期整流用MOSFET8を設け、そのゲ−
トを駆動するために、制御用MOSFET5、12、1
3と定電圧制御用のシャントレギュレ−タのカソ−ド電
圧を検出する電圧検出回路を設け、これによりMOSF
ET8をオンオフさせる構成とする。

Description

【発明の詳細な説明】
【0001】
【発明の属する分野】本発明は、電圧変換装置に用いる
同期整流用MOSFETを最適制御するのに適した半導
体回路に関する。
【0002】
【従来の技術】図1は従来型の同期整流用NチャネルM
OSFETを用いた電圧交換装置である。
【0003】図に於いて、MOSFET5は、電圧変換
装置の並列運転時に、フリ−ホイル用のNチャネル同期
整流MOSFET8が短絡するのを防ぐ働きをするもの
である。 (2)
【0004】従来から、フリ−ホイル用の整流素子とし
て、ショットキ−ダイオ−ド9の他にNチャネルMOS
FET8を設けることにより、回路効率の高いスイッチ
ング電源を構成することが出来る事は周知の技術であ
る。
【0005】その動作としては、主スイッチ用MOSF
ET2がオンしている時はオフ、オフしている時はオン
する様に、トランスTの2次巻線4のフライバック電圧
をMOSFET8のゲ−トに、MOSFET5を通して
入力する様に構成する。
【0006】フライバック電圧が立上がるまでのわずか
な期間は、ショットキ−ダイオ−ド9を通してインダク
タンス10のエネルギ−はフリ−ホイル電流IDとして
流れる。
【0007】フライバック電圧が立上がってMOSFE
T8がオンするとフリ−ホイル電流はMOSFET8の
ソ−ス電流ISとして流れる。
【0008】これにより回路効率の高いスイッチング電
源を構成する事が出来る。
【0009】しかし、軽負荷時は半導体スイッチ2がオ
フしている期間が長く、従ってインダクタンス電流が不
連続となる。そしてこの期間にインダクタンスの電流は
MOSFET8のドレインからソ−スに逆に流れる為効
率を悪化させる。
【0010】又並列運転の場合、出力電圧の高い電源か
ら低い電源へと電流が流れ込み、その電圧差が大きい時
にはMOSFET8を破壊に至らしめる。
【0011】
【発明の目的】本発明は、上記の様な従来技術の問題点
を解決し、フリ−ホイル用同期整流M (3) OSFETを最適制御し、軽負荷時の効率の悪化を防ぎ
並列運転時のトラブルをなくすことを目的とする。
【0012】
【実施例】図2は、本発明の実施例であって電圧変換ト
ランスTの2次側コイル4に接続した同期整流用MOS
FET8を設け、そのゲ−トを駆動するために、制御用
MOSFET5、12、13と、定電圧制御用のシャン
トレギュレ−タ16のカソ−ド電圧を検出する比較器1
4を設け、これにより、同期整流用MOSFET8をオ
ンオフさせる。
【0013】この回路の動作は、まず出力電流が大きい
場合すなわちインダクタンス10の電流が連続の場合、
比較器14の出力はLOWとなり、MOSFET12と
MOSFET13はオフ、MOSFET5はオンとな
り、同期整流用MOSFET8のゲ−トにはトランスの
フライバック電圧が印加され、従来からの動作と同様に
なる。
【0014】次に出力電流が軽い場合すなわちインダク
タンス10の電流が不連続の場合、比較器14の出力は
Highとなり、MOSFET12とMOSFET13は
オン、MOSFET5がオフとなり、同期整流用MOS
FET8のゲ−トには電圧が印加されず、オフ状態とな
り、フリ−ホイル用同期整流MOSFETはオフとなり、
ショットキダイオ−ド9のみによってフリ−ホイル動作
をすることになる。
【0015】
【効果の説明】このような動作により、その結果として
はインダクタンス電流が不連続となる様な出力電流が軽
い時において、同期整流用MOSFET8は完全にオフ
しているために、ドレインからソ−スへの逆電流は流れ
ないので、効率は悪化することがなくなり、並列運転も
可能となる。
【図面の簡単な説明】
(4)
【図1】従来型の同期整流回路
【図2】本発明の同期整流回路
【符号の説明】
1 キャパシタ 2 主スイッチ用n型MOSFET 3 トランス(1次巻線) 4 トランス(2次巻線) 5、12 P型MOSFET 6 ダイオ−ド 7、9 整流用ダイオ−ド 8 同期整流用n型MOSFET 10 インダクタンス 11 整流用キャパシタ 13 n型MOSFET 14 比較器 15 ホトカプラ 16 シャントレギュレ−タ 17〜23 抵抗

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 直流電源にトランスの1次巻線と半導体
    スイッチを直列に接続し、前記トランスの1次巻線と同
    極の二次巻線の一端より、インダクタンスを通して負荷
    が接続され、前記半導体スイッチがオンの期間に前記イ
    ンダクタンスに蓄えられたエネルギ−が、前記半導体ス
    イッチがオフの期間にフリ−ホイルダイオ−ド及びフリ
    −ホイル用NチャネルMOSFETを通して、負荷に流
    れる様構成された同期整流回路に於いて、前記負荷に流
    れる電流が、前記インダクタンス電流を不連続にさせる
    値以下に低下した時、前記フリ−ホイル用NチャネルM
    OSFETをオフさせる様に回路構成した事を特徴とす
    る同期整流回路。
  2. 【請求項2】 請求項1記載の同期整流回路に於いて、
    前記インダクタンス電流の不連続を、出力端に設けたシ
    ャントレギュレ−タのカソ−ド電圧を検出して、フリ−
    ホイル用NチャネルMOSFETをオフさせる様に回路
    構成した事を特徴とする同期整流回路。
JP17828595A 1995-06-21 1995-06-21 同期整流回路 Expired - Fee Related JP3448130B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17828595A JP3448130B2 (ja) 1995-06-21 1995-06-21 同期整流回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17828595A JP3448130B2 (ja) 1995-06-21 1995-06-21 同期整流回路

Publications (2)

Publication Number Publication Date
JPH099618A true JPH099618A (ja) 1997-01-10
JP3448130B2 JP3448130B2 (ja) 2003-09-16

Family

ID=16045800

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17828595A Expired - Fee Related JP3448130B2 (ja) 1995-06-21 1995-06-21 同期整流回路

Country Status (1)

Country Link
JP (1) JP3448130B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11196571A (ja) * 1997-12-26 1999-07-21 Toshiba Corp スイッチング電源装置
US8631724B2 (en) 2010-11-22 2014-01-21 Unytite Corporation Fastening sockets, washers and fasteners used with the washers and the fastening sockets
CN105939122A (zh) * 2015-03-02 2016-09-14 富士电机株式会社 开关电源装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11196571A (ja) * 1997-12-26 1999-07-21 Toshiba Corp スイッチング電源装置
US8631724B2 (en) 2010-11-22 2014-01-21 Unytite Corporation Fastening sockets, washers and fasteners used with the washers and the fastening sockets
CN105939122A (zh) * 2015-03-02 2016-09-14 富士电机株式会社 开关电源装置
CN105939122B (zh) * 2015-03-02 2019-07-23 富士电机株式会社 开关电源装置

Also Published As

Publication number Publication date
JP3448130B2 (ja) 2003-09-16

Similar Documents

Publication Publication Date Title
USRE37510E1 (en) Self-synchronized drive circuit for a synchronized rectifier in a clamped-mode power converter
US6069799A (en) Self-synchronized drive circuit for a synchronous rectifier in a clamped-mode power converter
US5726869A (en) Synchronous rectifier type DC-to-DC converter in which a saturable inductive device is connected in series with a secondary-side switching device
US7203080B2 (en) DC converter
JP3152016B2 (ja) 同期整流用パワーmosfetの制御装置
US6912143B2 (en) Synchronous rectifier with burst mode control
US20010024378A1 (en) Method and arrangement for controlling a synchronous rectifier in a DC/DC converter
US6104623A (en) Multiple output converter having secondary regulator using self-driven synchronous rectifiers
JP2001346379A (ja) スイッチング電源装置
US9490717B2 (en) Switching power supply circuit
JPH1169802A (ja) 同期整流回路
JPH08111975A (ja) 直流電源装置
JP3448130B2 (ja) 同期整流回路
JP2002095248A (ja) 同期整流装置及びこれを備えたスイッチング電源装置
JP3294794B2 (ja) 電源装置
JP3066727B2 (ja) 同期整流駆動回路
JP4415364B2 (ja) スイッチング電源装置の同期整流回路
JPH0993917A (ja) 同期整流回路
JP2000050625A (ja) スイッチング電源回路
JPS59204466A (ja) コンバ−タの整流回路
KR100321310B1 (ko) 순방향 동기 정류기용 동기 및 구동회로
JP2882472B2 (ja) パワー絶縁ゲート形fetを用いた電源回路
JPH10136646A (ja) 同期整流器
JP3493320B2 (ja) マグアンプを備えた同期整流方式の多出力スイッチング電源
JPH0320046Y2 (ja)

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 4

Free format text: PAYMENT UNTIL: 20070704

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080704

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees