JPH0936869A - Oamセル送出回路 - Google Patents
Oamセル送出回路Info
- Publication number
- JPH0936869A JPH0936869A JP18040295A JP18040295A JPH0936869A JP H0936869 A JPH0936869 A JP H0936869A JP 18040295 A JP18040295 A JP 18040295A JP 18040295 A JP18040295 A JP 18040295A JP H0936869 A JPH0936869 A JP H0936869A
- Authority
- JP
- Japan
- Prior art keywords
- vpi
- oam cell
- oam
- cell
- value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
- Maintenance And Management Of Digital Transmission (AREA)
- Monitoring And Testing Of Transmission In General (AREA)
Abstract
(57)【要約】
【目的】 ATMシステムにおいて、伝送路障害時とパ
ス障害時との対向局へのOAMセル送出をなす場合、両
OAM送出系を共通化する。 【構成】 OAMセル検出部1で特定パス障害を検出し
た場合(S2)と、ALM検出部3で伝送路障害を検出
した場合(S3)とで、VPI選択部7を夫々制御し、
各場合の検出VPI値S6,S7を共通のバッファ9へ
択一的に書込む。読出しは同じく各場合で択一的に読出
す。
ス障害時との対向局へのOAMセル送出をなす場合、両
OAM送出系を共通化する。 【構成】 OAMセル検出部1で特定パス障害を検出し
た場合(S2)と、ALM検出部3で伝送路障害を検出
した場合(S3)とで、VPI選択部7を夫々制御し、
各場合の検出VPI値S6,S7を共通のバッファ9へ
択一的に書込む。読出しは同じく各場合で択一的に読出
す。
Description
【0001】
【産業上の利用分野】本発明はOAM(Operation Admi
nistration Monitor)セル送出回路に関し、特にATM
(非同期転送モード;Asynchronous Transfer Mode)通
信システムにおける伝送路やパス障害時の警報転送をな
すOAMセル送出回路に関するものである。
nistration Monitor)セル送出回路に関し、特にATM
(非同期転送モード;Asynchronous Transfer Mode)通
信システムにおける伝送路やパス障害時の警報転送をな
すOAMセル送出回路に関するものである。
【0002】
【従来の技術】ATM通信システムでは、伝送路障害時
及びパス障害時には、対向局に対してOAM(VP−F
ERF:Far End Remote Failure)セルを送出すべき規
定がある。この規定では、伝送路故障時には故障箇所全
てのVPについてVPI(Virtual Path Identifier )
0番から昇順に約90μsの間隔でVP−FERFセル
を送出し、伝送路故障中は同一VPIに対して1秒毎に
VP−FERFセルを送出し、またパス障害検出時には
その検出毎にVP−FERFセルを送出する必要があ
る。
及びパス障害時には、対向局に対してOAM(VP−F
ERF:Far End Remote Failure)セルを送出すべき規
定がある。この規定では、伝送路故障時には故障箇所全
てのVPについてVPI(Virtual Path Identifier )
0番から昇順に約90μsの間隔でVP−FERFセル
を送出し、伝送路故障中は同一VPIに対して1秒毎に
VP−FERFセルを送出し、またパス障害検出時には
その検出毎にVP−FERFセルを送出する必要があ
る。
【0003】従来のこの種のOAMセル送出回路の例と
しては、特開平4−177924号公報に開示のものが
あり、図3にその概略構成例を示す。図3において、O
AMセル検出部1は伝送路S1から特定パス障害を示す
OAMセルを検出すると、OAMセル検出信号S2をV
PI検出部2へ供給する。
しては、特開平4−177924号公報に開示のものが
あり、図3にその概略構成例を示す。図3において、O
AMセル検出部1は伝送路S1から特定パス障害を示す
OAMセルを検出すると、OAMセル検出信号S2をV
PI検出部2へ供給する。
【0004】VPI検出部2はOAMセル検出信号S2
の供給を受けると、特定パス障害のOAMセルのVPI
値S6を検出してOAMセル送出部11へ渡す。OAM
セル送出部11はこのVPI値S6を受けて、対向局へ
送出すべきOAMセルを生成し、バッファ13を介して
対向局へOAMセルS12として送出する。
の供給を受けると、特定パス障害のOAMセルのVPI
値S6を検出してOAMセル送出部11へ渡す。OAM
セル送出部11はこのVPI値S6を受けて、対向局へ
送出すべきOAMセルを生成し、バッファ13を介して
対向局へOAMセルS12として送出する。
【0005】また、ALM検出部3は伝送路障害を検出
するものであり、伝送路S1から伝送路障害時のALM
(アラーム情報)を検出すると、ALM検出信号S3を
VPIレジスタ4へ供給する。CPU6は伝送路S1に
使用されているVPI値S5をVPIレジスタ4へ設定
する。
するものであり、伝送路S1から伝送路障害時のALM
(アラーム情報)を検出すると、ALM検出信号S3を
VPIレジスタ4へ供給する。CPU6は伝送路S1に
使用されているVPI値S5をVPIレジスタ4へ設定
する。
【0006】このVPIレジスタ4はALM検出信号S
3によりCPU6で設定されたVPI値S7をOAMセ
ル送出部12へ渡す。OAMセル送出部12はこのVP
I値S7を受けて対向局へ送出すべきOAMセルを生成
し、バッファ14を介して対向局へOAMセルS12と
して送出する。
3によりCPU6で設定されたVPI値S7をOAMセ
ル送出部12へ渡す。OAMセル送出部12はこのVP
I値S7を受けて対向局へ送出すべきOAMセルを生成
し、バッファ14を介して対向局へOAMセルS12と
して送出する。
【0007】尚、R/W制御部15,16はバッファ1
3,14の各書込み読出し制御を行うものである。
3,14の各書込み読出し制御を行うものである。
【0008】
【発明が解決しようとする課題】従来の図3に示した構
成では、OAMセル受信時と伝送路障害時との警報転送
に際して、夫々独立にOAMセル送出部分(OAMセル
送出部11,12及びバッファ13,14,R/W制御
部15,16)を設けており、構成が複雑になるという
問題がある。
成では、OAMセル受信時と伝送路障害時との警報転送
に際して、夫々独立にOAMセル送出部分(OAMセル
送出部11,12及びバッファ13,14,R/W制御
部15,16)を設けており、構成が複雑になるという
問題がある。
【0009】本発明の目的は、OAMセル送出部分をO
AMセル受信時と伝送路障害時とで共通にすることで回
路構成を簡単化するようにしたOAMセル送出回路を提
供することである。
AMセル受信時と伝送路障害時とで共通にすることで回
路構成を簡単化するようにしたOAMセル送出回路を提
供することである。
【0010】
【課題を解決するための手段】本発明によれば、特定パ
ス障害を示すOAM(Operation Administration Monit
or)セル検出時におけるVPI(Virtual Path Identif
ier )値と伝送路障害時におけるVPI値とを夫々OA
Mセルにて対向局へ送出するOAMセル送出回路であっ
て、これ等2種のOAM値を共通に格納する格納手段
と、前記特定パス障害を示すOAMセル検出に応答して
前記格納手段から対応するVPI値を読出し、また前記
伝送路障害時に応答して対応するVPI値を定期的に読
出す制御手段とを含むことを特徴とするOAMセル送出
回路が得られる。
ス障害を示すOAM(Operation Administration Monit
or)セル検出時におけるVPI(Virtual Path Identif
ier )値と伝送路障害時におけるVPI値とを夫々OA
Mセルにて対向局へ送出するOAMセル送出回路であっ
て、これ等2種のOAM値を共通に格納する格納手段
と、前記特定パス障害を示すOAMセル検出に応答して
前記格納手段から対応するVPI値を読出し、また前記
伝送路障害時に応答して対応するVPI値を定期的に読
出す制御手段とを含むことを特徴とするOAMセル送出
回路が得られる。
【0011】
【作用】特定パス障害のOAMセルを検出したときと、
伝送路障害を検出したときとで、夫々共通のバッファに
対応するVPI値を格納しておき、これ等各検出信号に
より対応するVPI値を共通バッファから独立に読出し
て送出するようにしている。
伝送路障害を検出したときとで、夫々共通のバッファに
対応するVPI値を格納しておき、これ等各検出信号に
より対応するVPI値を共通バッファから独立に読出し
て送出するようにしている。
【0012】
【実施例】以下、図面を参照しつつ本発明の実施例につ
いて説明する。
いて説明する。
【0013】図1は本発明の実施例のブロック図であ
り、図3と同等部分は同一符号にて示している。図1を
参照すると、OAMセル検出部1は、伝送路S1から特
定パス障害を示すOAMセルを検出したらOAMセル検
出信号S2をVPI検出部2とVPI選択制御部5に送
信する。VPI検出部2は、OAMセル検出信号S2を
受信したら特定パス障害のOAMセルのVPI値S6を
VPI選択部7に送信する。
り、図3と同等部分は同一符号にて示している。図1を
参照すると、OAMセル検出部1は、伝送路S1から特
定パス障害を示すOAMセルを検出したらOAMセル検
出信号S2をVPI検出部2とVPI選択制御部5に送
信する。VPI検出部2は、OAMセル検出信号S2を
受信したら特定パス障害のOAMセルのVPI値S6を
VPI選択部7に送信する。
【0014】伝送路障害を検出するALM検出部3は、
伝送路S1から伝送路障害時のALMを検出したらAL
M検出信号S3をVPIレジスタ4とVPI選択制御部
5へ送信する。CPU6は、伝送路S1に使用されてい
るVPI値S5をVPIレジスタ4に設定する。VPI
レジスタ4は、ALM検出信号S3によりCPU6で設
定されたVPI値S7をVPI選択部7に送信する。
伝送路S1から伝送路障害時のALMを検出したらAL
M検出信号S3をVPIレジスタ4とVPI選択制御部
5へ送信する。CPU6は、伝送路S1に使用されてい
るVPI値S5をVPIレジスタ4に設定する。VPI
レジスタ4は、ALM検出信号S3によりCPU6で設
定されたVPI値S7をVPI選択部7に送信する。
【0015】VPI選択制御部5は、OAMセル検出信
号S2とALM検出信号S3とに応答して選択信号S4
をVPI選択部7とR/W制御部8に送信する。VPI
選択部7は、選択信号S4により特定パス障害を示すO
AMセルに対するVPI値S6か障害伝送路に対するV
PI値S7のどちらかを選択し、選択されたVPI値S
8をバッファ9に送信する。
号S2とALM検出信号S3とに応答して選択信号S4
をVPI選択部7とR/W制御部8に送信する。VPI
選択部7は、選択信号S4により特定パス障害を示すO
AMセルに対するVPI値S6か障害伝送路に対するV
PI値S7のどちらかを選択し、選択されたVPI値S
8をバッファ9に送信する。
【0016】R/W制御部8は、選択信号S4に応答し
て書込み信号S9と読出し信号S10をバッファ9に送
信する。読出し信号S10は選択信号S4が伝送路障害
時ならば、定期的に読出し信号S10を送出する。選択
信号S4が特定パス障害を示すOAMセル受信時ならば
読出し信号S10を即時に送出する。
て書込み信号S9と読出し信号S10をバッファ9に送
信する。読出し信号S10は選択信号S4が伝送路障害
時ならば、定期的に読出し信号S10を送出する。選択
信号S4が特定パス障害を示すOAMセル受信時ならば
読出し信号S10を即時に送出する。
【0017】バッファ9は、書込み信号S9に応答して
選択されたVPI値S8を書込み、読出し信号S10に
応答してVPI情報S11を出力するFIFO(Fir
stIn First Out)メモリである。
選択されたVPI値S8を書込み、読出し信号S10に
応答してVPI情報S11を出力するFIFO(Fir
stIn First Out)メモリである。
【0018】従って、特定パス障害のOAMセル検出時
は、選択されたVPI値S8として特定パス障害のOA
Mセルに対するVPI値S6が選択されバッファ9で即
時送出される。伝送路障害時は、選択されたVPI値S
8として障害伝送路に対するVPI値S7が選択され、
バッファ9の定期送出の制御を行う。
は、選択されたVPI値S8として特定パス障害のOA
Mセルに対するVPI値S6が選択されバッファ9で即
時送出される。伝送路障害時は、選択されたVPI値S
8として障害伝送路に対するVPI値S7が選択され、
バッファ9の定期送出の制御を行う。
【0019】図2はOAMセル検出部1のセルパターン
の検出例を説明する図であり、伝送路S1のOAMセル
が図2に示すパターンの時に、パス障害であることを検
出するようになっており、その時にVPI値は1バイト
目の後半部分と2バイト目の前半部分とに挿入されてお
り、VPI検出部2はこの部分のVPI値を検出するも
のである。
の検出例を説明する図であり、伝送路S1のOAMセル
が図2に示すパターンの時に、パス障害であることを検
出するようになっており、その時にVPI値は1バイト
目の後半部分と2バイト目の前半部分とに挿入されてお
り、VPI検出部2はこの部分のVPI値を検出するも
のである。
【0020】ALM検出部3は伝送路障害を検出するも
のであるために、伝送信号のSOH(セクションオーバ
ヘッド)を見て検出するようになっている。
のであるために、伝送信号のSOH(セクションオーバ
ヘッド)を見て検出するようになっている。
【0021】
【発明の効果】この様に、本発明によれば、特定パス障
害のOAMセル受信時の対向局へのOAMセル送出部
と、伝送路障害時に設定されているパスについて対向局
へのOAMセル送出部とを共通にしたので、回路構成が
簡単になるという効果がある。
害のOAMセル受信時の対向局へのOAMセル送出部
と、伝送路障害時に設定されているパスについて対向局
へのOAMセル送出部とを共通にしたので、回路構成が
簡単になるという効果がある。
【図1】本発明の実施例のブロック図である。
【図2】OAMセル検出部1の検出セルパターンを示す
図である。
図である。
【図3】従来のOAMセル送出回路の一例を示すブロッ
ク図である。
ク図である。
1 OAMセル検出部 2 VPI検出部 3 ALM検出部 4 VPIレジスタ 5 VPI選択制御部 6 CPU 7 VPI選択部 8 R/W制御部 9 バッファ 10 OAMセル送出部
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 H04Q 3/00
Claims (3)
- 【請求項1】 特定パス障害を示すOAM(Operation
Administration Monitor)セル検出時におけるVPI
(Virtual Path Identifier )値と伝送路障害時におけ
るVPI値とを夫々OAMセルにて対向局へ送出するO
AMセル送出回路であって、これ等2種のOAM値を共
通に格納する格納手段と、前記特定パス障害を示すOA
Mセル検出に応答して前記格納手段から対応するVPI
値を読出し、また前記伝送路障害時に応答して対応する
VPI値を定期的に読出す制御手段とを含むことを特徴
とするOAMセル送出回路。 - 【請求項2】 前記特定パス障害を予め定められたOA
Mセルパターンにより検出するOAMセル検出手段と、
このOAMセル検出手段の検出結果に応答して前記特定
パス障害のOAMセルのVPI値を検出して前記格納手
段へ格納する手段と、前記伝送路障害を検出する伝送路
障害検出手段と、この伝送路障害の検出に応答して当該
障害伝送路のVPI値を生成して前記格納手段へ格納す
る手段とを含むことを特徴とする請求項1記載のOAM
セル送出回路。 - 【請求項3】 前記格納手段はFIFO(First In Fir
st Out)バッファであることを特徴とする請求項1また
は2記載のOAMセル送出回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18040295A JPH0936869A (ja) | 1995-07-17 | 1995-07-17 | Oamセル送出回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18040295A JPH0936869A (ja) | 1995-07-17 | 1995-07-17 | Oamセル送出回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0936869A true JPH0936869A (ja) | 1997-02-07 |
Family
ID=16082623
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP18040295A Withdrawn JPH0936869A (ja) | 1995-07-17 | 1995-07-17 | Oamセル送出回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0936869A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7724672B2 (en) | 1999-06-24 | 2010-05-25 | Juniper Networks, Inc. | ATM cell transfer apparatus with hardware structure for OAM cell generation |
-
1995
- 1995-07-17 JP JP18040295A patent/JPH0936869A/ja not_active Withdrawn
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7724672B2 (en) | 1999-06-24 | 2010-05-25 | Juniper Networks, Inc. | ATM cell transfer apparatus with hardware structure for OAM cell generation |
US8395998B2 (en) | 1999-06-24 | 2013-03-12 | Juniper Networks, Inc. | ATM cell transfer apparatus with hardware structure for OAM cell generation |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0356012B1 (en) | TDM Demultiplexer | |
JP2947181B2 (ja) | ループバックセル制御システム | |
US5257311A (en) | System for monitoring ATM cross-connecting apparatus by inside-apparatus monitoring cell | |
CA1266906A (en) | Combined circuit switch and packet switching system | |
JP2999342B2 (ja) | Atm伝送システムにおけるパスルート試験方式 | |
US5754527A (en) | Line switching apparatus | |
US5475696A (en) | Remote alarm transfer method and system | |
CA2269371C (en) | Aal terminal system of duplex configuration and synchronization method | |
JPH11317746A (ja) | 二重化atm交換機の品質監視方法及び品質監視装置 | |
US6535479B1 (en) | Hitless switching system of ATM switch apparatus in which discard priority control is stopped | |
JPH0936869A (ja) | Oamセル送出回路 | |
US5875174A (en) | Time-division multiplex communication control circuit for ATM terminal | |
US5751695A (en) | ATM cell flow control apparatus | |
JP3294410B2 (ja) | 障害vp又はvcの迂回方法及び障害vp又はvcの迂回が可能な通信装置 | |
KR100252504B1 (ko) | 비동기전달모드통신시스템에서운용및유지보수셀처리장치 | |
JP3398674B2 (ja) | バーチャルパス警報検出回路 | |
JP2556192B2 (ja) | Atmシステムにおける警報転送方式 | |
JP2852376B2 (ja) | 故障通知セル発生装置 | |
JP3617876B2 (ja) | Atm交換機 | |
JP2738344B2 (ja) | Atmセルループバック方式 | |
JP3375116B2 (ja) | Atm伝送装置における警報処理方法 | |
JPH08223129A (ja) | 2重化切替方式 | |
JP2868026B2 (ja) | 非同期転送モード用の多重化装置およびその試験装置 | |
JP3320269B2 (ja) | セル転送方法及びセル送信装置及びセル受信装置 | |
JPH04371041A (ja) | Atm通信処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Application deemed to be withdrawn because no request for examination was validly filed |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20021001 |