JPH0918447A - Walsh符号発生装置、信号送信装置及び信号受信装置 - Google Patents

Walsh符号発生装置、信号送信装置及び信号受信装置

Info

Publication number
JPH0918447A
JPH0918447A JP16663995A JP16663995A JPH0918447A JP H0918447 A JPH0918447 A JP H0918447A JP 16663995 A JP16663995 A JP 16663995A JP 16663995 A JP16663995 A JP 16663995A JP H0918447 A JPH0918447 A JP H0918447A
Authority
JP
Japan
Prior art keywords
signal
code
parallel
walsh
walsh code
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP16663995A
Other languages
English (en)
Other versions
JP3371310B2 (ja
Inventor
Tetsuya Naruse
哲也 成瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP16663995A priority Critical patent/JP3371310B2/ja
Priority to US08/666,224 priority patent/US6115410A/en
Priority to KR1019960025440A priority patent/KR100392620B1/ko
Priority to CN96110125A priority patent/CN1105422C/zh
Publication of JPH0918447A publication Critical patent/JPH0918447A/ja
Application granted granted Critical
Publication of JP3371310B2 publication Critical patent/JP3371310B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0007Code type
    • H04J13/004Orthogonal
    • H04J13/0048Walsh
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/02Digital function generators
    • G06F1/025Digital function generators for functions having two-valued amplitude, e.g. Walsh functions
    • G06F1/0255Walsh or analogous functions
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/10Code generation
    • H04J13/12Generation of orthogonal codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

(57)【要約】 【構成】 並列発生制御部4で、二進カウンタ3から発
生される、複数桁のWalsh符号の符号語に対応する
符号語番号の上位の(n−m)桁をカウントするカウン
ト信号と、上記符号語番号の上位の(n−m)ビットと
により、上記符号語を構成するビットを並列に発生させ
る並列発生制御信号を発生し、Walsh符号並列発生
部5で、上記並列発生制御信号と上記符号語番号の下位
のmビットとにより、上記符号語を並列に発生する。 【効果】 Walsh符号の符号語を使用した信号処理
を高速に行うことができる。また、Walsh符号発生
装置全体の最高動作周波数を低減し、低消費電力化を図
ることができる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、Walsh符号の符号
語を発生するWalsh符号発生装置、上記Walsh
符号発生装置によって発生されるWalsh符号を用い
て変調した信号を送信する信号送信装置、及び上記信号
送信装置からの送信信号を受信して復調する信号受信装
置に関する。
【0002】
【従来の技術】従来、1帯域内で複数のチャンネル分の
データを伝送する際には、一般的に、データを分割多重
化することが行われている。この分割多重を行う方式と
しては、周波数分割多重、いわゆるFDM(Frequency
Division Multiplex)方式、時分割多重、いわゆるTD
M(Time Division Multiplex)方式、符号分割多重、
いわゆるCDM(Code Division Multiplex)方式等が
ある。
【0003】このCDM方式は、複数チャンネルから成
る、異なるデータレートにより複数の階層分けされたデ
ータに対して、それぞれの階層を識別できるように重み
付けを行って、さらに、同一の時間−周波数空間に拡散
している直交符号を用いて直交変換を行うことにより各
チャンネルの区分を行い、畳み込み符号化及びパンクチ
ャド符号化によってチャンネル毎に符号化率を変えて誤
り訂正することにより、データの重要度に応じて階層化
伝送を行うものである。このCDM方式を用いることに
より、放送の分野においては、他の分割多重方式よりも
階層的な伝送を容易に実現することができ、移動体通信
の分野においては、直接拡散によるスペクトル拡散方式
と組み合わせることにより、他の分割多重方式よりも通
話容量を大きくすることができる。
【0004】よって、放送の分野では、ディジタル映像
信号の伝送方式として、このCDM方式の実用化が検討
されている。また、移動体通信の分野では、符号分割多
重接続方式、いわゆるCDMA方式のセルラ電話システ
ムにおいて、直交符号化された各チャンネルを制御チャ
ンネル及びトラフィックチャンネルに区分するためにC
DM方式を使用している。
【0005】上記CDM方式の直交符号としては、Wa
lsh符号を用いることが考えられている。
【0006】このWalsh符号は、任意の符号語に対
して自分以外の符号語と直交する符号である。また、W
alsh符号は、アダマール行列の各行を符号語とし
て、次数の拡張により符号を求めることができる。具体
的には、アダマール行列をHとすると、表1に示す次数
の拡張により符号語を求めることができる。
【0007】
【表1】
【0008】従って、例えば、n=3のときの符号語W
は、以下のようになる。
【0009】
【表2】
【0010】また、Walsh符号は、アダマール行列
の次数の拡張を行う以外にも、次のようにして求めるこ
とができる。
【0011】先ず、Walsh符号の符号語Wを二進数
で表示したときの符号語番号、及び二進数表示の符号語
番号の内の何番目のビットであるのかを表す二進カウン
トを定義する。この符号語番号をi、二進カウントをb
で表すとすると、符号語番号i及び二進カウントbは以
下の(1)、(2)式で表される。
【0012】i={i0、i1、i2} ・・・(1) b={b0、b1、b2} ・・・(2) 尚、符号語番号i及び二進カウントbは、0番目が最下
位ビット(LSB)、2番目が最上位ビット(MSB)
である。
【0013】ここで、上記符号語Wiの各桁のビットを
以下の(3)式で表現する。
【0014】 Wi={Wi0、Wi1、Wi2、Wi3、Wi4、Wi5、Wi6、Wi7} ・・・(3) このとき、上記符号語Wiの各桁のビットは、全桁の積
の結果に排他的論理和(XOR)を行った値となり、以
下の(4)式で表される。
【0015】 Wib=i0・b0◎i1・b1◎i2・b2 ・・・(4) 尚、◎は排他的論理和を表すものである。
【0016】即ち、各桁毎のビットは、表3に示す各式
で表される。
【0017】
【表3】
【0018】例えばi=5であるならば、i={1、
0、1}であるので、符号語W5は、表4に示す各式で
表される。
【0019】
【表4】
【0020】これにより、符号語W5は、以下の(5)
式で求めることができる。
【0021】 W5={W50、W51、W52、W53、W54、W55、W56、W57 ={0、1、0、1、1、0、1、0} ・・・(5) 次に、Walsh符号の符号語を発生するWalsh符
号発生装置について、図9を用いて説明する。
【0022】信号入力端子101からはクロック信号が
入力され、nビットの二進カウンタ103に送られる。
上記クロック信号は、出力しようとする符号語のビット
の速度に対応した動作周波数であり、二進カウンタ10
3は上記クロック信号に基づいて制御される。この二進
カウンタ103からは、nビットのカウント信号が出力
される。このnビットのカウント信号は、Walsh符
号発生部104に入力される。
【0023】また、信号入力端子102からはWals
h符号の符号語番号、いわゆるWalsh番号を表すn
ビットの信号が入力され、Walsh符号発生部104
に送られる。このWalsh符号発生部104では、上
記nビットのカウント信号とWalsh番号を表すnビ
ットの信号とを用いて、Walsh符号の符号語を1ビ
ットずつ直列に出力する。この出力されるWalsh符
号のビットはWalshチップと呼ばれる。
【0024】上記Walsh符号発生部104の具体的
な構成は、図10に示すものであり、このWalsh符
号発生部104に入力されるnビットのカウント信号及
びWalsh番号を表すnビットの信号は、LSB側の
ビットから1ビットずつANDゲート1111〜111n
にそれぞれ送られる。これらのANDゲート1111
111nでは、カウント信号とWalsh番号を表す信
号との積がそれぞれ取られて、出力される。これらの各
桁の積の全ての出力に対して、XORゲート1121
112nによってXORの演算を行い、これらの演算結
果をWalsh符号の符号語を構成するビットとして1
ビットずつ出力する。この出力が、Walshチップで
ある。
【0025】
【発明が解決しようとする課題】ところで、上述のWa
lsh符号発生装置では、Walsh符号の符号語を構
成するビットを直列に1ビットずつ出力している。この
ため、Walsh符号の符号語を構成するビットの内の
出力しようとするビットを制御する二進カウンタ103
は、必要とされる速度のWalsh符号の符号語を構成
するビット数倍の速度に対応して、高速に動作させる必
要がある。これにより、上記Walsh符号発生装置で
発生されるWalsh符号の符号語を用いて信号の変調
を行う移動体通信、例えば携帯用端末等においては、動
作周波数を低減することが困難となっている。
【0026】そこで、本発明は上述の実情に鑑み、動作
周波数を低減してWalsh符号の符号語を発生するこ
とができるWalsh符号発生装置、このWalsh符
号発生装置で発生されるWalsh符号を用いて変調し
た信号を送信する信号送信装置、及び上記信号送信装置
からの送信信号を受信して復調する信号受信装置を提供
するものである。
【0027】
【課題を解決するための手段】本発明に係るWalsh
符号発生装置は、複数桁のWalsh符号の符号語に対
応する符号語番号の上位の桁をカウントするカウント信
号を発生するカウント手段と、上記カウント手段からの
カウント信号と、上記符号語番号の上位の桁とにより、
上記符号語を構成するビットを並列に発生させる並列発
生制御信号を発生する並列発生制御手段と、上記並列発
生制御手段からの並列発生制御信号と、上記符号語番号
の下位の桁とにより、上記符号語を並列に発生するWa
lsh符号並列発生手段とを備えて成ることにより、上
述した課題を解決する。
【0028】また、本発明に係る信号送信装置は、送信
する信号を変調する変調手段と、上記変調手段からの変
調信号に、並列に発生されるWalsh符号の符号語を
乗算するWalsh符号乗算手段と、上記Walsh符
号乗算手段からの出力信号に、並列に発生される疑似雑
音符号を用いてスペクトル拡散を行うスペクトル拡散手
段とを備えて成ることにより、上述した課題を解決す
る。
【0029】また、本発明に係る信号受信装置は、並列
に発生される疑似雑音符号を用いて受信信号の逆拡散を
行う逆拡散手段と、上記逆拡散手段からの出力信号に、
並列に発生されるWalsh符号の符号語を乗算するW
alsh符号乗算手段と、上記Walsh符号乗算手段
からの出力信号を復調する復調手段とを備えて成ること
により、上述した課題を解決する。
【0030】
【作用】本発明のWalsh符号発生装置においては、
並列発生制御手段で、カウント手段からの複数桁のWa
lsh符号の符号語に対応する符号語番号の上位の桁を
カウントするカウント信号と上記符号語番号の上位の桁
とから並列発生制御信号を発生し、Walsh符号並列
発生手段で、上記並列発生制御信号と上記符号語番号の
下位の桁とからWalsh符号の符号語を並列に発生さ
せる。
【0031】また、本発明の信号送信装置においては、
Walsh符号乗算手段で、変調手段からの変調された
送信信号に、並列に発生されるWalsh符号の符号語
を乗算し、さらに、スペクトル拡散手段で、並列に発生
される疑似雑音符号を用いてスペクトル拡散を行って、
信号の変調処理を行う。
【0032】また、本発明の信号受信装置においては、
逆拡散手段で、並列に発生される疑似雑音符号を用いて
受信信号の逆拡散を行い、さらに、Walsh符号乗算
手段で、逆拡散した信号に、並列に発生されるWals
h符号の符号語を乗算して、信号の復調処理を行う。
【0033】
【実施例】以下、本発明の好ましい実施例について、図
面を参照しながら説明する。図1には、本発明に係るW
alsh符号発生装置の概略的な構成図を示す。
【0034】このWalsh符号発生装置は、複数桁の
Walsh符号の符号語に対応する符号語番号の上位の
桁をカウントするカウント信号を発生するカウント手段
である二進カウンタ3と、上記二進カウンタ3からのカ
ウント信号と、上記符号語番号の上位の桁とにより、上
記符号語を構成するビットを並列に発生させる並列発生
制御信号を発生する並列発生制御手段である並列発生制
御部4と、上記並列発生制御部4からの並列発生制御信
号と、上記符号語番号の下位の桁とにより、上記符号語
を並列に発生するWalsh符号並列発生手段であるW
alsh符号並列発生部5とを備えて成る。
【0035】先ず、図1の信号入力端子1から入力され
るクロック信号は、二進カウンタ3に送られる。上記ク
ロック信号は、出力しようとするn桁のWalsh符号
の符号語を表すnビットのビット速度に対応した動作周
波数であり、二進カウンタ3は上記クロック信号に基づ
いて制御される。また、信号入力端子102からは、上
記n桁のWalsh符号の符号語に対応するnビットの
Walsh符号の符号語番号、いわゆるWalsh番号
を表す信号が入力される。このnビットのWalsh番
号を表す信号の内の上位の(n−m)ビットは並列発生
制御部4に送られ、下位のmビットはWalsh符号並
列発生部5に送られる。
【0036】上記二進カウンタ3からは、上記信号入力
端子1から入力されるクロック信号の1クロックに対応
して、Walsh符号の符号語の内の上位の(n−m)
桁をカウントするための(n−m)ビットのカウント信
号が出力される。このカウント信号は、Walsh符号
の符号語を構成する複数ビットの内で、出力するビット
の位置を制御する信号である。このカウント信号は、並
列発生制御部4に入力される。
【0037】上記並列発生制御部4では、nビットのW
alsh符号の符号語の内の上位の(n−m)桁につい
て制御を行う。具体的には、上記二進カウンタ3からの
(n−m)ビットのカウント信号と、上位の(n−m)
ビットのWalsh番号を表す信号とから、Walsh
符号並列発生部5を制御するための並列発生制御信号が
発生される。この並列発生制御信号は、Walsh符号
並列発生部5に出力される。
【0038】このWalsh符号並列発生部5では、上
記並列発生制御信号と、下位のmビットのWalsh符
号を表す信号とからWalsh符号の符号語が発生さ
れ、信号出力端子6から2mビット毎に並列に出力され
る。この2mビット毎に並列に出力されるWalsh符
号のビットはWalshチップと呼ばれる。
【0039】図2には、上記並列発生制御部4の概略的
な構成を示す。
【0040】この図2の並列発生制御部4のANDゲー
ト211〜21(n-m)には、上記二進カウンタ3からの
(n−m)ビットのカウント信号及び上記信号入力端子
2からの(n−m)ビットのWalsh番号を表す信号
が、それぞれビット毎に入力されて、Walsh符号の
符号語の各桁の積が求められる。さらに、これらAND
ゲート211〜21(n-m)からの全ての積の出力は、XO
Rゲート221〜22(n-m-1)によって排他的論理和(X
OR)が求められる。
【0041】具体的には、XORゲート221で、AN
Dゲート211からの出力とANDゲート212からの出
力との排他的論理和が求められる。この後、XORゲー
ト222で、XORゲート221からの出力とANDゲー
ト213からの出力との排他的論理和が求められる。同
様にして、XORゲート22(n-m-1)までのXORゲー
トによって排他的論理和が順次求められることにより、
ANDゲート211〜21(n-m)からの全ての積の出力の
排他的論理和が求められる。このXORゲート22
(n-m-1)からは、1ビットの並列制御信号が出力され、
Walsh符号並列発生部5に送られる。
【0042】このWalsh符号並列発生部5の概略的
な構成は、図3に示すものである。
【0043】ここで、Walsh符号の符号語を、この
符号語に対応するWalsh番号の下位のmビットを用
いて2mビットずつ並列化して出力する一般的な方法に
ついて説明する。
【0044】先ず、Walsh番号の符号語の下位のm
ビットを組み合わせた2m組の組合わせを発生させる。
この2m組のそれぞれの組合わせを、表5に示す。
【0045】
【表5】
【0046】次に、表5に示した全ての組の各ビットの
排他的論理和を求める。このときの各組の値を、表6に
示す。
【0047】
【表6】
【0048】さらに、上記並列発生制御信号と各組の排
他的論理和を求めることにより、Walsh符号の符号
語を2mビット毎に並列化した信号を出力することがで
きる。
【0049】具体的には、図3のWalsh符号並列発
生部5は、信号入力端子2からのnビットのWalsh
番号を表す信号の内の下位のmビットが2ビットとして
入力される場合の構成を示している。よって、このWa
lsh符号並列発生部5からは、2mビット、即ち4
(=22)ビット毎に並列化したWalsh符号の符号
語が出力される。
【0050】先ず、Walsh符号並列発生部5に入力
される、Walsh番号を表す信号の最下位のビットを
0とし、この最下位のビットi0の次のビットをi1
すると、これら2ビット(i0、i1)の組合わせは、表
7に示すように、4組となる。
【0051】
【表7】
【0052】XORゲート31では、上記4組の組合わ
せについて、それぞれ排他的論理和が求められる。この
ときの各組のXORの結果は、表8に示すものとなる。
【0053】
【表8】
【0054】ここで、Walsh符号並列発生部5に入
力される1ビットの並列制御信号は、そのまま外部に出
力されると共に、XORゲート32、33、34に入力
される。また、ビットi0はXORゲート32に入力さ
れており、ビットi1はXORゲート33に入力されて
いる。よって、XORゲート32では、並列発生制御信
号とビットi0との排他的論理和が求められ、XORゲ
ート33では、並列発生制御信号とビットi1との排他
的論理和が求められる。また、XORゲート34では、
並列発生制御信号と、ビットi0とビットi1との排他的
論理和を求めるXORゲート31からの出力との排他的
論理和が求められる。これにより、nビットのWals
h符号の符号語を4ビットずつ並列化したWalshチ
ップが出力される。
【0055】また、上述のWalsh符号発生装置の構
成によって並列に発生されるWalsh符号の符号語を
用いて変調され、さらにPN系列によってスペクトル拡
散されたディジタル信号は、図4に示す信号復調装置に
よって復調する。
【0056】この信号復調装置にシリアルに入力される
上記ディジタル信号は、シリアル/パラレル変換器45
に送られる。このシリアル/パラレル変換器45から
は、Walsh符号の符号語の並列化に対応して、上記
ディジタル信号が2mビット毎に並列化されて出力され
る。この2mビット毎に並列化された信号は、ビット毎
にそれぞれ加算器491〜492mに送られる。
【0057】また、PN符号並列発生器46及びWal
sh符号並列発生器47には、クロック信号が入力され
ており、PN符号並列発生器46からは、上記クロック
信号に基づいてPN系列が2mビット毎に並列に出力さ
れ、Walsh符号並列発生器47からは、上記クロッ
ク信号に基づいてWalsh符号の符号語を構成するビ
ットが2mビット毎に並列に出力される。上記PN符号
並列発生器46から出力される各ビットは加算器491
〜492mにそれぞれ送られ、上記Walsh符号並列発
生器47から出力される各ビットは加算器501〜50
2mにそれぞれ送られる。
【0058】上記加算器491〜492mでは、上記シリ
アル/パラレル変換器45からのディジタル信号の各ビ
ットとPN系列の各ビットとがそれぞれ加算される。即
ち、排他的論理和が求められる。これらの加算器491
〜492mからの出力は、それぞれ加算器501〜502m
に送られる。加算器501〜502mでは、上記加算器4
1〜492mからの各ビットと上記Walsh符号並列
発生器47からの各ビットとがそれぞれ加算される。こ
れらの加算器491〜492mからの出力は、加算器48
に送られる。
【0059】この加算器48では、2mビットの各ビッ
トの和を求めて復調データを出力する。これにより、上
記2mビット毎に並列化されたWalsh符号の符号語
を用いて変調されたディジタル信号を復調することがで
きる。
【0060】また、移動体通信等における、上述のWa
lsh符号発生装置の構成によって並列に発生されるW
alsh符号の符号語を用いて変調した信号を送信する
信号送信装置の概略的な構成を図5に示し、この信号送
信装置からの送信信号を受信して復調する信号受信装置
の概略的な構成を図6に示す。
【0061】図5の信号送信装置は、送信する信号を変
調する変調手段である情報変換部51と、上記情報変換
部51からの変調信号に、並列に発生されるWalsh
符号の符号語を乗算するWalsh符号乗算手段である
Walsh符号発生器54及び乗算器591と、上記乗
算器591からの出力信号に、並列に発生される疑似雑
音符号を用いてスペクトル拡散を行うスペクトル拡散手
段であるPN符号発生器55及び乗算器592とを備え
て成る。
【0062】図5の信号送信装置に入力されるアナログ
の情報信号、もしくはディジタルの複数ビット毎の情報
信号は、情報変調部51に送られる。この情報変調部5
1では、入力された情報信号が変調される。この変調さ
れた情報信号は、拡散変調部52に送られる。この拡散
変調部52は乗算器591、592から成り、情報変調部
51からの情報信号は、乗算器591に入力される。
【0063】ここで、発振器53からはクロック信号が
発生され、このクロック信号はWalsh符号発生器5
4及びPN符号発生器55に送られる。よって、Wal
sh符号発生器54からは、上記クロック信号に基づい
て、Walsh符号の符号語が2mビット毎に並列に発
生されて乗算器591に送られ、また、PN符号発生器
55からは、上記クロック信号に基づいて、PN系列の
PN符号が2mビット毎に並列に発生されて乗算器592
に送られる。
【0064】乗算器591では、上記情報信号と上記W
alsh符号の符号語とが乗算される。これにより、信
号のチャンネル分離等を行うことができる。この乗算器
591からの出力は、乗算器592に送られる。この乗算
器592では、上記乗算器592からの出力とPN符号と
が乗算されることによりスペクトル拡散が行われる。
【0065】上記乗算器592からの出力は、周波数変
換部63に送られる。この周波数変換部63では、上記
出力がアナログ信号であるならば、そのまま所望のRF
周波数にアップコンバートされ、また、上記出力がディ
ジタル信号であるならば、アナログ信号に変換された後
に所望のRF周波数にアップコンバートされる。この周
波数変換された信号は、電力増幅部57で増幅されて、
送信アンテナ58から送信される。
【0066】上述の信号送信装置からの送信信号は、図
6の信号受信装置に受信される。
【0067】この信号受信装置は、並列に発生される疑
似雑音符号を用いて受信信号の逆拡散を行う逆拡散手段
であるPN符号発生器67及び乗算器701と、上記乗
算器701からの出力信号に、並列に発生されるWal
sh符号の符号語を乗算するWalsh符号乗算手段で
あるWalsh符号発生器68及び乗算器702と、上
記乗算器702からの出力信号を復調する復調手段であ
る情報復調部69とを備えて成る。
【0068】図6の受信アンテナ61で受信された信号
は、RF増幅部62で増幅された後、周波数変換部63
で、RF周波数からベースバンド信号にダウンコンバー
トされる。この後、ディジタル信号に変換してもよい。
この周波数変換部63からの出力信号は、乗算器7
1、702から成る拡散復調部64及び同期制御回路6
5に送られる。
【0069】また、上記同期制御回路65では、受信信
号の同期信号が検出されて発振器66に送られる。この
発振器66からは、上記検出された同期信号に基づいた
クロック信号が発生される。このクロック信号は、PN
符号発生器67及びWalsh符号発生器68に送られ
る。これにより、PN符号発生器67からは、上記クロ
ック信号に基づいて、PN系列のPN符号が2mビット
毎に並列に発生されて乗算器701に送られ、また、W
alsh符号発生器68からは、上記クロック信号に基
づいて、Walsh符号の符号語が2mビット毎に並列
に発生されて乗算器702に送られる。尚、上記PN符
号発生器67からのPN符号は同期制御回路65にも送
られて、同期が保持される。
【0070】上記乗算器701では、上記周波数変換部
63からの出力信号と上記PN符号とが乗算されること
により逆拡散が行われる。この乗算器701からの出力
は、乗算器702に送られる。この乗算器702では、上
記乗算器701からの出力と上記Walsh符号とが乗
算される。これにより、受信信号のチャンネル分離等を
行う。この乗算器702からの出力は、情報復調部69
に送られて復調された後に、情報として出力される。
【0071】また、図5に示した信号送信装置の他の信
号送信装置の概略的な構成を図7に示し、この信号送信
装置からの送信信号を受信して復調する信号受信装置の
概略的な構成を図8に示す。
【0072】図7の信号送信装置に入力されるアナログ
の情報信号、もしくはディジタルの複数ビット毎の情報
信号は、情報変調部71に送られる。この情報変調部7
1では、入力された情報信号が変調される。この変調の
際に、入力信号がアナログ信号であるならば、ディジタ
ル信号に変換された後に変調される。
【0073】この変調された情報信号は、拡散変調部7
2に送られる。この拡散変調部52は、直交変調部73
及び乗算器74から成り、情報変調部71からの情報信
号は、直交変調部73に入力される。
【0074】ここで、発振器75からはクロック信号が
発生され、このクロック信号はWalsh符号発生器7
6及びPN符号発生器77に送られる。よって、Wal
sh符号発生器76からは、上記クロック信号に基づい
て、Walsh符号が2mビット毎に並列に発生されて
直交変調部73に送られ、また、PN符号発生器74か
らは、上記クロック信号に基づいて、PN系列のPN符
号が2mビット毎に並列に発生されて乗算器74に送ら
れる。
【0075】直交変調部73では、上記情報信号が上記
Walsh符号の符号語によって直交変換されて変調さ
れる。これにより、情報信号の復調時の誤り率を低くす
ることができる。この直交変調部73からの出力は、乗
算器74に送られる。この乗算器74では、上記直交変
調部73からの出力と上記PN符号とが乗算されて、ス
ペクトル拡散が行われる。
【0076】上記乗算器74からの出力は、周波数変換
部78に送られる。この周波数変換部78では、上記乗
算器74からの出力がアナログ信号に変換された後に、
所望のRF周波数にアップコンバートされる。この周波
数変換された信号は、電力増幅部79で増幅されて、送
信アンテナ80から送信される。
【0077】図7の信号送信装置から送信された信号
は、図8の受信アンテナ81で受信される。この受信信
号は、RF増幅部82で増幅された後、周波数変換部8
3で、RF周波数からベースバンド信号にダウンコンバ
ートされる。この周波数変換部83からの出力信号は、
乗算器85及び直交復調部86から成る拡散復調部84
及び同期制御回路87に送られる。
【0078】ここで、上記同期制御回路87では受信信
号の同期信号が検出され、この同期信号は発振器88に
送られる。この発振器88では、上記検出された同期信
号に基づいたクロック信号を発生する。このクロック信
号は、PN符号発生器89及びWalsh符号発生器9
0に送られる。これにより、PN符号発生器89から
は、上記クロック信号に基づいて、PN系列のPN符号
が2mビット毎に並列に発生されて乗算器85に送ら
れ、また、Walsh符号発生器90からは、上記クロ
ック信号に基づいて、Walsh符号の符号語が2m
ット毎に並列に発生されて直交復調部86に送られる。
尚、上記PN符号発生器89からのPN符号は同期制御
回路87にも送られて、同期が保持される。
【0079】上記乗算器85では、上記周波数変換部8
3からの出力信号と上記PN符号とが乗算されて、逆拡
散が行われる。この乗算器85からの出力は、直交復調
部86に送られる。この直交復調部86では、上記乗算
器85からの出力が上記Walsh符号により直交変換
されて復調される。これにより、誤り率を低くした、最
適な復調を行うことができる。この直交復調部86から
の出力は、情報復調部91に送られて復調された後に、
情報として出力される。尚、情報をアナログ信号として
出力する場合には、情報復調部91で復調を行った後
に、アナログ信号への変換を行えばよい。
【0080】
【発明の効果】以上の説明からも明かなように、本発明
に係るWalsh符号発生装置は、複数桁のWalsh
符号の符号語に対応する符号語番号の上位の桁をカウン
トするカウント信号を発生するカウント手段からのカウ
ント信号と、上記符号語番号の上位の桁とにより、上記
符号語を構成するビットを並列に発生させる並列発生制
御信号を発生し、この並列発生制御信号と上記符号語番
号の下位の桁とにより、上記符号語を並列に発生するこ
とにより、Walsh符号の符号語を構成するビットを
並列に出力することができるので、上記カウント手段の
動作周波数を従来と同じ動作周波数で動作させたとき
に、1つの符号語の出力時間を短縮することができる。
従って、Walsh符号の符号語を使用した信号処理を
高速に行うことができる。また、Walsh符号の符号
語を使用する速度が定められているときには、上記カウ
ント手段の動作周波数を低減することができるので、W
alsh符号発生装置全体の最高動作周波数を低減し、
低消費電力化を図ることができる。
【0081】また、本発明に係る信号送信装置は、変調
手段からの変調信号に、並列に発生されるWalsh符
号の符号語を乗算し、さらに、並列に発生される疑似雑
音符号を用いてスペクトル拡散を行うことにより、並列
に発生されるWalsh符号の符号語及びPN符号を使
用するので、信号処理を高速に行うことができる。ま
た、Walsh符号の符号語を使用する速度が定められ
ているときには、Walsh符号の符号語を発生する回
路の最高動作周波数を低減し、低消費電力化を図ること
ができる。
【0082】また、本発明に係る信号受信装置は、並列
に発生される疑似雑音符号を用いて受信信号の逆拡散を
行い、さらに、並列に発生されるWalsh符号の符号
語を乗算することにより、並列に発生されるPN符号及
びWalsh符号の符号語を使用するので、信号処理を
高速に行うことができる。また、Walsh符号の符号
語を使用する速度が定められているときには、Wals
h符号の符号語を発生する回路の最高動作周波数を低減
し、低消費電力化を図ることができる。
【図面の簡単な説明】
【図1】本発明に係るWalsh符号発生装置の概略的
な構成図である。
【図2】並列発生制御部の概略的な構成図である。
【図3】Walsh符号並列発生部の概略的な構成図で
ある。
【図4】信号復調装置の概略的な構成図である。
【図5】本発明に係る信号送信装置の概略的な構成図で
ある。
【図6】本発明に係る信号受信装置の概略的な構成図で
ある。
【図7】本発明に係る他の信号送信装置の概略的な構成
図である。
【図8】本発明に係る他の信号受信装置の概略的な構成
図である。
【図9】従来のWalsh符号発生装置の概略的な構成
図である。
【図10】Walsh符号発生部の概略的な構成図であ
る。
【符号の説明】
3 二進カウンタ 4 並列発生制御部 5 Walsh符号並列発生部 45 シリアル/パラレル変換器 46 PN符号並列発生器 47 Walsh符号並列発生器 48 加算器

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 複数桁のWalsh符号の符号語に対応
    する符号語番号の上位の桁をカウントするカウント信号
    を発生するカウント手段と、 上記カウント手段からのカウント信号と、上記符号語番
    号の上位の桁とにより、上記符号語を構成するビットを
    並列に発生させる並列発生制御信号を発生する並列発生
    制御手段と、 上記並列発生制御手段からの並列発生制御信号と、上記
    符号語番号の下位の桁とにより、上記符号語を並列に発
    生するWalsh符号並列発生手段とを備えて成ること
    を特徴とするWalsh符号発生装置。
  2. 【請求項2】 上記Walsh符号の符号語がn桁から
    成るときに、上記符号語番号の下位の桁をm桁とし、上
    位の桁を(n−m)桁として、上記符号語を2mビット
    毎に並列に発生することを特徴とする請求項1記載のW
    alsh符号発生装置。
  3. 【請求項3】 送信する信号を変調する変調手段と、 上記変調手段からの変調信号に、並列に発生されるWa
    lsh符号の符号語を乗算するWalsh符号乗算手段
    と、 上記Walsh符号乗算手段からの出力信号に、並列に
    発生される疑似雑音符号を用いてスペクトル拡散を行う
    スペクトル拡散手段とを備えて成ることを特徴とする信
    号送信装置。
  4. 【請求項4】 並列に発生される疑似雑音符号を用いて
    受信信号の逆拡散を行う逆拡散手段と、 上記逆拡散手段からの出力信号に、並列に発生されるW
    alsh符号の符号語を乗算するWalsh符号乗算手
    段と、 上記Walsh符号乗算手段からの出力信号を復調する
    復調手段とを備えて成ることを特徴とする信号受信装
    置。
JP16663995A 1995-06-30 1995-06-30 Walsh符号発生装置、信号送信装置及び信号受信装置 Expired - Fee Related JP3371310B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP16663995A JP3371310B2 (ja) 1995-06-30 1995-06-30 Walsh符号発生装置、信号送信装置及び信号受信装置
US08/666,224 US6115410A (en) 1995-06-30 1996-06-20 Walsh code generator, signal transmitting apparatus and signal reception apparatus
KR1019960025440A KR100392620B1 (ko) 1995-06-30 1996-06-28 월시코드생성기,신호송신장치및신호수신장치
CN96110125A CN1105422C (zh) 1995-06-30 1996-07-01 沃尔什码发生器,信号发送装置以及信号接收装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16663995A JP3371310B2 (ja) 1995-06-30 1995-06-30 Walsh符号発生装置、信号送信装置及び信号受信装置

Publications (2)

Publication Number Publication Date
JPH0918447A true JPH0918447A (ja) 1997-01-17
JP3371310B2 JP3371310B2 (ja) 2003-01-27

Family

ID=15835012

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16663995A Expired - Fee Related JP3371310B2 (ja) 1995-06-30 1995-06-30 Walsh符号発生装置、信号送信装置及び信号受信装置

Country Status (4)

Country Link
US (1) US6115410A (ja)
JP (1) JP3371310B2 (ja)
KR (1) KR100392620B1 (ja)
CN (1) CN1105422C (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6765953B1 (en) * 1998-09-09 2004-07-20 Qualcomm Incorporated User terminal parallel searcher
US6125378A (en) * 1999-01-13 2000-09-26 Barbano; Paolo Emilio Method and apparatus for generating families of code signals using multiscale shuffling
FR2794314B1 (fr) 1999-05-31 2004-12-24 Korea Electronics Telecomm Dispositif et procede de modulation d'un message de donnees en utilisant des codes de facteur d'etalement variable orthogonal (ovsf) dans un systeme de telecommunications du service mobile
KR100450791B1 (ko) * 1999-07-13 2004-10-01 삼성전자주식회사 씨디엠에이 복조방법 및 복조기
US7248698B2 (en) * 2001-04-06 2007-07-24 Interdigital Technology Corporation System for generating pseudorandom sequences
KR20030007996A (ko) * 2001-07-11 2003-01-24 삼성전자 주식회사 부호분할다중접속 통신시스템의 직교부호 발생 장치 및 방법
PL1909448T3 (pl) 2004-12-23 2014-03-31 Electronics & Telecommunications Res Inst Urządzenie do nadawania i odbierania danych do zapewnienia szybkiej komunikacji danych oraz stosowny sposób
US7787885B1 (en) 2006-08-10 2010-08-31 Nextel Communications Inc. Walsh code expansion in wireless communications systems
US20090275292A1 (en) * 2008-05-02 2009-11-05 Soo-Young Chang System and Method for Wireless Communications
US8699544B2 (en) * 2008-05-02 2014-04-15 Futurewei Technologies, Inc. System and method for wireless communications
KR101329059B1 (ko) * 2009-11-12 2013-11-14 한국전자통신연구원 무선 센서 네트워크에서 패킷 데이터의 전송 장치 및 방법

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3618077A (en) * 1970-07-24 1971-11-02 Us Navy Walsh function generator
US3795864A (en) * 1972-12-21 1974-03-05 Western Electric Co Methods and apparatus for generating walsh functions
US5103459B1 (en) * 1990-06-25 1999-07-06 Qualcomm Inc System and method for generating signal waveforms in a cdma cellular telephone system
US5311176A (en) * 1992-03-31 1994-05-10 Motorola, Inc. Method and apparatus for generating Walsh codes
KR960000145B1 (ko) * 1993-05-31 1996-01-03 삼성전자주식회사 대역확산 통신 시스템의 송수신장치 및 통신로 설정방법
US5383219A (en) * 1993-11-22 1995-01-17 Qualcomm Incorporated Fast forward link power control in a code division multiple access system
KR960003101B1 (ko) * 1993-11-29 1996-03-04 재단법인 한국전자통신연구소 왈시-하다마드 함수열 생성기
US5623485A (en) * 1995-02-21 1997-04-22 Lucent Technologies Inc. Dual mode code division multiple access communication system and method

Also Published As

Publication number Publication date
US6115410A (en) 2000-09-05
CN1146667A (zh) 1997-04-02
KR100392620B1 (ko) 2004-04-13
KR970004398A (ko) 1997-01-29
JP3371310B2 (ja) 2003-01-27
CN1105422C (zh) 2003-04-09

Similar Documents

Publication Publication Date Title
JP3181440B2 (ja) Cdma方式通信装置
US6091760A (en) Non-recursively generated orthogonal PN codes for variable rate CDMA
US7483490B2 (en) Method for transmitting wideband signals via a communication system adapted for narrow-band signal transmission
EP1770894B1 (en) Apparatus and method for frequency division multiplexing
JP3371310B2 (ja) Walsh符号発生装置、信号送信装置及び信号受信装置
KR100233836B1 (ko) 다중 반송파 직접 시퀀스 확산 스펙트럼 시스템의 변조 장치
JP2002536864A (ja) Cdma通信におけるピーク・平均率を減少させる装置及び方法
JP4707577B2 (ja) 周波数分割多重送受信装置及び送受信方法
JPH11275059A (ja) 可変速度伝送方法および可変速度伝送装置
US7039852B2 (en) Convolutional encoding using a modified multiplier
US20100165828A1 (en) Communications system employing chaotic spreading codes with static offsets
US20100166041A1 (en) Communications system employing orthogonal chaotic spreading codes
JP2003198504A (ja) 逆拡散処理方法、拡散符号割当方法、移動体端末および基地局
JP2002538664A (ja) 可変速直交符号化逆リンク構造
JP4621398B2 (ja) Cdmaシステムのチャネル拡張装置及び方法
US7433906B2 (en) Method of updating a shift register
KR19980019469A (ko) 극성교번 펄스폭 / 부호분할 다중접속 변조 및 복조 방식(PAPW/CDMA(Polarity Alternated Pulse Width / Code Division Multiple Access) Modulation & Demodulation)
JPH07226696A (ja) 周波数ホッピング型スペクトラム拡散通信方法
KR100253048B1 (ko) 클럭위상제어 부호분할다중방법 및 그 장치
AU2002213658A1 (en) A method of updating a shift register
JPH0629946A (ja) スペクトラム拡散方式通信装置
JPH09135232A (ja) スペクトラム拡散通信装置
KR20000009964A (ko) 복수코드 다중 방식의 주파수확산 고속 무선 송수신 장치
JP2001251211A (ja) 直接スペクトラム拡散通信方式における拡散/逆拡散装置及び直接スペクトラム拡散通信方式における拡散/逆拡散方法
JPH06338872A (ja) 符号分割多重スペクトラム拡散通信機

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20021015

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071122

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081122

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091122

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091122

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111122

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees