JPH0833555B2 - マトリクス表示装置 - Google Patents

マトリクス表示装置

Info

Publication number
JPH0833555B2
JPH0833555B2 JP26234888A JP26234888A JPH0833555B2 JP H0833555 B2 JPH0833555 B2 JP H0833555B2 JP 26234888 A JP26234888 A JP 26234888A JP 26234888 A JP26234888 A JP 26234888A JP H0833555 B2 JPH0833555 B2 JP H0833555B2
Authority
JP
Japan
Prior art keywords
electrode
storage capacitor
bus line
pixel electrode
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP26234888A
Other languages
English (en)
Other versions
JPH02108028A (ja
Inventor
秀則 音琴
幹雄 片山
基一 乾
耕三 矢野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP26234888A priority Critical patent/JPH0833555B2/ja
Publication of JPH02108028A publication Critical patent/JPH02108028A/ja
Publication of JPH0833555B2 publication Critical patent/JPH0833555B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は,スイッチング素子と,蓄積容量とを有する
アクティブマトリクス基板に対し,液晶等を組み合わせ
ることにより構成されるマトリクス表示装置に関する。
(従来の技術) 第2図は,蓄積容量を有する従来のアクティブマトリ
クス基板の一例を部分的に拡大した平面図である。この
アクティブマトリクス基板1には絵素電極2がマトリク
ス状に配され,各絵素電極2にはスイッチング素子とし
て薄膜トランジスタ(以下において「TFT」と称する)
3が接続されている。マトリクス状に配された各絵素電
極2の間には,TFT3を駆動するためのゲートバスライン
4及びソースバスライン5が交差するように配設されて
いる。また各絵素電極2の下方には蓄積容量用電極15が
配され,各絵素電極2との間に蓄積容量を形成する。
第3図は第2図のIII-III線に沿ったTFT3を含む部分
の断面図である。ガラス基板6上にゲートバスライン4,
ゲート電極7及び蓄積容量用電極15が形成され,陽極酸
化法により絶縁膜8が形成される。さらにゲート絶縁膜
9が全面に形成される。ゲート電極7の上方には,絶縁
膜8,9を介して半導体膜10が形成される。半導体膜10上
にはソースバスライン5に接続される第1ソース電極11
と,第2ソース電極12とが一方から延びてきており,他
方からは絵素電極2に接続される第一ドレイン電極13
と,第二ドレイン電極14とが延びてきている。絵素電極
2は,ゲート絶縁膜9上に形成され,一部は蓄積容量用
電極15と絶縁膜8,9を介して重なり,蓄積容量Csを形成
する。
このアクティブマトリクス基板1のゲートバスライン
4は走査線として,ソースバスライン5は信号線として
用いられる。蓄積容量Csは,走査線及び信号線によって
絵素電極に電荷が蓄積された後,次に再び走査されるま
での間,蓄積された電荷の保持率を上げるために備えら
れる。
精細な表示を要求されるマトリクス表示装置に用いら
れるアクティブマトリクス基板においては,各絵素電極
は微小化の方向へ向い,その数は膨大なものとなってき
ている。それにつれて,例えば蓄積容量Csに発生する不
良の数も増してくる。蓄積容量Csの不良の多くは,絵素
電極2と蓄積容量用電極15との間の電荷リークが原因と
なっている。このような電荷のリークが発生すると絵素
電極が作動しなくなり絵素欠陥となる。従来よりこの種
の電荷リークによる不良が発生した場合には,蓄積容量
Csを形成している絵素電極の一部分,すなわち蓄積容量
用電極15と重なる部分をレーザ等を用いて切断すること
により,絵素欠陥が生じることを防いでいる。
(発明が解決しようとする課題) しかし,第2図に示すような従来のアクティブマトリ
クス基板においては,絵素電極2の蓄積容量Csを形成す
る部分を切り離すには,比較的長い距離を切断しなけれ
ばならず困難が伴う。またこのように蓄積容量Csの部分
が切断された絵素電極は,面積が小さくなり,さらに他
の絵素電極に比べ電荷の保持率が低いため,表示ムラの
原因となる。
このような現状に鑑み,本発明の目的は,絵素電極と
蓄積容量用電極との間に電荷のリークが発生した場合
に,蓄積容量用電極を容易に切り離すことができ,しか
も絵素電極の面積が減少しないマトリクス表示装置を提
供することにある。また本発明の目的は,蓄積容量用電
極のうち,リークの発生している部分のみを容易に切り
離すことにより電荷の保持率の低下の少ないマトリクス
表示装置を提供することにある。
(課題を解決するための手段) 本発明のマトリクス表示装置は、絶縁性基板上に格子
状に配列されたゲートバスラインとソースバスラインで
囲繞された内方にそれぞれ絵素電極が配され、該絵素電
極には絶縁膜を介して蓄積容量用電極が重畳され、ゲー
トバスラインとソースバスラインの各交点に対応してス
イッチング素子が配置され、該スイッチング素子を介し
てソースバスラインの表示用電荷が絵素電極に供給され
かつ蓄積容量用電極と絵素電極との間で表示用電荷が蓄
積されるマトリクス表示装置であって、上記蓄積容量用
電極は、絵素電極とゲートバスラインとの間隙に配置さ
れた蓄積容量用配線の1縁部が凹凸成型されてなる突出
部の絵素電極と重畳される先端領域で形成され、蓄積容
量用配線に対向した絵素電極の縁部に沿って絵素電極1
個当りに複数個並設されていることを特徴としている。
即ち、絵素電極の縁部に沿って順次配置された小突出電
極群で蓄積容量用電極が構成されている。
(作用) 本発明のマトリクス表示装置においては蓄積容量用電
極と絵素電極との間に電荷のリークが発生した場合,該
蓄積容量用電極と蓄積容量用配線との間の接続部を切断
することにより,絵素電極の面積を減少させることなく
即ち開口率を犠牲にすることなく容易に絵素欠陥を修正
できる。また、蓄積容量用電極は蓄積容量用配線が凹凸
成型されてなる突出電極群電極で構成されているため、
電荷のリークが発生した部分の分割された蓄積容量用電
極と該蓄積容量用配線との間の接続部を切断することに
よって,電荷の保持率をあまり低下させることなく,容
易に絵素欠陥を修正できる。
(実施例) 本発明を実施例について以下に説明する。
第1図は本発明のマトリクス表示装置に備わったアク
ティブマトリクス基板の一例を部分的に拡大した平面図
である。本実施例のアクティブマトリクス基板21には絵
素電極2がマトリクス状に配され,各絵素電極2の間に
は,TFT3を駆動するためのゲートバスライン4とソース
バスライン5とが交差するように配設されている。各絵
素電極2には,TFT3が配され,TFT3のドレイン電極が接続
されている。TFT3のゲート電極及びソース電極はそれぞ
れゲートバスライン4,ソースバスライン5に接続され
る。さらに本実施例のアクティブマトリクス基板21にお
いては,ゲートバスライン4と並行してガラス基板上に
蓄積容量用配線25が配されている。該蓄積容量用配線25
は,絵素電極2とは重ならないように配されている。さ
らに蓄積容量用配線25からは,絵素電極2の下方に多数
の接続部27及び蓄積容量用電極26が延びている。蓄積容
量用電極26は、この図示例では、蓄積容量用配線25に近
接した絵素電極2の下辺に沿って多数設けられている。
絵素電極2と蓄積容量用電極26とは絶縁膜を介して重な
り,蓄積容量Csを形成している。第1図では,蓄積容量
用電極26は多数設けられているが,大きな1個の蓄積容
量用電極としてもよく,その場合には蓄積容量用電極と
蓄積容量用配線25との間には比較的細い接続部が設けら
れる。第1図のアクティブマトリクス基板において,い
ずれかの蓄積容量用電極26と絵素電極2との間に電荷の
リークが発生している場合には,該蓄積容量用電極26と
蓄積容量用配線25との接続部27であって,絵素電極と重
ならない接続部27の領域をレーザ等で切断することによ
り,絵素欠陥が発生することを避けることができる。ま
たこの場合には,蓄積容量用電極26の1個のみが失わ
れ,他の蓄積容量用電極26は存在しているので電荷の保
持率もあまり低下せず,また絵素電極の面積も減少しな
いので,表示ムラは小さくてすむ。
上では3端子素子であるTFTを用いた例を示したが,2
端子であるダイオード等を用いた例にも本発明は適用で
きる。
(発明の効果) 本発明のマトリクス表示装置はこのように絵素電極に
重ならない蓄積容量用配線と絵素電極に重なっている蓄
積容量用電極との間に接続部が設けられているので,蓄
積容量用電極と絵素電極との間に電荷のリークが発生し
た場合に絵素電極と重なっていない接続部領域を切断し
て蓄積容量用電極を切り離すことにより,絵素電極の面
積を減少させることなく絵素欠陥の発生を避けることが
できる。また,電荷のリークが発生した部分の分割され
た蓄積容量用電極と蓄積容量用配線との間の接続部を切
断することによって,電荷の保持率をあまり低下させる
ことなく,絵素欠陥の発生を避けることができる。更
に,複数の蓄積容量用電極を,蓄積容量用配線に近接し
た絵素電極の辺に沿って設けているので,絵素電極の面
積が減少しにくく,開口率が低下するのを抑制できる。
【図面の簡単な説明】
第1図は本発明のマトリクス表示装置に備わったアクテ
ィブマトリクス基板の一実施例を示す平面図,第2図は
従来のアクティブマトリクス基板の一例を示す平面図,
第3図は第2図のIII-III線に沿った断面図である。 2……絵素電極,3……TFF,4……ゲートバスライン,5…
…ソースバスライン,25……蓄積容量用配線,26……蓄積
容量用電極,27……接続部。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 矢野 耕三 大阪府大阪市阿倍野区長池町22番22号 シ ャープ株式会社内 (56)参考文献 特開 平1−267520(JP,A) 特開 平1−303415(JP,A) 特開 昭58−169129(JP,A) 特開 昭57−205777(JP,A)

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】絶縁性基板上に格子状に配列されたゲート
    バスラインとソースバスラインで囲繞された内方にそれ
    ぞれ絵素電極が配され、該絵素電極には絶縁膜を介して
    蓄積容量用電極が重畳され、前記ゲートバスラインと前
    記ソースバスラインの各交点に対応してスイッチング素
    子が配置され、該スイッチング素子を介して前記ソース
    バスラインの表示用電荷が前記絵素電極に供給されかつ
    前記蓄積容量用電極と前記絵素電極との間で表示用電荷
    が蓄積されるマトリクス表示装置において、 前記蓄積容量用電極は、前記絵素電極と前記ゲートバス
    ラインとの間隙に配置された蓄積容量用配線の1縁部が
    凹凸成型されてなる突出部の前記絵素電極と重畳される
    先端領域で形成され、前記蓄積容量用配線に対向した前
    記絵素電極の縁部に沿って前記絵素電極1個当りに複数
    個並設されていることを特徴とするマトリクス表示装
    置。
JP26234888A 1988-10-17 1988-10-17 マトリクス表示装置 Expired - Lifetime JPH0833555B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP26234888A JPH0833555B2 (ja) 1988-10-17 1988-10-17 マトリクス表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26234888A JPH0833555B2 (ja) 1988-10-17 1988-10-17 マトリクス表示装置

Publications (2)

Publication Number Publication Date
JPH02108028A JPH02108028A (ja) 1990-04-19
JPH0833555B2 true JPH0833555B2 (ja) 1996-03-29

Family

ID=17374497

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26234888A Expired - Lifetime JPH0833555B2 (ja) 1988-10-17 1988-10-17 マトリクス表示装置

Country Status (1)

Country Link
JP (1) JPH0833555B2 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2536632Y2 (ja) * 1989-07-31 1997-05-21 三洋電機株式会社 液晶表示装置
JPH07119919B2 (ja) * 1991-05-15 1995-12-20 インターナショナル・ビジネス・マシーンズ・コーポレイション 液晶表示装置
JPH08893U (ja) * 1994-10-28 1996-05-31 三洋電機株式会社 液晶表示装置
KR20020088451A (ko) * 2001-05-17 2002-11-29 주식회사 현대 디스플레이 테크놀로지 박막 트랜지스터 액정표시장치
GB0112561D0 (en) * 2001-05-23 2001-07-18 Koninl Philips Electronics Nv Active plate
JP2005252228A (ja) 2004-02-05 2005-09-15 Sharp Corp 表示装置及びその製造方法
KR101030545B1 (ko) * 2004-03-30 2011-04-21 엘지디스플레이 주식회사 액정표시소자
CN101484847A (zh) * 2006-07-07 2009-07-15 夏普株式会社 阵列基板、阵列基板的修正方法和液晶显示装置
CN111474784B (zh) * 2020-05-08 2021-06-01 深圳市华星光电半导体显示技术有限公司 像素结构及液晶显示面板

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01267520A (ja) * 1988-04-19 1989-10-25 Seiko Epson Corp 表示装置

Also Published As

Publication number Publication date
JPH02108028A (ja) 1990-04-19

Similar Documents

Publication Publication Date Title
US5331447A (en) TFT active matrix liquid crystal display devices with plural TFTs in parallel per pixel
US6633360B2 (en) Active matrix type liquid crystal display apparatus
JP2949487B2 (ja) 液晶表示素子
JPH0990318A (ja) アクティブマトリクス型液晶表示装置および画素欠陥修正方法
US6781658B1 (en) Reflection type liquid crystal display device having a high aperture ratio
EP0412831B1 (en) An active matrix board
JPH04331922A (ja) アクティブマトリクス表示装置
JP2003091017A (ja) カラー液晶表示装置
US5604358A (en) Device of thin film transistor liquid crystal display
JPH06281959A (ja) アクティブマトリックス液晶表示装置
JPH0833555B2 (ja) マトリクス表示装置
EP0605176B1 (en) An active matrix type liquid crystal display panel and a method for producing the same
JP3310615B2 (ja) アクティブマトリクス型液晶表示装置および画素欠陥修正方法
JPH0786618B2 (ja) アクティブマトリクス表示装置
JPH0279026A (ja) 液晶表示素子
JP3335567B2 (ja) アクティブマトリクス型液晶表示装置およびその欠陥修正方法
JP3778411B2 (ja) アクティブマトリックス型液晶表示装置およびその画素欠陥修正方法
JPH05297404A (ja) アクティブマトリクス基板
US5965906A (en) Liquid crystal display element and manufacturing method thereof
JP3338849B2 (ja) アクティブマトリクス型液晶表示装置およびその駆動方法
JP2845487B2 (ja) アクティブマトリックス型液晶表示素子
KR950002289B1 (ko) 액정 표시장치
JPH05119347A (ja) 液晶表示装置
JP3418684B2 (ja) アクティブマトリクス型液晶表示装置
JP2669512B2 (ja) アクティブマトリクス基板

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080329

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090329

Year of fee payment: 13

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090329

Year of fee payment: 13