JPH0793698B2 - フイ−ドバツククランプ回路 - Google Patents

フイ−ドバツククランプ回路

Info

Publication number
JPH0793698B2
JPH0793698B2 JP60254236A JP25423685A JPH0793698B2 JP H0793698 B2 JPH0793698 B2 JP H0793698B2 JP 60254236 A JP60254236 A JP 60254236A JP 25423685 A JP25423685 A JP 25423685A JP H0793698 B2 JPH0793698 B2 JP H0793698B2
Authority
JP
Japan
Prior art keywords
output
operational amplifier
voltage
clamp
clamp circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP60254236A
Other languages
English (en)
Other versions
JPS62114381A (ja
Inventor
眞 高山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP60254236A priority Critical patent/JPH0793698B2/ja
Publication of JPS62114381A publication Critical patent/JPS62114381A/ja
Publication of JPH0793698B2 publication Critical patent/JPH0793698B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)

Description

【発明の詳細な説明】 〈産業上の利用分野〉 本発明のビデオ信号等を扱う装置に好適なクランプ回路
に関する。
〈従来の技術〉 従来のクランプ回路においてはクランプ動作を行ってか
ら所定時間経過すると発振してしまうものがあった。
かかる従来のクランプ回路について図面を用いて説明す
る。
第3図は従来のフイードバツククランプ回路を示してい
る。ビデオ入力1はバツフアー2でインピーダンスを変
換し、直流分カツト用のコンデンサ3を通り、抵抗4で
適当なレベルにバイアスされ、更にバツフアー5でイン
ピーダンス変換され、ビデオ出力6を出力される。又、
ビデオ出力6はクランプパルス8の制御で開閉するアナ
ログスイツチ7を通り、コンデンサ9に充電される。尚
クランプパルスはビデオ出力6から水平周期信号を分離
する水平周期信号分離回路13からの信号に基づいて出力
される。コンデンサ9,コンデンサ10,オペアンプ11はLPF
と反転アンプを構成し、アナログスイツチ7がオンの時
コンデンサ9にチヤージした電圧と基準電圧12が同じに
なるようにコンデンサ10を充電する。ここでオペアンプ
11の出力は抵抗4にバイアス電圧をかけている。つま
り、クランプパルス8が来たとき、ビデオ出力6の電圧
は基準電圧12と同じになり、ビデオ入力1のクランプ動
作が行われる。
〈発明の解決しようとする問題点〉 ところがビデオ入力1が切れた場合には水平同期信号分
離回路13からはクランプパルスが出力されないためアナ
ログスイツチ7がオンしなくなり、コンデンサ9の電荷
が放電されてしまう結果オペアンプ11の出力がHレベ
ル,Lレベルをくり返して発振してしまい、コンデンサ3
とバツフア5との接続点における電位が変動してビデオ
出力6として出力される。したがってビデオ入力1が既
に切られているにもかかわらず、あたかもビデオ信号が
出ているようになるため例えばビデオ出力をモニターで
観察している場合にはノイズが現われてしまうという欠
点があった。
〈問題点を解決するための手段〉 本発明は上述の欠点を解消することを目的とし、かかる
目的の下で、入力されたビデオ信号が示す電圧をクラン
プパルスに従って記憶する記憶用コンデンサの出力が反
転入力端子に供給されているオペアンプを有し、このオ
ペアンプの出力によって前記ビデオ信号の電圧を制御す
るフィードバッククランプ回路において、前記オペアン
プの入力端子と前記出力端子との間に接続され、所定の
タイミングで前記入力端子と前記出力端子とを導通して
これら端子間の電圧をほぼ同電位に固定する電圧固定手
段とを備え、この電圧固定手段によって所定のタイミン
グで前記オペアンプの前記入力端子と前記出力端子との
電位をほぼ同電位とすることによって前記クランプパル
スが供給されない場合の前記オペアンプの出力電圧を固
定することを特徴とするフィードバッククランプ回路、
を提供するものである。
〈作用〉 クランプパルスが供給されない際においてもオペアンプ
の発振は防止される。
〈実施例〉 本発明の一実施例を第1図に示す。尚、第3図に示した
要素と同じ機能の要旨については同じ符号を付し説明を
省略する。本実施例においては抵抗14をコンデンサ10と
パラに接続した。この抵抗14はアンプのゲインに影響の
ない充分大きな抵抗値である。クランプの動作は従来例
と同じであるが、クランプパルス8がないとき、つまり
アナログスイツチ7がオフになってから抵抗14,コンデ
ンサ10により決まる時定数が経過するとオペアンプ11,
抵抗14,コンデンサ10,コンデンサ9はボルテージフオロ
アーを構成し、オペアンプ11の出力は基準電圧12と同電
圧となり、発振することがなくなる。
以上説明したように、本実施例に依ればフイードバツク
クランプ回路において、LPFと反転アンプを構成するオ
ペアンプのLPF用コンデンサと並列に抵抗を接続するこ
とにより、スイツチ7がオフとなってフイードバツクク
ランプのループが開いた際に発振しない安定な回路を構
成することが可能となった。
上述の実施例においてはオペアンプ11の発振を防止する
手段として抵抗14をコンデンサ10に並列に設けたが、次
にコンデンサ10に並列にスイツチを設け、該スイツチを
駆動することによりオペアンプ11の発振を停止させる実
施例について第2図を用いて説明する。第2図において
15はタイマー回路であり水平同期信号分離回路13からの
クランプパルスでリセツトされ、例えば2水平期間に応
じた期間以上クランプパルスが入力されない場合にはC
端子からスイツチ16をオンさせる信号を出力する。かか
る実施例においてもビデオ入力1が切られ、水平同期信
号分離回路13からの信号が所定時間(例えば、数水平期
間)来ない場合にはタイマー回路15によりスイツチ16が
オンさせられ、オペアンプ11の出力は基準電圧12に固定
されるので発振を防止することが出来る。
〈発明の効果〉 以上説明したように、本発明は、入力されたビデオ信号
が示す電圧をクランプパルスに従って記憶する記憶用コ
ンデンサの出力が反転入力端子に供給されているオペア
ンプを有し、このオペアンプの出力によって前記ビデオ
信号の電圧を制御するフィードバッククランプ回路にお
いて、前記オペアンプの入力端子と前記出力端子との間
に接続され、所定のタイミングで前記入力端子と前記出
力端子とを導通してこれら端子間の電圧をほぼ同電位に
固定する電圧固定手段とを備え、この電圧固定手段によ
って所定のタイミングで前記オペアンプの前記入力端子
と前記出力端子との電位をほぼ同電位とすることによっ
て前記クランプパルスが供給されない場合の前記オペア
ンプの出力電圧を固定し、これによって簡単な構成によ
って前記オペアンプの発振を防止することが出来、従来
のようにビデオ信号が入力されなくなった場合でもビデ
オ出力から信号が出力されてしまうというような誤動作
を防止することが出来る。
【図面の簡単な説明】
第1図は本発明の第1の実施例のフイードバツククラン
プ回路の回路図、第2図は本発明の第2の実施例のフイ
ードバツククランプ回路の回路図、第3図は従来のフイ
ードバツククランプ回路の回路図。 10……記憶用コンデンサ,11……オペアンプ 14……抵抗,16……スイツチ

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】入力されたビデオ信号が示す電圧をクラン
    プパルスに従って記憶する記憶用コンデンサの出力が反
    転入力端子に供給されているオペアンプを有し、このオ
    ペアンプの出力によって前記ビデオ信号の電圧を制御す
    るフィードバッククランプ回路において、 前記オペアンプの入力端子と前記出力端子との間に接続
    され、所定のタイミングで前記入力端子と前記出力端子
    とを導通してこれら端子間の電圧をほぼ同電位に固定す
    る電圧固定手段とを備え、 この電圧固定手段によって所定のタイミングで前記オペ
    アンプの前記入力端子と前記出力端子との電位をほぼ同
    電位とすることによって前記クランプパルスが供給され
    ない場合の前記オペアンプの出力電圧を固定することを
    特徴とするフィードバッククランプ回路。
JP60254236A 1985-11-13 1985-11-13 フイ−ドバツククランプ回路 Expired - Fee Related JPH0793698B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60254236A JPH0793698B2 (ja) 1985-11-13 1985-11-13 フイ−ドバツククランプ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60254236A JPH0793698B2 (ja) 1985-11-13 1985-11-13 フイ−ドバツククランプ回路

Publications (2)

Publication Number Publication Date
JPS62114381A JPS62114381A (ja) 1987-05-26
JPH0793698B2 true JPH0793698B2 (ja) 1995-10-09

Family

ID=17262157

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60254236A Expired - Fee Related JPH0793698B2 (ja) 1985-11-13 1985-11-13 フイ−ドバツククランプ回路

Country Status (1)

Country Link
JP (1) JPH0793698B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2508533B2 (ja) * 1987-06-04 1996-06-19 ソニー株式会社 帰還形クランプ回路

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58100576A (ja) * 1981-12-11 1983-06-15 Hitachi Ltd 映像クランプ回路
JPS6055160U (ja) * 1983-09-21 1985-04-18 横河電機株式会社 直流再生回路

Also Published As

Publication number Publication date
JPS62114381A (ja) 1987-05-26

Similar Documents

Publication Publication Date Title
JPH0547026B2 (ja)
JPH0793698B2 (ja) フイ−ドバツククランプ回路
US4363035A (en) Method and apparatus for signal pick-up from semiconductor image or line sensors
JPS6149850B2 (ja)
JPS58190135A (ja) 位相同期回路
US4937538A (en) Circuit arrangement for synchronizing an oscillator
JP2778105B2 (ja) クランプ回路
KR920002987Y1 (ko) 필드메모리를 이용한 화질보상회로
JPH0352825U (ja)
KR920008562Y1 (ko) Vcr의 오디오 뮤팅회로
JPH079192Y2 (ja) 垂直偏向電流振幅制限回路
JPH01288072A (ja) 自動バイパス装置
JP2558662B2 (ja) 水平発振周波数安定化回路
JP2738431B2 (ja) ホールド装置
KR890005717Y1 (ko) 위성 수신 장치의 삼각파 제거회로
JPS637081A (ja) 映像信号処理装置
JPS62270100A (ja) サンプルホ−ルド回路
JPH058623B2 (ja)
KR970005043Y1 (ko) Vcr의 재생시 pal bg와 n-pal 방식의 자동 전환 회로
SU902216A1 (ru) Фильтр нижних частот
JPS63252070A (ja) フイ−ドバツククランプ回路
JP2739953B2 (ja) ビデオ信号クランプ装置
JP2668928B2 (ja) 同期分離回路
JPS5935086B2 (ja) 磁気記録機における記録回路
JPS5617593A (en) Automatic color amplitude control device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees