JPH0777322B2 - マイクロ波集積回路 - Google Patents

マイクロ波集積回路

Info

Publication number
JPH0777322B2
JPH0777322B2 JP1091437A JP9143789A JPH0777322B2 JP H0777322 B2 JPH0777322 B2 JP H0777322B2 JP 1091437 A JP1091437 A JP 1091437A JP 9143789 A JP9143789 A JP 9143789A JP H0777322 B2 JPH0777322 B2 JP H0777322B2
Authority
JP
Japan
Prior art keywords
dielectric
integrated circuit
microwave integrated
hole
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP1091437A
Other languages
English (en)
Other versions
JPH02268502A (ja
Inventor
和喜 稲見
保彦 西岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP1091437A priority Critical patent/JPH0777322B2/ja
Priority to EP90100165A priority patent/EP0380914B1/en
Priority to DE69033198T priority patent/DE69033198T2/de
Priority to EP91100859A priority patent/EP0441180B1/en
Priority to DE69008551T priority patent/DE69008551T2/de
Priority to US07/461,641 priority patent/US5023634A/en
Publication of JPH02268502A publication Critical patent/JPH02268502A/ja
Priority to US07/674,619 priority patent/US5136271A/en
Publication of JPH0777322B2 publication Critical patent/JPH0777322B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item

Landscapes

  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
  • Waveguides (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明はマイクロ波集積回路の実装法に関するもので
ある。
〔従来の技術〕
第10図(a)は従来の実装法による一実施例を示す実装
正面図,第10図(b)はその側面図である。
第11図は第10図(a)のF−F′断面図である。なお,
実装状態を見易くするために封止用カバーは省略してあ
る。図において(1)は第1のマイクロ波集積回路,
(2)は第1のマイクロ波集積回路(1)上に設けられ
た入出力パツド,(3)は第2のマイクロ波集積回路,
(4)は第2のマイクロ波集積回路(3)上に設けられ
た入出力パツド,(5)は第1のマイクロ波集積回路
(1)及び第2のマイクロ波集積回路(3)を搭載する
ための金属導体,(9)はシール用金属フレーム,(2
0)は誘電体,(10)は誘電体(20)上に形成されたス
トリツプ線路,(21)はシール用金属フレーム(9)と
ストリツプ線路(10)を絶縁するための誘電体,(11)
は第1のマイクロ波集積回路の入出力パツド(2)と第
2のマイクロ波集積回路の入出力パツド(4)及びスト
リツプ線路(10)間を接続する金ワイヤである。なお説
明の簡単のために第1のマイクロ波集積回路(1)及び
第2のマイクロ波集積回路(3)上に搭載される部品等
は省略してある。
次に動作について説明する。第10図(a)においてスト
リツプ線路(10a)から入力した高周波信号は金ワイヤ
(11a),第1のマイクロ波集積回路の入出力パツド(2
a)を介し第1のマイクロ波集積回路(1)に入力し所
定のレベル設定をされ,第1のマイクロ波集積回路の入
出力パツド(2b)に出力後更に金ワイヤ(11b),第2
のマイクロ波集積回路の入出力パツド(4a)を介し第2
のマイクロ波集積回路(3)に入力し別のレベル設定を
され,第2のマイクロ波集積回路の入出力パツド(4
b),金ワイヤ(11c),ストリツプ線路(10b)を介し
外部に出力される。
〔発明が解決しようとする課題〕
以上のような動作をする第1のマイクロ波集積回路
(1)と第2のマイクロ波集積回路(3)は従来第10図
(a)に示すように互いに平面的に実装されているので
長手方向の寸法が大きくなり実装面積が拡大するため,
より多くの機能を限られた実装面積内で実限することが
困難になるという課題があつた。又,第10図(b),第
11図に示すように誘電体(20),誘電体(21)をシール
用金属フレーム(9)に埋め込んで気密及び外部インタ
ーフエースをとるフイールドスルーを構成していたた
め,互いに厳しい加工精度と組立て精度を必要としコス
ト高になるという課題もあつた。
この発明は上記のような課題を解決するためになされた
もので,マイクロ波集積回路を階層実装し実装面積を縮
小すると共に,上記フイードスルー部の厳しい加工精度
等を不要とし生産性のあるマイクロ波集積回路用パツケ
ージを提供することを目的とする。
〔課題を解決するための手段〕
(1)この発明によるマイクロ波集積回路は,複数のマ
イクロ波集積回路を多層誘電体による層構造をもつた収
納パツケージに階層実装することにより実装面積の縮小
比を図つたものである。
(2)この発明によるマイクロ波集積回路は,多層誘電
体にマイクロストリツプ線路,トリプレート線路,同軸
線路を形成し,高周波伝送線路の水平−垂直−水平変換
器を構成することにより,上下に実装されたマイクロ波
集積回路の電気的接続を可能としたものである。
(3)この発明によるマイクロ波集積回路は,誘電体に
馬蹄形スルーホールを形成し金属を充填することにより
同軸線路の外導体とし,誘電体中の同軸線路形成を可能
としたものである。
(4)この発明によるマイクロ波集積回路は,フイード
スルー部を誘電体を重ね合わせて構成することにより加
工精度,組立精度を緩和させたものである。
(5)この発明によるマイクロ波集積回路は,多層誘電
体各層の周囲にスルーホールを設け,かつこれらを接続
することによつて電磁シールドとしたものである。
〔作用〕
この発明によるマイクロ波集積回路は,複数のマイクロ
波集積回路を多層誘電体による層構造をもつた収納パツ
ケージに階層実装できるという作用がある。
〔実施例〕
第1図(a)はこの発明による実装法の一実施例を示す
実装正面図,第1図(b)はその側面図,第2図は第1
図(a)のA−A′断面図,第3図は第1図(a)のB
−B′断面図,第4図は第1図(a)のC−C′断面
図,第5図は第2図のD矢視図,第6図は第3図のE矢
視図,第7図は内側にサイドスルーホールを設けた電磁
シールド実施例図,第8図は外側にサイドスルーホール
を設けた電磁シールド実施例図,第9図はサイドスルー
ホールを用いたマイクロストリツプ線路,トリプレート
線路の変換実施例図である。
図において,(6)は一方の面が金属導体(5)と接合
し他方の面にストリツプ線路(10)を有する第1の誘電
体,(7)は一方の面が第1の誘電体(6)のストリツ
プ線路形成面側と接合し他方の面にグランドパターンを
有する第2の誘電体,(8)は一方の面が第2の誘電体
(7)のグランドパターン側と接合し他方の面にストリ
ツプ線路(10)を有する第3の誘電体,(12)は第2の
誘電体(7),第3の誘電体(8)に設けられストリツ
プ線路(10)間を接続するスルーホール,(13)は第2
の誘電体(7)上に設けられたたグランドパターン,
(14)は第1の誘電体(6),第2の誘電体(7)に設
けられたスルーホール(12)と共に同軸線路を形成する
ための外導体用馬蹄形スルーホール,(15)は第1の誘
電体(6),第2の誘電体(7),第3の誘電体(8)
の周囲に設けられかつ金属導体(5),シール用金属フ
レーム(9)と接続する電磁シールド用スルーホール,
(16)は第1の誘電体(6),第2の誘電体(7)に設
けられ,かつ金属導体(5),グランドパターン(13)
と接続されマイクロストリツプ線路とトリプレート線路
の変換を行うためのスルーホール,(17)は第1の誘電
体(6),第2の誘電体(7),第3の誘電体(8)の
内側面に設けられかつ金属導体(5),シール用金属フ
レーム(9)と接続する電磁シールド用内側サイドスル
ーホール,(18)は第1の誘電体(6),第2の誘電体
(7),第3の誘電体(8)の外側面に設けられ,かつ
金属導体(5),シール用金属フレーム(9)と接続す
る電子シールド用外側サイドスルーホール,(19)は第
1の誘電体(6),第2の誘電体(7)に設けられ,か
つ金属導体(5),グランドパターン(13)と接続され
マイクロトリツプ線路とトリプレート線路の変換を行う
ためのサイドスルーホールである。
次に動作について説明する。まず第1図(a),第2
図,第3図を用いて高周波信号の流れについて説明する
と,ストリツプ線路(10a)から入力した高周波信号は
金ワイヤ(11a),第1のマイクロ波集積回路(1)の
入出力パツド(2a)を介し第1のマイクロ波集積回路
(1)に入力し所定のレベル設定をされ,第1のマイク
ロ波集積回路の入出力パツド(2b)に出力後更に金ワイ
ヤ(11b),ストリツプ線路(10b),スルーホール(12
a),(12b),ストリツプ線路(10c),金ワイヤ(11
c),第2のマイクロ波集積回路の入出力パツド(4a)
を介し第2のマイクロ波集積回路(3)に入力し別のレ
ベル設定をされ,第2のマイクロ波集積回路の入出力パ
ツド(4b),金ワイヤ(11d),ストリツプ線路(10
d),スルーホール(12c),(12d),ストリツプ線路
(10e)を介し外部に出力される。
次に,第2図及び第5図を用いて高周波伝送線路の第1
のマイクロ波集積回路(1)から第2のマイクロ波集積
回路(3)までの水平−垂直−水平変換について説明す
る。第2図においてストリツプ線路(10b)は金属導体
(5)と対になり高周波伝送線路であるマイクロストリ
ツプ線路を形成し,第1のマイクロ波集積回路の入出力
パツド(2b)との接続のために用いられる。次に上記マ
イクロストリツプの高周波伝送線路を垂直に変換するた
めに第5図に示すようにまずマイクロストリツプ線路ト
リプレート線路変換用スルーホール(16a),(16b)に
より金属導体(5)とグランドパターン(13a)を接続
しストリツプ線路(10b)と対にしてトリプレート線路
を形成する。ここでグランドパターン(13a)はストリ
ツプ線路(10c)と対になつて第2のマイクロ波集積回
路の入出力パツド(4a)と接続するためのマイクロスト
リツプ線路形成用としても使用される。次にストリツプ
線路(10b)と(11c)をスルーホール(12a),(12b)
を用いて接続し,かつ馬蹄形スルーホール(14a),(1
4b)により金属導体(5)とグランドパターン(13a)
を接続することにより同軸線路が形成され高周波信号の
伝搬方向が垂直に変換される。
次に第3図及び第6図を用いて高周波伝送線路の第2の
マイクロ波集積回路(3)から外部出力用のストリツプ
線路(10e)までの水平−垂直−水平変換について説明
する。第3図において,ストリツプ線路(10d)はグラ
ンドパターン(13c)と対になりマイクロストリツプ線
路を構成し,第2のマイクロ波集積回路の入出力パツド
(4b)との接続のために用いられる。次にストリツプ線
路(10d)と(10e)をスルーホール(12c),(12d)を
用いて接続し,かつ馬蹄形スルーホール(14c),(14
d)によりグランドパターン(13c)と金属導体(5)を
接続し,垂直変換部の外導体とし同軸線路を形成する。
次にストリツプ線路(10e)はグランドパターン(13
c),金属導体(5)と対になりトリプレート線路を形
成し信号を水平に伝搬させ,更にマイクロストリツプ線
路トリプレート線路変換用スルーホール(16c),(16
d)により金属導体(5)とグランドパターン(13c)を
接続することによつてストリツプ線路(10e)は金属導
体(5)と対になつてマイクロストリツプ線路を形成し
外部インターフエースとして用いられる。
なお,マイクロストリツプ線路とトリプレート線路の変
換用としてスルーホール(16)を用いたが,第9図に示
すように基板端面にサイドスルーホール(19)を設け金
属導体(5)とグランドパターン(13a)を接続しても
よい。スルーホールが低抵抗の金属で充填できない場合
はサイドスルーホールにして後にメツキ処理等して電気
特性の改善を図ることも可能である。
次に,第4図を用いて電磁シールドについて説明する。
図に示すように第1の誘電体(6),第2の誘電体
(7),第3の誘電体(8)に電磁シールド用スルーホ
ール(15)を設け金属導体(5)とシール用金属フレー
ム(9)を接続する。電磁シールド用スルーホール間の
間隔を充分小さくしシール用金属フレーム(9)を金属
カバーで封止することにより電磁シールドを達成するこ
とができる。
なお,第7図あるいは第8図に示すように内側あるいは
外側にサイドスルーホールを設け,電磁シールドを行つ
てもよくかなり高い周波数までの電磁シールドが必要な
ときはサイドスルーホールの方が全面シールドあるいは
それに近いシールドが可能であるため有効である。
〔発明の効果〕
この発明によるマイクロ波集積回路の実装法によれば,
複数のマイクロ波集積回路を多層誘電体による層構造を
もつた収納パツケージに階層実装できるようにしたた
め,限られた実装面積で多機能なマイクロ波集積回路を
提供できるという効果がある。
【図面の簡単な説明】
第1図(a)はこの発明による実装法の一実施例を示す
実装正面図,第1図(b)はその側面図,第2図は第1
図(a)のA−A′断面図,第3図は第1図(a)のB
−B′断面図,第4図は第1図(a)のC−C′断面
図,第5図は第2図のD矢視図,第6図は第3図のE矢
視図,第7図は内側にサイドスルーホールを設けた電磁
シールド実施例図,第8図は外側にサイドスルーホール
を設けた電磁シールド実施例図,第9図はサイドスルー
ホールを用いたマイクロストリツプ線路トリプレート線
路の変換実施例図,第10図(a)は従来の実装法による
一実施例を示す実装正面図,第10図(b)はその側面
図,第11図は第10図(a)のF−F′断面図である。 図において,(1)は第1のマイクロ波集積回路,
(2)は第1のマイクロ波集積回路の入出力パツド,
(3)は第2のマイクロ波集積回路,(4)は第2のマ
イクロ波集積回路の入出力パツド,(5)は金属導体,
(6)は第1の誘電体,(7)は第2の誘電体,(8)
は第3の誘電体,(9)はシール用金属フレーム,(1
0)はストリツプ線路,(11)は金ワイヤ,(12)はス
ルーホール,(13)はグランドパターン,(14)は馬蹄
型スルーホール,(15)は電磁シールド用スルーホー
ル,(16)はマイクロストリツプ線路トリプレート線路
変換用スルーホール,(17)は電磁シールド用内側サイ
ドスルーホール,(18)は電磁シールド用外側サイドス
ルーホール,(19)はマイクロストリツプ線路トリプレ
ート線路変換用サイドスルーホール,(20)は誘電体,
(21)は誘電体である。 なお,図中.同一符号は同一又は相当部分を示す。
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 H05K 9/00 H

Claims (7)

    【特許請求の範囲】
  1. 【請求項1】一方面に高周波信号の入出力パッドを有す
    る第1のマイクロ波集積回路と、一方面に高周波信号の
    入出力パッドを有する第N(Nは2,3…)のマイクロ波
    集積回路と、上記第1のマイクロ波集積回路から第Nの
    マイクロ波集積回路を収納するパッケージとからなるマ
    イクロ波集積回路において、上記第1のマイクロ波集積
    回路を搭載する金属導体と、一方の面が上記金属導体の
    第1のマイクロ波集積回路搭載面側と接合され、他方の
    面に上記第1のマイクロ波集積回路の入出力パッドと接
    続するストリップ線路を有する第1の誘電体と、一方の
    面が上記第1の誘電体のストリップ線路を有する面側と
    接合され他方の面に第2のマイクロ波集積回路が搭載で
    きるグランドパターンを有しかつ内部に上記第1の誘電
    体上のストリップ線路と接合し高周波信号伝搬経路の垂
    直変換部を有する第2の誘電体と、一方の面が上記第2
    の誘電体のグランドパターン面側と接合され、他方の面
    に上記第2のマイクロ波集積回路の入出力パッドと接続
    するストリップ線路を有し、かつ内部に上記第2の誘電
    体の高周波信号の垂直変換部と接続するスルーホールを
    有する第3の誘電体とを具備し、上記第1のマイクロ波
    集積回路から第Nのマイクロ波集積回路までを階層実装
    することを特徴とするマイクロ波集積回路。
  2. 【請求項2】上記第1の誘電体上のストリップ線路と上
    記金属導体を用いてマイクロストリップ線路を形成し、
    上記第3の誘電体のグランドパターンと上記金属導体を
    スルーホールにて接合し、高周波伝送線路のマイクロス
    トリップ線路からトリプレート線路への変換を行い、更
    に上記第2の誘電体と第3の誘電体には上記第1の誘電
    体上のストリップ線路と上記第3の誘電体内のスルーホ
    ールと接続するスルーホールを形成し、かつ上記第1の
    誘電体と第2の誘電体には上記金属導体と上記第2の誘
    電体上のグランドパターンを接続するスルーホールを形
    成することにより高周波信号の垂直変換部を構成して、
    高周波信号伝搬経路の水平−垂直−水平変換を行ったこ
    とを特徴とする特許請求の範囲第(1)項記載のマイク
    ロ波集積回路。
  3. 【請求項3】上記第2の誘電体上のグランドパターンと
    上記金属導体とを接続し、マイクロストリップ線路から
    トリプレート線路に変換するためのスルーホールをサイ
    ドスルーホールにて行ったことを特徴とする特許請求の
    範囲第(2)項記載のマイクロ波集積回路。
  4. 【請求項4】上記高周波信号の垂直変換部において、上
    記金属導体と上記第2の誘電体上のグランドパターンを
    接続するスルーホールを馬蹄形とし垂直変換部を同軸線
    路としたことを特徴とする特許請求の範囲第(2)項記
    載のマイクロ波集積回路。
  5. 【請求項5】上記誘電体の最上層にシール用金属フレー
    ムを接合し、第1の誘電体から上記最上層の誘電体に、
    上記金属導体と上記シール用金属フレームとを接続する
    スルーホールを設け、電磁シールドを行ったことを特徴
    とする特許請求の範囲第(1)項記載のマイクロ波集積
    回路。
  6. 【請求項6】上記第1の誘電体から上記最上層の誘電体
    の上記第1から第Nのマイクロ波集積回路搭載側にサイ
    ドスルーホールを設け上記金属導体と上記シール用金属
    フレームを接続し電磁シールドを行ったことを特徴とす
    る特許請求の範囲第(1)項あるいは第(2)項記載の
    マイクロ波集積回路。
  7. 【請求項7】上記第1の誘電体から上記最上層の誘電体
    の外周にサイドスルーホールを設け上記金属導体と上記
    シール用金属フレームを接続し電磁シールドを行ったこ
    とを特徴とする特許請求の範囲第(1)項、第(2)項
    あるいは第(3)項いずれか記載のマイクロ波集積回
    路。
JP1091437A 1989-01-09 1989-04-11 マイクロ波集積回路 Expired - Fee Related JPH0777322B2 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP1091437A JPH0777322B2 (ja) 1989-04-11 1989-04-11 マイクロ波集積回路
EP90100165A EP0380914B1 (en) 1989-01-09 1990-01-04 Antenna system
DE69033198T DE69033198T2 (de) 1989-01-09 1990-01-04 Mikrowellenschaltungselemente enthaltende integrierte Schaltungsanordnung
EP91100859A EP0441180B1 (en) 1989-01-09 1990-01-04 Integrated circuits containing microwave circuits
DE69008551T DE69008551T2 (de) 1989-01-09 1990-01-04 Antennensystem.
US07/461,641 US5023634A (en) 1989-01-09 1990-01-05 Antenna system
US07/674,619 US5136271A (en) 1989-01-09 1991-03-25 Microwave integrated circuit mountings

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1091437A JPH0777322B2 (ja) 1989-04-11 1989-04-11 マイクロ波集積回路

Publications (2)

Publication Number Publication Date
JPH02268502A JPH02268502A (ja) 1990-11-02
JPH0777322B2 true JPH0777322B2 (ja) 1995-08-16

Family

ID=14026345

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1091437A Expired - Fee Related JPH0777322B2 (ja) 1989-01-09 1989-04-11 マイクロ波集積回路

Country Status (1)

Country Link
JP (1) JPH0777322B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5150088A (en) * 1991-03-27 1992-09-22 Hughes Aircraft Company Stripline shielding techniques in low temperature co-fired ceramic
JP4957652B2 (ja) * 2008-05-21 2012-06-20 三菱電機株式会社 高周波モジュール

Also Published As

Publication number Publication date
JPH02268502A (ja) 1990-11-02

Similar Documents

Publication Publication Date Title
US6674347B1 (en) Multi-layer substrate suppressing an unwanted transmission mode
JP2910736B2 (ja) ストリップ線路−導波管変換器
US5495125A (en) Molded semiconductor device
TWI605564B (zh) 封裝結構及其製法
JP2007287916A (ja) 電子部品パッケージ
JPH03253098A (ja) マイクロ波集積回路収納ケース
JP2018088460A (ja) シールド層を有するモジュール
JP2001298123A (ja) 高周波用配線基板
JP2001203300A (ja) 配線用基板と半導体装置および配線用基板の製造方法
JPS6016701A (ja) マイクロ波プリント板回路
US20230048468A1 (en) Semiconductor emi shielding component, semiconductor package structure and manufacturing method thereof
JPH0777322B2 (ja) マイクロ波集積回路
CN115696896A (zh) 一种毫米波电路装置
JP2603310B2 (ja) 高周波集積回路用パッケージ
JP2002185201A (ja) 高周波用配線基板
EP0872165B1 (en) Circuit board with screening arrangement against electromagnetic interference
JP3462062B2 (ja) 高周波用伝送線路の接続構造および配線基板
JP2940478B2 (ja) シールド付き表面実装部品
JP2004200477A (ja) 電子回路基板および電子回路装置
JP2001024140A (ja) リードフレーム及びその製造方法並びに半導体装置及びその製造方法
JPS61288446A (ja) 高速icパツケ−ジ構造
JPS6077499A (ja) 高周波装置の配線構造
JP2000269382A (ja) 半導体装置及び半導体チップの実装方法
JP3939511B2 (ja) リードレスチップキャリア
JP2889269B2 (ja) 集積回路

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees