JPH0665222B2 - 階層的配置処理方式 - Google Patents

階層的配置処理方式

Info

Publication number
JPH0665222B2
JPH0665222B2 JP60050920A JP5092085A JPH0665222B2 JP H0665222 B2 JPH0665222 B2 JP H0665222B2 JP 60050920 A JP60050920 A JP 60050920A JP 5092085 A JP5092085 A JP 5092085A JP H0665222 B2 JPH0665222 B2 JP H0665222B2
Authority
JP
Japan
Prior art keywords
block
result
information
arrangement
blocks
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP60050920A
Other languages
English (en)
Other versions
JPS61208845A (ja
Inventor
昌司 矢部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60050920A priority Critical patent/JPH0665222B2/ja
Publication of JPS61208845A publication Critical patent/JPS61208845A/ja
Publication of JPH0665222B2 publication Critical patent/JPH0665222B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Architecture (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Structure Of Printed Boards (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

【発明の詳細な説明】 (技術分野) 本発明は、階層的配置処理方式に関し、特にLSI、プリ
ント基板等の中に収容するブロックの階層的配置処理方
式に関するものである。
(従来技術) 従来、この種の配置処理方式は、交換対象ブロック選択
手段、交換結果良否判定手段、交換手段、配置情報記憶
手段および制御手段から構成されていた。この配置改良
処理はまず、交換対象ブロック選択手段により、交換対
象ブロックのうち任意の2個あるいはα個(α3)が
選択され、次に交換結果良否判定手段により、選択され
たペア間での交換結果が評価され、さらに該交換が有効
であると判定された場合には交換手段により該ペア間が
交換され、その結果が配置情報記憶手段に格納されてい
た。以上からわかるように、交換対象ブロックのペアの
選択には非常に多くの組み合わせが存在するため、これ
らの配置改良処理では、より良い解を得るために、非常
に多数回のくり返し処理を行うことを余義なくされてい
た。一般にそれらの計算複雑度は、0(kn2)以上(k:
くり返し回数、n:交換対象ブロック数)であると言われ
ている。
しかるに、近年の技術の急速な進により、1LSIあるいは
プリント基板内に収容できるブロック数は飛躍的に増大
してきた。従って、交換対象ブロック数の増加につれ
て、配置改良に要する処理時間も、また、指数関数的に
増大し、実時間内での処理が難しくなるという欠点があ
った。
(発明の目的) 本発明の目的は、従来の配置改良処理方式における欠点
を除去すると共に入力ブロックのグループ化手段、グル
ープ領域決定手段及びグループ内に属するブロック情報
を格納する階層情報記憶手段、グループ領域記憶手段を
付加することにより、短い処理時間でより良い配置改良
結果を得る階層的配置処理方式を提供することにある。
(発明の構成) 本発明の階層的配置処理方式は、下地基板上でブロック
を配置する配置処理方式であって、前記ブロック間の接
続情報および前記ブロックの外形情報を記憶内容として
含む配置情報記憶手段と、この配置情報記憶手段に記憶
されている前記ブロック間の接続情報に基づき前記ブロ
ックの全てを指定された数のグループに分割するグルー
プ化手段と、このグループ化手段によるグループ化の情
報および前記配置情報記憶手段に記憶されている前記ブ
ロックの外形情報に基づいて前記各グループの前記下地
基板上での領域を決定するグループ領域決定手段と、こ
のグループ領域決定手段によるグループの領域情報に基
づいてブロックの初期配置を決定して前記配置情報記憶
手段にブロック配置情報として記憶させる初期配置手段
と、前記グループ化手段により分割された前記各グルー
プに含まれるブロックを交換対象として選択する交換対
象ブロック選択手段と、この交換対象ブロック選択手段
により選択されたブロックを交換した結果を判定する交
換結果良否判定手段と、この交換結果良否判定手段の判
定結果に基づいて前記配置情報記憶手段に記憶されてい
る前記ブロック配置情報を更新する交換手段とを含み、
前記グループ化手段でグループ化した後に前記グループ
領域決定手段に制御を移し、前記グループ領域決定手段
でグループ領域情報を生成した後に前記初期配置手段に
制御を移し、前記初期配置手段で初期配置を決定した後
に前記交換対象ブロック選択手段に制御を移し、前記交
換対象ブロック選択手段で交換対象ブロックを選択した
後に前記交換結果良否判定手段に制御を移し、前記交換
結果良否判定手段でブロック交換結果を判定してその結
果が判定基準を満たさない場合には前記交換対象ブロッ
ク選択手段に制御を移し、前記交換結果良否判定手段で
ブロック交換結果を判定してその結果が判定基準を満た
している場合には前記交換手段に制御を移し、前記交換
手段で前記ブロック配置情報を更新した後、さらに前記
交換対象ブロック選択手段に制御を移すことにより処理
を繰り返し、全グループに関して前記グループ内ブロッ
クの配置処理が終了した場合、前記配置情報記憶手段よ
り前記ブロック配置情報を出力する。
(実施例) 次に、本発明について図面を参照して詳細に説明する。
図面は本発明の一実施例を示す。第1図において、本実
施例はLSI、プリント基板の中に収容し、かつ配置単位
となるブロックを配置する配置処理方式において、全入
力ブロックを指定のグループ数になるまで分割するグル
ープ化手段2と、LSI、プリント基板等の下地基板上で
のグループの配置領域を決定するグループ領域決定手段
3と、該グループ内に属するブロック情報を格納する階
層情報記憶手段11と、各グループの配置領域を格納する
グループ領域記憶手段12と、配置改良処理実行時に同一
グループ内のブロックを交換対象として選択する交換対
象ブロック選択手段5と、選択されたブロックの交換の
可否を判定する交換結果良否判定手段6と、前記ブロッ
クの交換を行う交換手段7とを含む。
情報入力手段は必要なデータを全て、入力し、それらを
以後使用しやすい形に変換して、配置情報記憶手段13に
格納する。このデータの内容は、ブロック接続情報、ブ
ロック外形情報、下地情報等である。このデータの格納
が終了すると、制御手段21は、グループ化手段2に制御
を渡す。グループ化手段は配置情報記憶手段13内のブロ
ック接続情報をもとに、全体を予め決められた数のグル
ープに分割する。この際、1つのグループ内には、でき
るだけその接続関係の強いブロックがまとまるような考
慮をはらう。この結果は、階層情報記憶手段11に格納さ
れる。
続いて、制御手段21はグループ領域決定手段3に制御を
渡し、今得られたグループ化の情報及び配置情報記憶手
段13内にあるブロック外形情報をもとに、各グループの
LSI又はプリント基板上での領域を決定する。この際、
グループ間の接続ができるだけ短くなるような領域決定
の方法を用いる。この結果はグループ領域記憶手段12に
格納される。
次に、今まで得られた情報をもとに、初期配置手段4は
ブロックの初期配置を決定し、各ブロックの配置結果、
その属するグループ領域内で、できるだけ総線長が短く
なるような考慮を払い、その配置結果を配置情報記憶手
段13に格納する。
次に配置改良処理部はまず、制御手段21によ交換対象ブ
ロック選択手段5に制御を渡す。この選択手段5は階層
情報記憶手段11のもとにあるグループに含まれるブロッ
クを2個あるいはα個(α3)選択する。この選択基
準は、任意に選んだり、先に選んだブロックの接続関係
から求めた重心付近にあるブロックを次に選んだする。
次に、交換結果良否判定手段6は今選択されたブロック
のペアを交換した結果を判定する。判定基準は、いくつ
かのバリエーションがあるが、通常は、総配線最小化が
用いられる。この段階で否となった場合には、制御手段
21により制御を交換対象ブロック選択手段5に戻し、新
たなブロックのペアを選択する。又、良となった場合に
は、制御手段21により制御を交換手段7に渡す。ここで
は、配置情報記憶手段13内にあるブロックの配置結果
を、交換結果と置換する。
この後、制御手段21は、該グループ内ブロックの組み合
わせが全部終了したか否か判定し、否か判定し、否の場
合には、次の組み合わせを求めるため、交換対象ブロッ
ク選択手段5に制御を戻す。終了した場合には、次に全
グループに対して以上の繰り返し処理を終了したか否か
判定し、否の場合は、同様に交換対象ブロック選択手段
5に制御を戻す。全グループに対して上記処理が終了し
た場合に初めて情報出力手段8に制御を渡し、今までに
得られた配置結果を配置情報記憶手段13から読み出し、
それを外部に出力する。
本実施例においては配置改良処理部の計算複雑度を0
(kN2)とすると(k:くり返し回数、N:配置対象ブロッ
ク数)従来方式の配置改良処理部に要する計算時間は0
(kN2)であるのに対し、全体をm個のグループにグル
ープ化したとすると計算時間は、 となり、従来方式に比し、大幅な減少が期待できる。
(発明の効果) 本発明は、以上説明したように、グループ化手段、グル
ープ領域決定手段、階層情報記憶手段、グループ領域記
憶手段を付加することにより、グループ単位の配置改良
処理を可能にし、処理時間を大幅に短縮できる等の効果
がある。
【図面の簡単な説明】
図面は、本発明の一実施例を示す構成図である。 1……情報入力、2……グループ化手段、3……グルー
プ領域決定手段、4……初期配置手段、5……交換対象
ブロック選択手段、6……交換結果良否判定手段、7…
…交換手段、8……情報出力手段、11……階層情報記憶
手段、12……グループ領域記憶手段、13……配置情報記
憶手段、21……制御手段。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】下地基板上でブロックを配置する配置処理
    方式であって、 前記ブロック間の接続情報および前記ブロックの外形情
    報を記憶内容として含む配置情報記憶手段と、 この配置情報記憶手段に記憶されている前記ブロック間
    の接続情報に基づき前記ブロックの全てを指定された数
    のグループに分割するグループ化手段と、 このグループ化手段によるグループ化の情報および前記
    配置情報記憶手段に記憶されている前記ブロックの外形
    情報に基づいて前記各グループの前記下地基板上での領
    域を決定するグループ領域決定手段と、 このグループ領域決定手段によるグループの領域情報に
    基づいてブロックの初期配置を決定して前記配置情報記
    憶手段にブロック配置情報として記憶させる初期配置手
    段と、 前記グループ化手段により分割された前記各グループに
    含まれるブロックを交換対象として選択する交換対象ブ
    ロック選択手段と、 この交換対象ブロック選択手段により選択されたブロッ
    クを交換した結果を判定する交換結果良否判定手段と、 この交換結果良否判定手段の判定結果に基づいて前記配
    置情報記憶手段に記憶されている前記ブロック配置情報
    を更新する交換手段とを含み、 前記グループ化手段でグループ化した後に前記グループ
    領域決定手段に制御を移し、前記グループ領域決定手段
    でグループ領域情報を生成した後に前記初期配置手段に
    制御を移し、前記初期配置手段で初期配置を決定した後
    に前記交換対象ブロック選択手段に制御を移し、前記交
    換対象ブロック選択手段で交換対象ブロックを選択した
    後に前記交換結果良否判定手段に制御を移し、前記交換
    結果良否判定手段でブロック交換結果を判定してその結
    果が判定基準を満たさない場合には前記交換対象ブロッ
    ク選択手段に制御を移し、前記交換結果良否判定手段で
    ブロック交換結果を判定してその結果が判定基準を満た
    している場合には前記交換手段に制御を移し、前記交換
    手段で前記ブロック配置情報を更新した後、さらに前記
    交換対象ブロック選択手段に制御を移すことにより処理
    を繰り返し、全グループに関して前記グループ内ブロッ
    クの配置処理が終了した場合、前記配置情報記憶手段よ
    り前記ブロック配置情報を出力することを特徴とする階
    層的配置処理方式。
JP60050920A 1985-03-14 1985-03-14 階層的配置処理方式 Expired - Lifetime JPH0665222B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60050920A JPH0665222B2 (ja) 1985-03-14 1985-03-14 階層的配置処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60050920A JPH0665222B2 (ja) 1985-03-14 1985-03-14 階層的配置処理方式

Publications (2)

Publication Number Publication Date
JPS61208845A JPS61208845A (ja) 1986-09-17
JPH0665222B2 true JPH0665222B2 (ja) 1994-08-22

Family

ID=12872229

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60050920A Expired - Lifetime JPH0665222B2 (ja) 1985-03-14 1985-03-14 階層的配置処理方式

Country Status (1)

Country Link
JP (1) JPH0665222B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH065540B2 (ja) * 1988-11-25 1994-01-19 工業技術院長 機器レイアウト方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59132144A (ja) * 1983-01-19 1984-07-30 Hitachi Ltd 半導体集積回路装置の製造方法
JPS59145541A (ja) * 1983-02-09 1984-08-21 Hitachi Ltd Lsiレイアウト処理方法

Also Published As

Publication number Publication date
JPS61208845A (ja) 1986-09-17

Similar Documents

Publication Publication Date Title
US5144563A (en) Method and apparatus for optimizing element placement and method and apparatus for deciding the optimal element placement
CN116328311A (zh) 游戏关卡的生成方法、系统、电子设备及存储介质
JPH0587867B2 (ja)
JPH0665222B2 (ja) 階層的配置処理方式
JPS60501383A (ja) 1つの非連想ベ−スメモリおよび1つの連想表面から成るハイブリツド連想メモリならびに1つのこのようなハイブリツド連想メモリ内に記憶されているデ−タの深索および分類のための方法
JPH02236779A (ja) スキャンパス接続方式
JPS60173483A (ja) 論理回路シミュレーション装置
JP2536119B2 (ja) 配線処理方式
JP2819604B2 (ja) Cadによる階層配置決定システム
JP2536640B2 (ja) 配線処理方式
JPH03121569A (ja) 部品配置位置決定システム
JP3178910B2 (ja) 配置設計装置
JP3006140B2 (ja) 自動配線方式
JPH06105756B2 (ja) 配置決定方法
JP2671759B2 (ja) 半導体集積回路の自動レイアウト方法
JPH0293742A (ja) データファイルの未使用領域再配置方式
JPS6248864B2 (ja)
JPH01175682A (ja) 多角形間交線算出方式
JPH03108358A (ja) ブロックの改良配置方式
JPH04225475A (ja) ロジック・シミュレーション・マシン及び処理方法
JPH01292475A (ja) 図形指示方法
JPS6358534A (ja) キ−ソ−ト手法における最終処理フエ−ズ制御方式
JPH0642254B2 (ja) 等サイズブロックレイアウト方法
JPH10124549A (ja) 配置部品の接続状態図の修正装置及び部品の配置換え方法
JPH04190460A (ja) 論理シミュレーション方法及び装置