JPH06303568A - 位相補正回路 - Google Patents

位相補正回路

Info

Publication number
JPH06303568A
JPH06303568A JP5113777A JP11377793A JPH06303568A JP H06303568 A JPH06303568 A JP H06303568A JP 5113777 A JP5113777 A JP 5113777A JP 11377793 A JP11377793 A JP 11377793A JP H06303568 A JPH06303568 A JP H06303568A
Authority
JP
Japan
Prior art keywords
signal
clocks
circuit
image data
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5113777A
Other languages
English (en)
Inventor
Tomoji Miyazawa
智司 宮澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP5113777A priority Critical patent/JPH06303568A/ja
Publication of JPH06303568A publication Critical patent/JPH06303568A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Synchronizing For Television (AREA)

Abstract

(57)【要約】 【目的】所定の同期信号及び上記同期信号の変化に基づ
いてデータの開始点を指定される画像データ信号の位相
を補正する位相補正回路において、同期信号の奇数クロ
ツク分の位相ずれを偶数クロツク分のずれに補正する。 【構成】同期信号の変化点を検出する検出手段と、変化
点の位相ずれが奇数クロツク分であるか又は偶数クロツ
ク分であるかを判断する判断手段と、判断手段の判断結
果に基づいて同期信号の位相を偶数クロツク分のずれに
補正する補正手段とを備えることにより、同期信号の位
相ずれをつねに偶数クロツク分のずれに補正することが
できる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は位相補正回路に関し、例
えばデイジタルビデオ信号の水平同期信号及びデータ信
号の位相を補正する位相補正回路に適用して好適なもの
である。
【0002】
【従来の技術】従来、例えばデイジタルビデオ信号を記
録再生するようになされたデイジタルビデオテープレコ
ーダ(DVTR)においては、基準となる水平同期信号
の立ち下がり変化が画像データ信号のブランキング期間
内に行われており、水平同期信号の立ち下がりに基づい
て続く画像データ信号の開始を指定するようになされて
いた。
【0003】
【発明が解決しようとする課題】ところで、この種のD
VTRにおいては、図4に示すように基準となる水平同
期信号S1の変化が画像データ信号S2の有効データ領
域内で行われるようになされたものがあり、この場合当
該水平同期信号の立ち下がりに基づいて当該立ち下がり
時点における画像データの終了位置を判断すると共に、
続く画像データの開始位置を指定するようになされてい
る。ところがこのような構成のDVTRにおいては、水
平同期信号及び画像データ信号の位相がずれると、画像
データ信号の終了位置及び開始位置を正確に指定するこ
とが困難になる問題があつた。
【0004】またこの種のDVTRにおいては、所定の
メモリに画像データを書込み及び読み出すようになされ
ており、例えば1クロツクごとに画像データの書き込み
及び読み出しを繰り返すような処理を実行するようにな
されている。ところが画像データ信号の位相が奇数クロ
ツク分ずれると、書込み及び読出し処理を正確に行うこ
とが困難になる問題があつた。
【0005】本発明は以上の点を考慮してなされたもの
で、画像データの正確な切り出し及びメモリへの書込み
及び読出しを正確にし得る位相補正回路を提案しようと
するものである。
【0006】
【課題を解決するための手段】かかる課題を解決するた
め本発明においては、所定の同期信号S1及び同期信号
S1の変化に基づいてデータの開始点を指定される画像
データ信号S2の位相を補正する位相補正回路におい
て、同期信号S1の奇数クロツク分の位相ずれを偶数ク
ロツク分の位相ずれに補正する補正手段3を備えるよう
にする。
【0007】また本発明においては、位相補正回路は、
同期信号S1の変化点を検出する検出手段13と、変化
点の位相ずれが奇数クロツク分であるか又は偶数クロツ
ク分であるかを判断する判断手段10、11と、判断手
段の判断結果に基づいて同期信号S1の位相を奇数クロ
ツク分又は偶数クロツク分だけ遅延させる遅延手段1
2、15、17とを備えるようにする。
【0008】
【作用】同期信号S1の位相ずれが奇数クロツク分であ
るとき、当該同期信号S1を1クロツク分遅延させると
共に、同期信号S1の位相ずれが偶数クロツク分である
とき、当該同期信号S1を2クロツク分遅延させること
により同期信号S1の位相ずれは常に偶数クロツク分と
なる。
【0009】
【実施例】以下図面について、本発明の一実施例を詳述
する。
【0010】図1において1は全体としてデイジタルビ
デオ信号処理回路を示し、デイジタルビデオ信号発生回
路2から発生される水平同期信号S1、画像データ信号
S2及び他の同期信号S3、S4がそれぞれ位相補正回
路3に送出する。また所定のクロツク発生回路(図示せ
ず)から送出されるクロツク信号S5が当該位相補正回
路3に入力される。
【0011】位相補正回路3は図2に示すように、水平
同期信号S1を1クロツク遅延回路12及びH(水平)
変化検出回路13に入力する。H変化検出回路13は水
平同期信号S1の立ち下がり変化を検出し、当該検出結
果を検出信号S13として選択回路11に送出する。
【0012】選択回路11は基準パルス発生回路10か
ら出力されるクロツク信号の2倍の周期を持つ基準パル
ス信号S10及び1クロツク遅延回路14から出力され
る1クロツク遅延信号S14をそれぞれ入力し、H変化
検出回路13から出力される検出信号S13に基づいて
奇数クロツクのずれの有無を1クロツク遅延信号S14
のレベルによつて判断する。
【0013】1クロツク遅延回路14は選択回路11か
らの出力を1クロツク分だけ遅延させた後、これを選択
回路11、Xクロツク遅延回路16及び選択回路17に
それぞれ送出する。Xクロツク遅延回路16は1クロツ
ク遅延信号S14をXクロツク分だけ遅延させることに
より、画像データ信号S2のブランキング期間まで遅延
したXクロツク遅延信号S16を得、これを選択回路2
0に送出する。
【0014】また水平同期信号S1を入力した1クロツ
ク遅延回路12は当該水平同期信号S1を1クロツク分
だけ遅延させた後、これを1クロツク遅延水平同期信号
S12として1クロツク遅延回路15及び選択回路17
にそれぞれ送出する。
【0015】1クロツク遅延回路15は1クロツク遅延
信号S12をさらに1クロツク遅延させ、これにより水
平同期信号S1から2クロツク分だけ遅延した2クロツ
ク遅延水平同期信号S15を得、これを選択回路17に
送出する。
【0016】選択回路17は1クロツク遅延回路14か
ら出力される1クロツク遅延信号S14に基づいて1ク
ロツク遅延水平同期信号S12又は2クロツク遅延水平
同期信号S15を選択して、これを遅延水平同期信号S
17として出力する。
【0017】これに対して当該位相補正回路3に入力さ
れた画像データ信号S2は1クロツク遅延回路18に入
力され、当該1クロツク遅延回路18において画像デー
タ信号S2を1クロツク分だけ遅延した1クロツク遅延
画像データ信号S18として1クロツク遅延回路19及
び選択回路20にそれぞれ送出する。
【0018】1クロツク遅延回路19は1クロツク遅延
画像データ信号S18をさらに1クロツク分だけ遅延さ
せ、これにより画像データ信号S2から2クロツク分だ
け遅延した2クロツク遅延画像データ信号S19を得、
これを選択回路20に送出する。
【0019】選択回路20はXクロツク遅延回路16か
ら出力されるXクロツク遅延信号S16に基づいて1ク
ロツク遅延画像データ信号S18又は2クロツク遅延画
像データ信号S19を選択して、これを遅延画像データ
信号S20として出力する。
【0020】以上の構成において、図3に示すようにN
ラインの水平同期信号S1(図3(A))及び画像デー
タ信号S2(図3(B))の位相関係が正常であり、N
+1ラインの水平同期信号S1及び画像データ信号S2
の位相が共に本来の位置より1クロツク早くなつている
場合、H変化検出回路13によつて水平同期信号S1の
立ち下がりが検出され、当該検出信号S13(図3
(C))は選択回路11に送出される。
【0021】さらに基準パルス発生回路10からの基準
パルス信号S10(図3(F))及び検出信号S13の
位相が比較され、1クロツク遅延回路14の出力として
1クロツク遅延信号S14(図3(G))を得る。
【0022】この1クロツク遅延信号S14のレベルに
より選択回路17において1クロツク遅延水平同期信号
S12又は2クロツク遅延水平同期信号S15が選択さ
れ、この結果水平同期信号S1が奇数クロツク分位相ず
れを生じている場合には1クロツク遅延水平同期信号S
12が選択され、偶数クロツク分位相ずれを生じている
場合には2クロツク遅延水平同期信号S15が選択され
る。従つて水平同期信号S1の立ち下がりの間隔が偶数
クロツク数分となる遅延水平同期信号S17(図3
(H))を得る。
【0023】また1クロツク遅延信号S14はXクロツ
ク遅延回路16において画像データ信号S2のブランキ
ング期間まで遅延され、選択回路20において当該Xク
ロツク遅延信号S16(図3(I))のレベルに応じて
1クロツク遅延画像データ信号S18又は2クロツク遅
延画像データ信号S19が選択されることにより、遅延
水平同期信号S17(図3(H))との位相を保つた遅
延画像データ信号S20(図3(J))を得る。
【0024】従つて遅延水平同期信号S17及び遅延画
像データ信号S20はそれぞれ位相を保つたまま水平同
期信号S17の立ち下がり変化(時点t2〜t9)を常
に偶数クロツクの間隔で設定することができる。
【0025】従つて水平同期信号S1の変化が奇数クロ
ツク分ずれた場合においても、偶数クロツク分だけずれ
た遅延水平同期信号S17を得ることができる。
【0026】以上の構成によれば、水平同期信号S1の
位相補正及び画像データ信号S2の位相補正をそれぞれ
異なつたタイミングで行うことにより、ラインごとの位
相ずれに影響されずに、画像データS2を正確に切り出
すことができる。
【0027】また水平同期信号S1の立ち下がり変化の
奇数クロツクの位相ずれを偶数クロツク分のずれに補正
する(遅延水平同期信号S17)ことにより、1クロツ
クごとに所定のメモリに対する画像データ信号S20の
書き込む及び読出しを繰り返す場合において、書込み又
は読出しエラーを未然に防止することができる。
【0028】なお上述の実施例においては、水平同期信
号S1の立ち下がりに基づいて画像データ信号S2の切
り出しを行う場合について述べたが、本発明はこれに限
らず、水平同期信号S2の立ち上がりに基づいて切り出
すようにしても良い。
【0029】
【発明の効果】上述のように本発明によれば、同期信号
の位相補正及び画像データ信号の位相補正をそれぞれ異
なつたタイミングで行うことにより、ラインごとの位相
ずれに影響されずに画像データ信号を正確に切り出すこ
とができる。また同期信号の奇数クロツク分のずれを偶
数クロツク分のずれに補正するようにしたことにより、
1クロツクごとに処理を行う信号処理を正確に行うこと
ができる。
【図面の簡単な説明】
【図1】本発明による位相補正回路を有するビデオ信号
処理回路を示すブロツク図である。
【図2】本発明による位相補正回路の一実施例を示すブ
ロツク図である。
【図3】位相補正回路の動作の説明に供する信号波形図
である。
【図4】水平同期信号及び画像データ信号を示す信号波
形図である。
【符号の説明】
1……ビデオ信号処理回路、3……位相補正回路、10
……基準パルス発生回路、11、17、20……選択回
路、12、14、15、18、19……1クロツク遅延
回路、13……H変化検出回路。
─────────────────────────────────────────────────────
【手続補正書】
【提出日】平成5年7月6日
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】0003
【補正方法】変更
【補正内容】
【0003】
【発明が解決しようとする課題】ところで、この種のD
VTRにおいては、図4に示すように基準となる水平同
期信号S1の変化が画像データ信号S2の有効データ領
域内で行われるようになされたものがあり、この場合当
該水平同期信号の立ち下がりに基づいて続く画像データ
の開始位置及び終了位置を指定するようになされてい
る。ところがこのような構成のDVTRにおいては、水
平同期信号及び画像データ信号の位相がずれると、画像
データ信号の開始位置及び終了位置を正確に指定するこ
とが困難になる問題があつた。

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】所定の同期信号及び上記同期信号の変化に
    基づいてデータの開始点を指定される画像データ信号の
    位相を補正する位相補正回路において、 上記同期信号の奇数クロツク分の位相ずれを偶数クロツ
    ク分の位相ずれに補正する補正手段を具えたことを特徴
    とする位相補正回路。
  2. 【請求項2】上記位相補正回路は、 上記同期信号の変化点を検出する検出手段と、 上記変化点の位相ずれが奇数クロツク分であるか又は偶
    数クロツク分であるかを判断する判断手段と、 上記判断手段の判断結果に基づいて上記同期信号の位相
    を奇数クロツク分又は偶数クロツク分だけ遅延させる遅
    延手段とを具えることを特徴とする請求項1に記載の位
    相補正回路。
JP5113777A 1993-04-17 1993-04-17 位相補正回路 Pending JPH06303568A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5113777A JPH06303568A (ja) 1993-04-17 1993-04-17 位相補正回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5113777A JPH06303568A (ja) 1993-04-17 1993-04-17 位相補正回路

Publications (1)

Publication Number Publication Date
JPH06303568A true JPH06303568A (ja) 1994-10-28

Family

ID=14620858

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5113777A Pending JPH06303568A (ja) 1993-04-17 1993-04-17 位相補正回路

Country Status (1)

Country Link
JP (1) JPH06303568A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009168947A (ja) * 2008-01-11 2009-07-30 Oki Semiconductor Co Ltd 表示駆動回路および方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009168947A (ja) * 2008-01-11 2009-07-30 Oki Semiconductor Co Ltd 表示駆動回路および方法

Similar Documents

Publication Publication Date Title
EP0146636B1 (en) Synchronizing circuit
US4797743A (en) Video memory control device
JPH06303568A (ja) 位相補正回路
KR940009488B1 (ko) 시간축보정장치
US5151786A (en) Field decision correction apparatus
US4751575A (en) Method of timing sampling frequency pulses for digitizing and storing color television signals reproduced from magnetic tape
JP3364943B2 (ja) クロックスキュー補正回路
JP3038725B2 (ja) タイムベースコレクタ
JPS63272191A (ja) 時間軸変動補正回路
JP3294944B2 (ja) Pll回路
JP2958929B2 (ja) 時間軸補正方法および装置
JP3116968B2 (ja) ディジタル映像信号処理装置
JPH0311394A (ja) パーソナルコンピュータの同期合わせ回路
JPH04176285A (ja) 時間軸補正装置
JP3061028B2 (ja) 位相調整方法及び位相調整装置
JP2785426B2 (ja) 時間軸補正装置
JP2625778B2 (ja) 画信号修正装置
JPH0813121B2 (ja) 時間軸誤差補正装置
JP3371803B2 (ja) 時間軸補正装置
JP2502846B2 (ja) 時間軸補正装置
JP2003244108A (ja) データを補正するための方法及び装置
JPH0447783A (ja) 時間軸誤差補正装置
JPH04307885A (ja) ベロシティーエラー補正回路
JPH08163409A (ja) フレーム巡回型ノイズ除去装置
JPH03144493A (ja) 表示用メモリのアドレス制御方式