JPH06138850A - 液晶表示装置 - Google Patents
液晶表示装置Info
- Publication number
- JPH06138850A JPH06138850A JP4292795A JP29279592A JPH06138850A JP H06138850 A JPH06138850 A JP H06138850A JP 4292795 A JP4292795 A JP 4292795A JP 29279592 A JP29279592 A JP 29279592A JP H06138850 A JPH06138850 A JP H06138850A
- Authority
- JP
- Japan
- Prior art keywords
- color
- liquid crystal
- frame memory
- data
- decoder
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
晶のカラー表示を行うことができる。 【構成】 液晶シャッタをオン/オフしてカラーフィル
タを透過する光を制御し、カラー表示する液晶表示装置
において、各画素に対応して設けられた液晶シャッタを
オン/オフ制御する画素データが記憶されるフレームメ
モリと、グラフィク・コントローラで指定されたアドレ
スに基づき、カラーフィルタの色配列の色情報を出力す
るデコーダと、デコーダから出力される色情報と前記グ
ラフィク・コントローラから出力される描画データとを
比較し、フレームメモリに画素データを出力する比較回
路と、フレームメモリに書き込んだ画素データを読出
し、デコーダの出力する色情報に基づいて、該当するア
ドレスの色配列の描画データに変換し、描画データを前
記グラフィク・コントローラに出力するエンコーダとを
設けている。
Description
する光を制御してカラー表示する液晶表示装置に関し、
更に詳しくは、液晶を駆動する描画データを小さな記憶
容量のフレームメモリで記憶できるようにした液晶表示
装置に関するものである。
ック図である。図中、1は描画データを発生するグラフ
ィック・コントローラ、2はフレームメモリで、グラフ
ィック・コントローラ1からの描画データを記憶し、こ
の記憶データを液晶コントローラ3に出力する。4は液
晶コントローラ3によって制御される液晶ディスプレイ
・パネル(以下、LCDパネルという)で、例えば図5
に示すような構成になっていて、カラーフィルタ41を
透過する光が液晶シャッタ42によって制御され、カラ
ー表示が行われる。グラフィック・コントローラの描画
データは、例えば図3に示すように16ビットで構成さ
れていて、1画素の色を4ビット(R、G、B、W)で
指定する。このために、フレームメモリ2は、4ビット
のメモリが4つ並列に組み合わされ16ビットに対応で
きるようになっている。
する従来の液晶表示装置は、RGBWの独立した画素に
よってカラーフィルタが構成されているために、メモリ
には、その画素の色を指定する色データ(この場合は液
晶シャッタをオン/オフするデータ)が記憶されていれ
ば良いのにもかかわらず、グラフィック・コントローラ
が出力する16ビットのデータをそのままフレームメモ
リに記憶するようになっていたため、記憶容量の大きな
メモリが必要となっていた。
もので、グラフィック・コントローラが出力する16ビ
ットのデータを液晶シャッタをオン/オフする画素デー
タに変換してフレームメモリに記憶するようにしたもの
で、小さな記憶容量のメモリで液晶を制御することので
きる液晶表示装置を提供することを目的としている。
るために、本発明は、液晶シャッタをオン/オフしてカ
ラーフィルタを透過する光を制御し、カラー表示する液
晶表示装置において各画素に対応して設けられた液晶シ
ャッタをオン/オフ制御する画素データが記憶されるフ
レームメモリと、グラフィク・コントローラで指定され
たアドレスに基づき、カラーフィルタの色配列の色情報
を出力するデコーダと、このデコーダから出力される色
情報と前記グラフィク・コントローラから出力される描
画データとを比較し、前記フレームメモリに前記画素デ
ータを出力する比較回路と、前記フレームメモリに書き
込んだ画素データを読出し、前記デコーダの出力する色
情報に基づいて、該当するアドレスの色配列の描画デー
タに変換し、この描画データを前記グラフィク・コント
ローラに出力するエンコーダと、を設けたことを特徴と
している。
ラーフィルタの色配列の色情報を基に、グラフィック・
コントローラの出力する16ビットの描画データを4ビ
ットの画素データに変換し、フレームメモリに記憶す
る。そして、フレームメモリに記憶した画素データに基
づいて液晶シャッタをオン/オフし、カラーフィルタを
透過する光を制御する。
に説明する。図1は、本発明の液晶表示装置の一実施例
を示した構成図である。尚、グラフィック・コントロー
ラ1は、16ビットからなり4ビットで1画素の色を指
定するようになっている。図中、図4と同一作用をする
ものは同一符号を付けて説明する。5は画素データ変換
回路で、グラフィック・コントローラ1から入力した1
6ビットの描画データをカラーフィルタの色配列の色情
報に基き、4ビットの画素データに変換する。
ローラ1の指定するアドレスに基づいてフレームメモリ
6に書き込まれ、液晶コントローラ3に出力される。液
晶コントローラ3は、フレームメモリ6のデータに基づ
いてLCDパネル4の液晶シャッタを駆動する。
出して示した構成ブロック図である。図中、51はデコ
ーダで、カラーフィルタの色配列の色情報が記憶されて
いて、グラフィック・コントローラ1の指定するアドレ
スに基づいて4画素分の色データを各比較回路52に出
力する。
た色データとグラフィック・コントローラ1から入力し
た4ビットの描画データとを比較し、その比較結果をフ
レームメモリ6に出力する。この例では、比較結果が一
致した場合はハイレベルの信号を、比較結果が一致しな
い場合にはローレベルの信号を出力する。
書き込んだ画素データを読出し、デコーダ51の出力す
る色情報に基づいて、該当するアドレスの色配列の描画
データに変換し、この描画データをグラフィク・コント
ローラ1に出力する。グラフィク・コントローラ1は、
このデータを基に書き込もうとする描画データに修正
し、再び、比較回路52に出力する。
て説明する。尚、画素データ変換回路5によって、16
ビットの描画データがLCDパネルの色配列に対応した
4ビットのデータに変換される動作は、図3の動作説明
図によって行うものとする。先ず、グラフィク・コント
ローラ1は、書き換えようとするアドレスの画素データ
をフレームメモリ6からエンコーダ53に読み出す。エ
ンコーダ53は、フレームメモリ6から読み出した画素
データとデコーダ51から入力した色データとに基づ
き、画素データをグラフィック・コントローラ1の16
ビットの描画データに戻す。
ーダ53を介してフレームメモリから読み出した描画デ
ータを基に、書き換えようとするデータを描画データに
修正する。データの修正は、変更する画素に付いてのみ
行えばよく、変更しない画素はそのままにして、再び、
16ビットの描画データとして比較回路52に出力され
る。
デコーダ51から入力された色データに基づいて画素デ
ータに変換され、画素データを読みだしたフレームメモ
リ6のアドレスに書き込まれる。
晶表示装置は、グラフィック・コントローラが出力する
16ビットの描画データを液晶シャッタをオン/オフす
る画素データに変換してフレームメモリに記憶するよう
にしたものである。このため、小さな記憶容量のフレー
ムメモリによって液晶のカラー表示を行うことができ
る。
図である。
構成ブロック図である。
列に対応した4ビットのデータに変換される様子を示し
た動作説明図である。
Claims (1)
- 【請求項1】 液晶シャッタをオン/オフしてカラーフ
ィルタを透過する光を制御し、カラー表示する液晶表示
装置において各画素に対応して設けられた液晶シャッタ
をオン/オフ制御する画素データが記憶されるフレーム
メモリと、 グラフィク・コントローラで指定されたアドレスに基づ
き、カラーフィルタの色配列の色情報を出力するデコー
ダと、 このデコーダから出力される色情報と前記グラフィク・
コントローラから出力される描画データとを比較し、前
記フレームメモリに前記画素データを出力する比較回路
と、 前記フレームメモリに書き込んだ画素データを読出し、
前記デコーダの出力する色情報に基づいて、該当するア
ドレスの色配列の描画データに変換し、この描画データ
を前記グラフィク・コントローラに出力するエンコーダ
と、 を設けたことを特徴とした液晶表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4292795A JPH06138850A (ja) | 1992-10-30 | 1992-10-30 | 液晶表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4292795A JPH06138850A (ja) | 1992-10-30 | 1992-10-30 | 液晶表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH06138850A true JPH06138850A (ja) | 1994-05-20 |
Family
ID=17786442
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4292795A Pending JPH06138850A (ja) | 1992-10-30 | 1992-10-30 | 液晶表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH06138850A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008538615A (ja) * | 2005-04-21 | 2008-10-30 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | サブピクセルのマッピング |
-
1992
- 1992-10-30 JP JP4292795A patent/JPH06138850A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008538615A (ja) * | 2005-04-21 | 2008-10-30 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | サブピクセルのマッピング |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100534672B1 (ko) | 온 스크린 디스플레이를 피벗시키기 위한 기능을 갖는 영상표시장치 | |
KR950034020A (ko) | 칼라패널 디스플레이장치 | |
JP2005326856A (ja) | 液晶ディスプレイのデジタルビデオ信号処理装置 | |
US8159440B2 (en) | Controller driver and display apparatus using the same | |
JP3359270B2 (ja) | メモリー制御装置と液晶表示装置 | |
JPH04316282A (ja) | 画像メモリ装置およびその動作方法 | |
US20080303758A1 (en) | Display Device | |
JPH06138850A (ja) | 液晶表示装置 | |
US7466299B2 (en) | Display device | |
JP2003108091A (ja) | ドライバ回路及びディスプレイ | |
JP2008145893A (ja) | 表示メモリ、表示装置および携帯型電子情報機器 | |
US20180261142A1 (en) | Display device and control method therefor | |
JPH1166289A (ja) | 画像信号処理回路 | |
JPH02137070A (ja) | 画像処理装置 | |
JPH03134695A (ja) | 液晶表示装置 | |
JPH10106254A (ja) | 半導体集積回路並びにそれを用いた画像表示装置及び電子機器 | |
JP3409927B2 (ja) | 液晶ドライバの階調制御方式 | |
JP2007071940A (ja) | 表示用メモリ | |
JP2973209B2 (ja) | 画像信号処理装置 | |
JPH0224783A (ja) | 画像表示装置 | |
JPH03164793A (ja) | 液晶表示装置 | |
JPH0497390A (ja) | 表示装置 | |
JP2003108092A (ja) | ドライバ回路及びディスプレイ | |
JPH05307372A (ja) | カラー液晶表示装置 | |
JPH0683294A (ja) | 表示制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080119 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090119 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100119 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 9 Free format text: PAYMENT UNTIL: 20100119 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110119 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 10 Free format text: PAYMENT UNTIL: 20110119 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120119 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130119 Year of fee payment: 12 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 13 Free format text: PAYMENT UNTIL: 20140119 |