JPH06125462A - 多階調処理装置および多階調処理記録装置 - Google Patents

多階調処理装置および多階調処理記録装置

Info

Publication number
JPH06125462A
JPH06125462A JP4273291A JP27329192A JPH06125462A JP H06125462 A JPH06125462 A JP H06125462A JP 4273291 A JP4273291 A JP 4273291A JP 27329192 A JP27329192 A JP 27329192A JP H06125462 A JPH06125462 A JP H06125462A
Authority
JP
Japan
Prior art keywords
value
bit
output
data
pixel data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4273291A
Other languages
English (en)
Other versions
JP3290716B2 (ja
Inventor
Toshio Seto
敏男 瀬戸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP27329192A priority Critical patent/JP3290716B2/ja
Publication of JPH06125462A publication Critical patent/JPH06125462A/ja
Application granted granted Critical
Publication of JP3290716B2 publication Critical patent/JP3290716B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Image Processing (AREA)
  • Facsimile Image Signal Circuits (AREA)

Abstract

(57)【要約】 【目的】本発明は、多階調処理装置および多階調処理記
録装置に関し、2値ディザ処理回路の延長で簡便な多値
ディザ処理回路を実現することによって、高品質画像を
得ることが可能な低コストの多階調処理装置を提供する
ことを目的としている。 【構成】1画素当りLビット多値(2L値)で読み取ら
れた入力画素データを、1画素当りMビット多値(2M
値)で出力し、MおよびLの関係がM≦Lである多階調
処理装置であって、各画素データの下位の(L−M)ビ
ットによる値と、マトリクスサイズが2L-M階調になる
ようなディザマトリクスの値と、をコンパレータ14に
より比較し、該比較結果に基づいて、入力画素データの
上位Mビットデータそのものおよび入力画素データの上
位Mビットデータに+1したものの何れかをセレクタ1
3により選択して出力する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、多階調処理方法および
多階調処理記録装置に関し、具体的にはデジタル複写機
やファクシミリ装置に適用される多階調処理装置および
多階調処理記録装置に関する。
【0002】
【従来の技術】従来、複写機やファクシミリ装置等の記
録部においては、中間調画像を表示する手段としてディ
ザ方式が広く用いられている。図3は、2値ディザ処理
回路のブロック構成例を示しており、入力多値データ
と、ディザマトリクスに従ったしきい値データとをコン
パレータ1で比較して、その大小により該当画素を白対
黒の2値情報として出力するようにしており、この結
果、中間調を2値にて表現することができる。
【0003】一方、近年の高画質化要求の高まりから、
1画素を多階調で変調記録できる記録系の研究開発も盛
んになってきているが、入力の読み取り階調数に比較し
てこのような多値記録系で得られる1画素当りの階調数
は、種々の制約(例えば記録系のガンマ値が立っている
ためにほぼリニアな入力系に比較して階調数がとれない
こと、トナー粒径やトナー付着量の問題、あるいは、ジ
ッタへの影響等)により、入力系よりも小さいのが現状
である。図4は、多値ディザ処理回路の一例を示してい
るが、上述のように出力記録系の階調数は入力読取系の
階調数よりも小さいので、多値ディザ処理においては、
この図4に示すようにラッチ3と多値パターンテーブル
としての大容量のROMテーブル4とが必要になる。ま
た、このような多階調変調記録の記録系としては、例え
ば、入力多値を多値パターンテーブルで疑似階調を得る
ようにした特開昭62−43264号公報記載のもの
や、多値3値以上に変調するディザ処理方式の特開昭6
1−105170号公報記載のものが知られている。
【0004】
【発明が解決しようとする課題】しかしながら、このよ
うな従来の多階調処理方式にあっては、大容量のROM
テーブルが必要であったり、またこのパターンテーブル
の作成に多大な労力が必要であったり、あるいは回路構
成が複雑になったりして、高画質を得るのにコストが増
大するといった問題点があった。
【0005】そこで、本発明は、2値ディザ処理回路の
延長で簡便な多値ディザ処理回路を構成することによっ
て、高品質画像を得ることが可能な低コストの多階調処
理装置および多階調処理記録装置を提供することを課題
している。
【0006】
【課題を解決するための手段】請求項1記載の発明は、
上記課題を解決するため、1画素当りLビット多値(2
L値)で読み取られた入力画素データを、1画素当りM
ビット多値(2M値)で出力し、MおよびLの関係がM
≦Lである多階調処理装置であって、各画素データの下
位の(L−M)ビットによる値とマトリクスサイズが2
L-M階調になるようなディザマトリクスの値とを比較す
る比較手段と、該比較手段の比較結果に基づいて、入力
画素データの上位Mビットデータそのものおよび入力画
素データの上位Mビットデータに+1したものの何れか
を選択して出力する選択出力手段と、を有することを特
徴としている。
【0007】請求項2記載の発明は、上記課題を解決す
るため、請求項1の構成に加え、前記出力画素ビット数
Mが、M≦Lを満たす範囲で可変に設定されることを特
徴としている。請求項3記載の発明は、上記課題を解決
するため、1画素当りLビット多値(2L値)で読み取
られた入力画素データを、1画素当りMビット多値(2
M値)で出力し、MおよびLの関係がM≦Lである多階
調処理記録装置であって、各画素データの下位の(L−
M)ビットによる値とマトリクスサイズが2L-M階調に
なるようなディザマトリクスの値とを比較する比較手段
と、該比較手段の比較結果に基づいて、入力画素データ
の上位Mビットデータそのものおよび入力画素データの
上位Mビットデータに+1したものの何れかを選択して
出力する選択出力手段と、前記出力画素ビット数Mを、
M≦Lを満たす範囲内で記録画像の変倍率または線密度
に応じて設定する出力ビット数設定手段と、を備えたこ
とを特徴としている。
【0008】
【作用】請求項1記載の発明では、各画素データの下位
の(L−M)ビットによる値とマトリクスサイズが2
L-M階調になるようなディザマトリクスの値とが比較さ
れ、該比較結果に基づいて、入力画素データの上位Mビ
ットデータそのものおよび入力画素データの上位Mビッ
トデータに+1したものの何れかが選択されて出力され
る。この結果、2値ディザ処理回路の延長で簡便な多値
ディザ処理回路を実現することができる。
【0009】請求項2記載の発明では、請求項1の作用
に加え、前記出力画素ビット数Mが、M≦Lを満たす範
囲で可変に設定され、処理回路の汎用性を増すことがで
きる。請求項3記載の発明では、各画素データの下位の
(L−M)ビットによる値とマトリクスサイズが2L-M
階調になるようなディザマトリクスの値とが比較され、
該比較結果に基づいて、入力画素データの上位Mビット
データそのものおよび入力画素データの上位Mビットデ
ータに+1したものの何れかが選択されて出力される。
そして、前記出力画素ビット数Mが、M≦Lを満たす範
囲内で記録画像の変倍率または線密度に応じて設定され
る。したがって、2値ディザ処理回路の延長で簡便な多
値ディザ処理回路を実現するとともに、デジタルコピー
機や複写機において、解像度をその変倍率や線密度に応
じて良好に保つことができる。
【0010】
【実施例】以下、本発明を図面に基づいて説明する。図
1は請求項1記載の発明に係る多階調処理装置の一実施
例を示す図である。図1において、11はLビットラッ
チ、12はアダー(加算器)、13はセレクタ、14は
コンパレータ、15は副走査カウンタ、16は主走査カ
ウンタである。また、図1中のS(L)は1画素当りL
ビットの入力画素データ、P(M)は1画素当りMビッ
トの出力画素データであり、また図1中のディザテーブ
ル値の階調パターン数2L-Mである。なお、LおよびM
は自然数とするが、Mはゼロであってもよい。
【0011】ここに、本実施例では、1画素当りLビッ
ト多値(2L値)で読み取られた入力画素データが、1
画素当りMビット多値(2M値)で出力されるようにな
っており、MおよびLの関係はM≦Lである。そして、
L値から2M値に階調数を落として入力画素データを出
力する際に、各画素データの省略される下位の(L−
M)ビットによる値と、マトリクスサイズが2L-M階調
になるようなディザマトリクスの値と、がコンパレータ
14によって比較され、入力画素データの上位Mビット
データそのものおよび入力画素データの上位Mビットデ
ータに+1したものの何れかがセレクタ13によって選
択され出力される。したがって、コンパレータ14が本
願の比較手段を構成し、セレクタ13が本願の選択出力
手段を構成する。
【0012】詳しくは、画情報入力多値データS(L)
は、一旦、Lビットラッチ11によりラッチされ、プロ
ッタの記録能力と同等のMビット分は、入力Lビットの
上位から引出されて、セレクタ13に入力される。一
方、この上位のMビットデータはアダー12によりプラ
ス1され、セレクタ13のもう一方に入る。Lビットラ
ッチ11の出力の下位L−Mビットは、入力(L−M)
ビットの2値ディザと同一の処理がなされ、2(L-M)
階調相当のディザデーブル値とコンパレータ14で比較
され、その結果に応じて上記の上位Mビットのセレクタ
13を切替える。この結果、入力S(L)から出力P
(M)に変換する過程で切り捨てた下位(L−M)のデ
ータがディザ処理にて面積階調に振分けられたことにな
る。
【0013】上述のように本実施例では、図4に示した
従来の多値パターンテーブルROM法のように、大容量
のROMを必要としたり、このパターンテーブルの作成
のために多大な試行努力することなく、2値ディザ処理
回路の延長で簡便に多値ディザ処理回路を実現すること
ができ、1画素を3値以上の多値で表現できるプロッタ
を使用することにより、2値ディザ画像以上の解像度
で、入力階調数と同等の高品質画像を得ることができ
る。したがって、高品質画像を提供しながら、装置構成
の簡素化およびコスト低減を図ることができる。
【0014】図2は請求項2記載の発明に係る多階調処
理装置の一実施例、並びに、請求項3記載の発明に係る
多階調処理記録装置(デジタルコピー機や複写機等)の
一実施例の多階調処理部を示すブロック図である。図2
において、21はLビットラッチ、22はビット振分け
器、23は加算器、24はセレクタ、25はコンパレー
タ、26はMビットレジスタ、27はマトリクスサイズ
設定回路、28は主/副走査カウンタである。
【0015】本実施例は、上述の実施例同様に、1画素
当りLビット多値(2L値)で読み取られた入力画素デ
ータを、1画素当りMビット多値(2M値)で出力し、
MおよびLの関係がM≦Lである装置である。また本実
施例では、2L値から2M値に階調数を落として入力画素
データを出力する際に、各画素データの省略される下位
の(L−M)ビットによる値とマトリクスサイズが2
L-M階調になるようなディザマトリクスの値とがコンパ
レータ25によって比較される。このコンパレータ25
の比較結果に基づいて、入力画素データの上位Mビット
データそのものおよび入力画素データの上位Mビットデ
ータに+1したものの何れかがセレクタ24によって選
択され出力される。一方、前記出力画素ビット数Mが、
M≦Lを満たす範囲内で記録画像の変倍率または線密度
に応じて、ビット振分け器22、Mビットレジスタ26
およびマトリクスサイズ設定回路27によって可変に設
定される。すなわち、図示しないCPU(Centoral Pro
cessing Unit)からの出力ビット数設定データがMビッ
トレジスタ26に入力されて、設定されたビット数に対
応して振分け器22により、Lビットを上位Mビットと
下位のL−Mビットに振分ける。一方、ディザテーブル
のマトリクスサイズは設定ビット数に対応してマトリク
スサイズ設定回路27により設定変更される。したがっ
て、コンパレータ25が比較手段を構成し、セレクタ2
4が選択出力手段を構成し、ビット振分け器22、Mビ
ットレジスタ26およびマトリクスサイズ設定回路27
が出力ビット数設定手段を構成する。
【0016】ここに、読取線密度および設定変倍率に対
応するMのビット数およびその効果は、例えば以下のよ
うになる。 読取線密度 100dpi ←→ 400dpi ←→ 1600dpi 設定変倍率 25% ←→ 100% ←→ 40% M 8ビット ←→ 4ビット ←→ 0ビット 効果 多値直接出力 ←→ 16値ディザ ←→ 2値ディザ 上述のように本実施例では、前述の実施例の効果を得る
ことができるのは勿論、L→Mビットへの変換量をM≦
Lの範囲で任意に設定できるので、1つのハードウエア
で2値ディザ処理出力から、入力と同一ビット数の完全
多値レベルまで、任意に設定でき、あらゆる出力プリン
タにマクロ階調数を落とさず出力することができる。ま
た、従来は2値ディザ処理回路と、多値ディザ処理回路
の2種類の回路を持つ必要があったが、本発明によれ
ば、1種類の回路にまとめられるという利点もある。
【0017】さらに、同一ハードウエアで、2値ディザ
処理から入力多値直接出力までの面積変調率を自在に設
定することができるので、種々のプリンタに対応するこ
とができる上、原稿に応じてこれを切換えて、最適な画
像を得ることができる。また、処理回路の汎用性を増
し、コストダウンおよび集積化を図ることができる。さ
らにまた、解像度(変倍率や線密度)に応じて、1画素
当りの階調数を変化させるので、常にマクロ的な階調数
(=疑似中間階調+多値階調数)を維持しながら、解像
度をその変倍率や線密度に合わせて良好に保つことがで
きる。すなわち上記のようにMの値を設定することによ
り、読み取り線密度が小さい場合は、多値出力レベルを
大きくして見かけの解像度がこれ以上低下するのを防ぐ
ことができ、また読み取り線密度が大きい場合は、面積
変調比率を大きくしてマクロ的な滑らかさを確保するこ
とができ、全体として高品質な画質を維持することがで
きる。
【0018】
【発明の効果】請求項1および2記載の発明によれば、
2値ディザ処理回路の延長で簡便な多値ディザ処理回路
を実現することができるので、高品質画像を提供しなが
ら、装置構成の簡素化およびコスト低減を図ることがで
きる。請求項2記載の発明によれば、請求項1の効果に
加え、出力画素ビット数Mが、M≦Lを満たす範囲で可
変に設定されるので、処理回路の汎用性を増すことがで
き、コストダウンおよび集積化を図ることができる。
【0019】請求項3記載の発明によれば、画像の変倍
率や線密度に応じて、出力画素ビット数Mを変化させる
ことができるので、デジタルコピー機や複写機等におい
て、常にマクロ的な階調数を維持しながら、解像度をそ
の変倍率や線密度に応じて良好に保つことができる。
【図面の簡単な説明】
【図1】請求項1記載の発明に係る多階調処理装置の一
実施例を示すブロック図。
【図2】請求項2記載の発明に係る多階調処理装置の一
実施例および請求項3記載の発明に係る多階調処理記録
装置の一実施例を示すブロック図。
【図3】従来の2値ディザ処理回路を示すブロック図。
【図4】従来の多値ディザ処理回路を示すブロック図。
【符号の説明】
13 セレクタ(選択出力手段) 14 コンパレータ(比較手段) 22 ビット振分け器(出力ビット数設定手段) 24 セレクタ(選択出力手段) 25 コンパレータ(比較手段) 26 Mビットレジスタ(出力ビット数設定手段) 27 マトリクスサイズ設定回路(出力ビット数設定手
段)

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】1画素当りLビット多値(2L値)で読み
    取られた入力画素データを、1画素当りMビット多値
    (2M値)で出力し、MおよびLの関係がM≦Lである
    多階調処理装置であって、 各画素データの下位の(L−M)ビットによる値とマト
    リクスサイズが2L-M階調になるようなディザマトリク
    スの値とを比較する比較手段と、 該比較手段の比較結果に基づいて、入力画素データの上
    位Mビットデータそのものおよび入力画素データの上位
    Mビットデータに+1したものの何れかを選択して出力
    する選択出力手段と、を有することを特徴とする多階調
    処理装置。
  2. 【請求項2】前記出力画素ビット数Mが、M≦Lを満た
    す範囲で可変に設定されることを特徴とする請求項1記
    載の多階調処理装置。
  3. 【請求項3】1画素当りLビット多値(2L値)で読み
    取られた入力画素データを、1画素当りMビット多値
    (2M値)で出力し、MおよびLの関係がM≦Lである
    多階調処理記録装置であって、 各画素データの下位の(L−M)ビットによる値とマト
    リクスサイズが2L-M階調になるようなディザマトリク
    スの値とを比較する比較手段と、 該比較手段の比較結果に基づいて、入力画素データの上
    位Mビットデータそのものおよび入力画素データの上位
    Mビットデータに+1したものの何れかを選択して出力
    する選択出力手段と、 前記出力画素ビット数Mを、M≦Lを満たす範囲内で記
    録画像の変倍率または線密度に応じて設定する出力ビッ
    ト数設定手段と、を備えたことを特徴とする多階調処理
    記録装置。
JP27329192A 1992-10-13 1992-10-13 多階調処理装置 Expired - Fee Related JP3290716B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27329192A JP3290716B2 (ja) 1992-10-13 1992-10-13 多階調処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27329192A JP3290716B2 (ja) 1992-10-13 1992-10-13 多階調処理装置

Publications (2)

Publication Number Publication Date
JPH06125462A true JPH06125462A (ja) 1994-05-06
JP3290716B2 JP3290716B2 (ja) 2002-06-10

Family

ID=17525809

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27329192A Expired - Fee Related JP3290716B2 (ja) 1992-10-13 1992-10-13 多階調処理装置

Country Status (1)

Country Link
JP (1) JP3290716B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100809348B1 (ko) * 2006-08-01 2008-03-05 삼성전자주식회사 흑백 출력 장치의 다계조 표현을 위한 서브 채널 픽셀 변조방법 및 장치
US7840223B2 (en) 2004-04-28 2010-11-23 Kyocera Corporation Portable telephone, image converter, control method and program

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7840223B2 (en) 2004-04-28 2010-11-23 Kyocera Corporation Portable telephone, image converter, control method and program
KR100809348B1 (ko) * 2006-08-01 2008-03-05 삼성전자주식회사 흑백 출력 장치의 다계조 표현을 위한 서브 채널 픽셀 변조방법 및 장치

Also Published As

Publication number Publication date
JP3290716B2 (ja) 2002-06-10

Similar Documents

Publication Publication Date Title
US7245398B2 (en) Image-processing device independently controlling each of functions that correct density of image
US5353127A (en) Method for quantization gray level pixel data with extended distribution set
US5325448A (en) Image treatment method and apparatus with error dispersion and controllable quantization
US6011878A (en) Image processing method and apparatus
JPH04213964A (ja) 調節可能な粗さを可能とするスクリーン画像に対してデジタルハーフトーン化を行う写真画像再生装置
US5835238A (en) Phantom level edge enhanced error diffusion
US5598204A (en) Image halftoning system capable of producing additional gradations
US5805724A (en) Method and system for hybrid error diffusion processing of image information using dynamic screens based on brightness/darkness settings
US5659635A (en) Image processing apparatus for compressing and decompressing image data
EP0696131B1 (en) A method and system for processing image information using screening and error diffusion
JPH08274992A (ja) 画像処理方法及び装置
JPH06125462A (ja) 多階調処理装置および多階調処理記録装置
JPS62107573A (ja) 画像処理装置
JP3658273B2 (ja) 画像処理装置及び方法
JP2880561B2 (ja) 画像処理装置
JPS61161071A (ja) 画像デ−タ記憶方式
JPH06233122A (ja) 画像処理装置
JPH0211063A (ja) 画像処理装置
JPH01282967A (ja) 濃淡画像データ処理方法
JP3043342B2 (ja) 画像伝送装置
JPH10108009A (ja) 画像処理方法及びその装置
JP2004166093A (ja) 画像処理装置および画像処理方法
JPH02155769A (ja) 記録装置
JPS5970078A (ja) 画像処理方法
JPS61157073A (ja) 中間調画像再生装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090322

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100322

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees