JPH0594502A - 画像信号処理装置 - Google Patents

画像信号処理装置

Info

Publication number
JPH0594502A
JPH0594502A JP25487391A JP25487391A JPH0594502A JP H0594502 A JPH0594502 A JP H0594502A JP 25487391 A JP25487391 A JP 25487391A JP 25487391 A JP25487391 A JP 25487391A JP H0594502 A JPH0594502 A JP H0594502A
Authority
JP
Japan
Prior art keywords
image signal
image
vram
signal
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP25487391A
Other languages
English (en)
Inventor
雄輔 ▲高▼棟
Yuusuke Takamune
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP25487391A priority Critical patent/JPH0594502A/ja
Publication of JPH0594502A publication Critical patent/JPH0594502A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Processing Or Creating Images (AREA)

Abstract

(57)【要約】 【目的】入力された画像信号を短時間で加工し、加工し
たものを表示装置に出力を可能とし、また、加工した画
像信号を出力した後でも加工前の画像信号を選択して出
力することを可能とする。 【構成】データバス1から画像信号を取り込み一時記憶
する第1のVRAM4と、データバス1から画像信号を
取り込み外部から加えられる修正信号に対応してこの画
像信号を加工する画像処理部6と、画像処理部6の出力
を一時記憶する第2のVRAM5とを設ける。外部から
加えられる切り換え信号に応じて第1のVRAM4また
は第2のVRAM5に記憶されている画像データの内の
何れか一方を選択して出力する表示切り換え部7の出力
を表示装置3に出力する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、画像処理装置に関し、
特に情報処理装置、たとえばコンピュータによって、二
つの異なった画像信号を切替えて表示させる画像信号処
理装置に関する。
【0002】
【従来の技術】図3は従来の画像信号処理装置の一例を
示すブロック図である。データバス1は、電子計算機の
中央演算装置(CPU)やメモリ(内部記憶装置)等が
データの受け渡しを行うための経路(バス)である。V
RAM2は、データバスにより画像データを受け取り、
一枚の表示データとして記憶するための画面表示用記憶
部である。表示装置3は、ブラウン管等画像を表示する
ための装置である。
【0003】電子計算機等の情報処理装置に設けられて
いる図示されていない中央演算装置(CPU)や画像描
画処理(グラフィックコントローラ)等によって作成さ
れた描画データが、データバス1を経由して、VRAM
2に、画像信号として送出され記憶される。VRAM2
に記憶された1画面分の画像信号は、出力制御信号がV
RAM2に加えられると表示データとしてブラウン管等
の表示装置3に送出され画像として表示される。
【0004】VRAM2に記憶された1画面分の表示デ
ータについて加工処理を施す必要がある場合は、CPU
や図示されていた画像描画処理装置より出力される修正
信号により、VRAM2の中身を直接変更する必要があ
る。また変更まえの表示データを保持する必要がある場
合は、他の記憶領域に一画面分のVRAM2の中身を退
避させる必要がある。
【0005】
【発明が解決しようとする課題】従来の画像信号処理装
置は、同時に書き込み可能であるVRAMを1画面分の
み有しており、入力される画像信号とこの入力画像に加
工処理を施したものの両方を切換えて表示装置に出力さ
せたい場合、VRAMの内容を直接書き換え、入力され
たままの画像信号を表示装置に出力してから加工処理前
のビデオRAMの内容を変更するか、他の記憶領域にビ
デオRAMの内容を転送し加工または処理を施してから
表示装置に再出力する必要があり、加工処理前の画面表
示と加工処理後の画面表示を瞬時に切り替えて表示装置
に出力することが困難であるばかりか、加工処理前の画
面を残すことが困難であるという問題点がある。
【0006】
【課題を解決するための手段】本発明の画像信号処理装
置は、情報処理装置で生成される画像信号を前記情報処
理装置に設けられたデータバスから取り出して一時記憶
し、前記一時記憶しておいた画像信号をそのままの画像
信号およびこの画像信号を加工して前記情報処理装置が
持つ表示装置に出力する画像信号処理装置において、前
記データバスから前記画像信号を取り出し表示データと
して一時記憶する第1のVRAMと、前記データバスか
ら前記画像信号を取り出し外部から加えられる修正信号
に対応して前記画像信号を加工処理して出力する画像処
理部と、前記画像処理部の出力を画像データとして一時
記憶する第2のVRAMと、外部から加えられる切り換
え信号により制御されて前記第1のVRAMおよび前記
第2のVRAMに記憶されている前記画像データの内の
一方を選択して読み出し出力する表示切り換え部とを備
えて構成されている。
【0007】
【実施例】図1に示されている実施例においては本発明
の画像信号処理装置はデータバス1から画像信号を取り
込み記憶する第1のVRAM4と、データバス1からの
画像信号を取り込み画像の加工処理を行いその結果を出
力する画像処理部6と、画像処理部6の出力を一時記憶
する第2のVRAM5と、第1のVRAM4および第2
のVRAM5の出力の内の一方を選択し出力する表示切
り替え部3より構成されている。
【0008】CPUや画像描画処理装置等によって作成
された画像信号は、常にデータバス1を経由して、第1
のVRAM4および画像処理部6の両方に送出される。
画像処理部6は図示されていない外部装置から入力され
る修正信号によって入力された画像信号を処理して第2
のVRAM5に送出され記憶される。第1のVRAM4
と第2のVRAM5に記憶された画像信号は、それぞれ
1枚の画面分の表示データ1と2として表示切り換え部
7に送出される。表示切り換え部7に図示されていない
外部からの切り換え信号が加えられると、表示切り換え
部7はこの切り換え信号に従って、表示データ1および
2の内の何れか一方を選択し、表示装置3に送出する。
【0009】図3(A)は図1の実施例に示した画像信
号処理装置の第1のVRAMによって記憶されている画
像信号をそのまま表示切り換え部7で選択し出力させた
ときの表示装置3の画面に表示された画像の一例を示す
説明図であり、図3(B)は、第2のVRAM5に記憶
されていた画像信号を表示切り換え部7で選択して出力
したときの表示装置3の画面上の表示例の説明図であ
る。すなわち、図2(B)で示される画像は、データバ
ス1より入力された信号の画像信号を画像処理部6で外
部から加えられた修正信号により画像が180度回転す
るように加工された場合の表示装置3の画面への出力画
像である。
【0010】このように、画像処理部6に画面反転、画
面回転、画面拡大縮小等の修正信号を与えておくことに
より、第1のVRAMには元の画像、第2のVRAM5
には画像処理部6により加工処理を施された画像がほぼ
同時に取り込まれ、前記表示切り換え部7によって、両
VRAMの表示を瞬時に切り換えることが可能となる。
【0011】
【発明の効果】以上説明したように、本発明の表示制御
方式は、VRAMを2個使用し、一方のVRAMにはリ
アルタイムに画像の加工処理を施した画像信号を記憶さ
せ他方のVRAMには加工処理を行なわない元の画像信
号を記憶しておき、これら両VRAMの出力を切り換え
ることにより極めて短時間で、これら両画像信号による
画像を切り換えて画面上に表示させる効果を有する。ま
たバスより入力された画像信号に対して加工処理した画
像信号を表示装置の画面上に表示させた後でも、バスよ
り入力されたままの画像信号を取り出し前述の表示装置
の画面上に表示させることができる効果を有する。
【図面の簡単な説明】
【図1】本発明の画像信号処理装置の一実施例を示すブ
ロック図である。
【図2】図1に示された画像処理装置によって表示され
る画面の一例の説明図である。
【図3】従来のこの種の画像信号処理装置の一例を示す
ブロック図である。
【符号の説明】
1 データバス 4 第1のVRAM 5 第2のVRAM 6 画像処理部 7 表示切り換え部

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 情報処理装置で生成される画像信号を前
    記情報処理装置に設けられたデータバスから取り出して
    一時記憶し、前記一時記憶しておいた画像信号をそのま
    まの画像信号およびこの画像信号を加工して前記情報処
    理装置が持つ表示装置に出力する画像信号処理装置にお
    いて、前記データバスから前記画像信号を取り出し表示
    データとして一時記憶する第1のVRAMと、前記デー
    タバスから前記画像信号を取り出し外部から加えられる
    修正信号に対応して前記画像信号を加工処理して出力す
    る画像処理部と、前記画像処理部の出力を画像データと
    して一時記憶する第2のVRAMと、外部から加えられ
    る切り換え信号により制御されて前記第1のVRAMお
    よび前記第2のVRAMに記憶されている前記画像デー
    タの内の一方を選択して読み出し出力する表示切り換え
    部とを備えることを特徴とする画像信号処理装置。
JP25487391A 1991-10-02 1991-10-02 画像信号処理装置 Pending JPH0594502A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25487391A JPH0594502A (ja) 1991-10-02 1991-10-02 画像信号処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25487391A JPH0594502A (ja) 1991-10-02 1991-10-02 画像信号処理装置

Publications (1)

Publication Number Publication Date
JPH0594502A true JPH0594502A (ja) 1993-04-16

Family

ID=17271023

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25487391A Pending JPH0594502A (ja) 1991-10-02 1991-10-02 画像信号処理装置

Country Status (1)

Country Link
JP (1) JPH0594502A (ja)

Similar Documents

Publication Publication Date Title
JPH07322165A (ja) 多数ビデオウィンドー同時表示方式
JP2004280125A (ja) ビデオ/グラフィックメモリシステム
JPH087560B2 (ja) 画像情報表示装置
JPH0594502A (ja) 画像信号処理装置
JPH0934411A (ja) 画像表示装置および液晶表示コントローラ
JP3154741B2 (ja) 画像処理装置及びその方式
JPH06149533A (ja) 表示領域外セグメントの描画処理を削減したセグメント高速描画方式
JP2853601B2 (ja) 画像処理装置
JPH02137070A (ja) 画像処理装置
JP2998417B2 (ja) マルチメディア情報処理装置
JPS62113193A (ja) 記憶回路
JPH0540459A (ja) 表示制御装置
JPH05189581A (ja) 図形データの書込装置
JPH03196189A (ja) 画像信号処理装置
JPH08194457A (ja) 画像処理装置
JPH03189692A (ja) 画像表示装置
JPH0683294A (ja) 表示制御装置
JPH1152942A (ja) 描画表示制御装置及び該描画表示制御装置を備えた描画表示装置
JPH0635444A (ja) 画像処理装置
JPH11167621A (ja) 表示データミキシング装置
JP2001034259A (ja) 画像表示処理回路
JPH0944693A (ja) 図形表示装置
JPS636684A (ja) マルチ画像制御装置
JPH01145777A (ja) 画像データ転送方式
JPH0546751A (ja) データ端末装置