JPH053249A - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法

Info

Publication number
JPH053249A
JPH053249A JP3180300A JP18030091A JPH053249A JP H053249 A JPH053249 A JP H053249A JP 3180300 A JP3180300 A JP 3180300A JP 18030091 A JP18030091 A JP 18030091A JP H053249 A JPH053249 A JP H053249A
Authority
JP
Japan
Prior art keywords
protective film
semiconductor
region
dicing
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3180300A
Other languages
English (en)
Inventor
Hideo Yamanaka
英雄 山中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP3180300A priority Critical patent/JPH053249A/ja
Publication of JPH053249A publication Critical patent/JPH053249A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4845Details of ball bonds
    • H01L2224/48451Shape
    • H01L2224/48453Shape of the interface with the bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48599Principal constituent of the connecting portion of the wire connector being Gold (Au)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)
  • Dicing (AREA)

Abstract

(57)【要約】 【目的】 本発明の目的は、製造工程及び製造コストを
増大させることなく、ダイシング時のチッピングを防止
すると共に、ワイヤボンディング後の金線の垂れなどが
生じても配線不良などを引き起こすことがない半導体装
置及びその製造方法を提供することである。 【構成】 本発明では、半導体チップ領域22,42,
52の最外表面に形成される保護膜30が半導体基板2
0,40,50のスクライブライン領域32の表面にも
連続して形成してあり、この保護膜30の上から半導体
基板20をダイシングする。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、半導体装置及びその製
造方法に係わり、特にダイシング時のチッピングを防止
すると共に、配線不良を防止し得るようにした半導体装
置及びその製造方法に関する。
【0002】
【従来の技術】半導体基板上には、半導体製造プロセス
を経て、複数の半導体チップ領域が形成され、半導体チ
ップ領域の分割ライン領域であるスクライブライン領域
に沿ってダイシングブレードによりダイシングを行い、
半導体チップに分割される。
【0003】図6に半導体基板のダイシング状態を示
す。図示するように、半導体基板2上の各半導体チップ
領域4には、各種の半導体回路が形成してあり、その表
面には、酸化珪素膜6、層間絶縁膜8及びオーバーコー
ト膜10が皮膜してある。
【0004】従来では、各半導体チップ領域4間の分割
ライン領域であるスクライブライン領域12には、何等
皮膜が形成しておらず、基板2の表面が露出するように
構成してある。これは、スクライブライン領域12に沿
ってダイシングブレードでダイシングする際に、ダイシ
ングブレードに目詰まりが生じないようにするためであ
る。
【0005】
【発明が解決しようとする課題】しかしながら、基板2
の表面をスクライブライン領域に沿ってダイシングすれ
ば、半導体チップの角部14でチッピング(基板の欠
け)が生じる。チッピングが生じると、半導体領域に形
成してある電極用のアルミパッド部にチッピング屑が溜
るおそれがあり、それが原因でワイヤボンディング不良
などを引き起こすおそれがある。また、分割後の半導体
チップをモールド成形などで樹脂封止する際に、モール
ドストレスによりチッピング屑がオーバーコート膜10
を突き破り、配線ショート不良などを引き起こすおそれ
もある。
【0006】また、半導体基板をダイシングして得られ
た半導体チップのアルミパッド部には、ワイヤボンディ
ングがなされ、金線が接続されるが、その金線が垂れる
等の理由で半導体基板の角部14に接触してショートす
るおそれもある。そこで、ダイシング工程後に、半導体
チップの角部を含む表面に保護膜を形成することも考え
られるが、その場合には、製造工程及び製造コストが増
大すると言う不都合を有している。
【0007】本発明は、このような従来技術が有する不
都合を有効に解消するためになされ、製造工程及び製造
コストを増大させることなく、ダイシング時のチッピン
グを防止すると共に、ワイヤボンディング後の金線の垂
れなどが生じても配線不良などを引き起こすことがない
半導体装置及びその製造方法を提供することを目的とす
る。
【0008】
【課題を解決するための手段】上記目的を達成するため
に、本発明の半導体装置では、半導体チップ領域の最外
表面に形成される保護膜が半導体基板のスクライブライ
ン領域表面にも連続して形成してある。また、本発明の
半導体装置の製造方法では、半導体チップ領域の最外表
面に形成される保護膜が半導体基板のスクライブライン
領域表面にも連続して形成してあり、この保護膜の上か
ら半導体基板をダイシングする。
【0009】
【作用】保護膜の上からダイシングブレードなどでダイ
シングすれば、半導体基板の角部にチッピングが生じ難
くなる。また、仮にチッピングが生じたとしても、チッ
ピング屑は、絶縁性樹脂から成る保護膜に付着している
ので、チッピング屑が散らばることが原因で生じるワイ
ヤボンディング不良や配線ショートを引き起こすことは
なくなる。しかも、分割後の半導体チップをモールド成
形などで樹脂封止する際に、モールドストレスによりチ
ッピング屑が配線ショート不良などを引き起こすことも
なくなる。また、保護膜の上からダイシングするため、
得られる半導体チップの角部にも保護膜が皮膜してあ
り、ワイヤボンディング後の金線が垂れ下がって半導体
チップの角部に接触しても、そこには絶縁性の保護膜が
あるので、ショートすることはない。さらに、スクライ
ブライン領域の表面に形成される保護膜は、半導体領域
の最外表面に形成する保護膜を延長して形成されるのみ
であるため、製造工程が増大することはない。また、製
造コストが増大することもない。
【0010】なお、スクライブライン領域の表面に保護
膜を形成し、その上からダイシングブレードでダイシン
グしたとしても、保護膜は比較的薄く、保護膜のために
ダイシングブレードが目詰まり等してダイシングブレー
ドの寿命を短くすることはないことが本発明者によって
確認されている。
【0011】
【実施例】以下、本発明の一実施例に係る半導体装置に
ついて、図面を参照しつつ詳細に説明する。図1は本発
明の一実施例に係る半導体装置の要部断面図、図2は同
実施例の半導体装置をダイシングした場合の要部断面
図、図3は同実施例の半導体装置にワイヤボンディング
した場合における金線の垂れ下がり状態を示す要部断面
図、図4,5はそれぞれ本発明の他の実施例に係る半導
体装置の要部断面図である。
【0012】図1に示す半導体装置では、半導体基板2
0上に、複数の半導体回路領域22が形成してある。半
導体基板20としては、特に限定されず、例えばSi基
板が用いられる。この半導体基板20の表面に形成され
る半導体回路の種類も特に限定されない。この実施例で
は、各半導体回路領域22の表面に、酸化珪素膜24、
層間絶縁膜26及びオーバーコート膜28が、この順で
積層してある。
【0013】酸化珪素膜24は、シリコン製の半導体基
板22の表面を酸化することにより形成される。その膜
厚は、特に限定されないが、例えば1μm程度である。
層間絶縁膜26としては、特に限定されないが、プラズ
マCVD法により形成される窒化珪素膜あるいは酸化珪
素膜などが例示される。この膜厚も特に限定されない
が、例えば1μm程度である。オーバーコート膜28と
しては、特に限定されないが、プラズマCVD法により
形成される窒化珪素膜あるいは酸化珪素膜などが例示さ
れる。この膜厚も特に限定されないが、例えば7500
オングストローム程度である。
【0014】このような膜24,26,28の積層構造
は、例えばSRAMなどのメモリ関係の半導体装置に良
く用いられる。そして、オーバーコート膜28の外表面
には、さらにバッファー膜としての保護膜30が皮膜さ
れる。この保護膜30は、半導体基板をダイシング後
に、各半導体チップを樹脂パッケージする際に、オーバ
ーコート膜28に傷などが付くのを防止する作用を有す
る。
【0015】従来では、この保護膜30は、半導体基板
20のスクライブライン領域32において、エッチング
などで除去されている。保護膜30がダイシングブレー
ド34の切れ味を悪くするのではないかと考えられてき
たからである。本実施例では、保護膜30をスクライブ
ライン領域32の表面に残したままでも、良好なダイシ
ングが行えると言う新たな知見に基づき、保護膜30が
スクライブライン領域30の表面に、半導体回路領域2
2の最外表面と連続して形成してある。スクライブライ
ン領域32の幅は、特に限定されないが、60〜75μ
mである。
【0016】保護膜30の膜厚は、特に限定されない
が、1〜5μm、好ましくは2〜3μm程度である。保
護膜30の膜厚が余りに厚いと、ダイシングブレード3
4の寿命を著しく短くする傾向にあり、保護膜30の膜
厚が余りに薄いと保護膜としての効果が期待できない傾
向にある。保護膜30は、絶縁性を有する合成樹脂で構
成され、その材質は特に限定されないが、例えばポリイ
ミド系樹脂により構成される。なお、図1に示すよう
に、半導体回路領域22への電気的接続を行うためのパ
ッド部35の表面には、エッチングなどにより保護膜3
0が取り除かれている。パッド部35は、例えばアルミ
ニウム金属で構成され、所定のパターンで半導体基板2
0上に被着される。このパッド部35には、ダイシング
工程後に、図3に示すように、金線37がワイヤボンデ
ィングされる。
【0017】このような半導体装置では、図1に示すよ
うに、保護膜30の上からダイシングブレード34など
でダイシングすれば、図2に示すように、半導体基板2
0の角部36にチッピングが生じ難くなる。また、仮に
チッピングが生じたとしても、チッピング屑は、絶縁性
樹脂から成る保護膜30に付着しているので、チッピン
グ屑が散らばることが原因で生じるワイヤボンディング
不良や配線ショートを引き起こすことはなくなる。しか
も、分割後の半導体チップをモールド成形などで樹脂封
止する際に、モールドストレスによりチッピング屑が配
線ショート不良などを引き起こすこともなくなる。
【0018】また、保護膜30の上からダイシングする
ため、図3に示すように、得られる半導体チップの角部
36にも保護膜30が皮膜してあり、ワイヤボンディン
グ後の金線37が垂れ下がって半導体チップの角部に接
触しても、そこには絶縁性の保護膜30があるので、シ
ョートすることはない。さらに、スクライブライン領域
32の表面に形成される保護膜30は、半導体領域の最
外表面に形成する保護膜30を延長して形成されるのみ
であるため、製造工程が増大することはない。また、製
造コストが増大することもない。
【0019】なお、本発明は、上述した実施例に限定さ
れるものではなく、本発明の範囲内で種々に改変するこ
とができる。例えば、半導体装置の種類あるいは、半導
体回路領域の上に形成される膜の積層構造は、特に限定
されず、図4ないし図5に示す積層構造の半導体装置に
も本発明を適用することが可能である。
【0020】図4に示す実施例では、半導体基板40上
に形成してある各半導体回路領域42の表面に酸化珪素
膜24、層間絶縁膜26aおよび保護膜30がこの順で
積層してある。この実施例では、層間絶縁膜26aが、
膜厚約2〜3μm程度のポリイミド系樹脂から成る絶縁
性樹脂で構成され、保護膜30がオーバーコート膜とし
ての機能を有している。
【0021】図5に示す実施例では、半導体基板50上
に形成してある各半導体回路領域52の表面に酸化珪素
膜24、層間絶縁膜26bおよび保護膜30がこの順で
積層してある。この実施例では、層間絶縁膜26bが、
膜厚約1μm程度のプラズマCVD法による窒化珪素膜
で構成され、保護膜30がオーバーコート膜としての機
能を有している。
【0022】
【発明の効果】以上説明してきたように、本発明によれ
ば、保護膜の上からダイシングするようにしているの
で、半導体基板の角部にチッピングが生じ難くなる。ま
た、仮にチッピングが生じたとしても、チッピング屑
は、絶縁性樹脂から成る保護膜に付着しているので、チ
ッピング屑が散らばることが原因で生じるワイヤボンデ
ィング不良や配線ショートを引き起こすことはなくな
る。しかも、分割後の半導体チップをモールド成形など
で樹脂封止する際に、モールドストレスによりチッピン
グ屑が配線ショート不良などを引き起こすこともなくな
る。また、保護膜の上からダイシングするため、得られ
る半導体チップの角部にも保護膜が皮膜してあり、ワイ
ヤボンディング後の金線が垂れ下がって半導体チップの
角部に接触しても、そこには絶縁性の保護膜があるの
で、ショートすることはない。さらに、スクライブライ
ン領域の表面に形成される保護膜は、半導体領域の最外
表面に形成する保護膜を延長して形成されるのみである
ため、製造工程が増大することはない。また、製造コス
トが増大することもない。
【図面の簡単な説明】
【図1】図1は本発明の一実施例に係る半導体装置の要
部断面図である。
【図2】図2は同実施例の半導体装置をダイシングした
場合の要部断面図である。
【図3】図3は同実施例の半導体装置にワイヤボンディ
ングした場合における金線の垂れ下がり状態を示す要部
断面図である。
【図4】図4は本発明の他の実施例に係る半導体装置の
要部断面図である。
【図5】図5は本発明の他の実施例に係る半導体装置の
要部断面図である。
【図6】図6は従来の半導体装置の要部断面図である。
【符号の説明】
20,40,50 半導体基板 22,42,52 半導体回路領域 30 保護膜 32 スクライブライン領域 34 ダイシングブレード 35 パッド部 37 金線

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 半導体基板上に複数の半導体チップ領域
    が形成され、各チップ領域の分割ライン領域であるスク
    ライブライン領域に沿ってダイシングされる半導体装置
    において、半導体チップ領域の最外表面に形成される絶
    縁性樹脂から成る保護膜が半導体基板のスクライブライ
    ン領域表面にも連続して形成してあることを特徴とする
    半導体装置。
  2. 【請求項2】 複数の半導体チップ領域が形成された半
    導体基板を、各チップ領域の分割ライン領域であるスク
    ライブライン領域に沿ってダイシングすることにより半
    導体チップを製造する方法において、半導体チップ領域
    の最外表面に形成される絶縁性樹脂から成る保護膜が半
    導体基板のスクライブライン領域表面にも連続して形成
    してあり、この保護膜の上から半導体基板をダイシング
    することを特徴とする半導体装置の製造方法。
JP3180300A 1991-06-25 1991-06-25 半導体装置及びその製造方法 Pending JPH053249A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3180300A JPH053249A (ja) 1991-06-25 1991-06-25 半導体装置及びその製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3180300A JPH053249A (ja) 1991-06-25 1991-06-25 半導体装置及びその製造方法

Publications (1)

Publication Number Publication Date
JPH053249A true JPH053249A (ja) 1993-01-08

Family

ID=16080797

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3180300A Pending JPH053249A (ja) 1991-06-25 1991-06-25 半導体装置及びその製造方法

Country Status (1)

Country Link
JP (1) JPH053249A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5358590A (en) * 1992-04-08 1994-10-25 Sony Corporation Method of manufacturing individual element arrays
DE19713172A1 (de) * 1997-03-27 1998-07-30 Siemens Ag Halbleiterbauelement und Verfahren zum Heraustrennen eines Halbleiterbauelementes
WO2004095674A1 (en) * 2003-04-16 2004-11-04 Freeplay Market Development Limited Pedal generator
US6903451B1 (en) 1998-08-28 2005-06-07 Samsung Electronics Co., Ltd. Chip scale packages manufactured at wafer level
JP2006140508A (ja) * 1998-08-28 2006-06-01 Samsung Electronics Co Ltd 半導体パッケージの製造方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5358590A (en) * 1992-04-08 1994-10-25 Sony Corporation Method of manufacturing individual element arrays
DE19713172A1 (de) * 1997-03-27 1998-07-30 Siemens Ag Halbleiterbauelement und Verfahren zum Heraustrennen eines Halbleiterbauelementes
US6903451B1 (en) 1998-08-28 2005-06-07 Samsung Electronics Co., Ltd. Chip scale packages manufactured at wafer level
JP2006140508A (ja) * 1998-08-28 2006-06-01 Samsung Electronics Co Ltd 半導体パッケージの製造方法
JP4512027B2 (ja) * 1998-08-28 2010-07-28 三星電子株式会社 半導体パッケージの製造方法
WO2004095674A1 (en) * 2003-04-16 2004-11-04 Freeplay Market Development Limited Pedal generator

Similar Documents

Publication Publication Date Title
US5157001A (en) Method of dicing semiconductor wafer along protective film formed on scribe lines
JPH08293476A (ja) 半導体集積回路装置の製造方法および半導体ウエハならびにフォトマスク
US6326676B1 (en) Semiconductor device
JP4095123B2 (ja) ボンディングパット及び半導体装置の製造方法
EP1022778A1 (en) Method of dividing a wafer and method of manufacturing a semiconductor device
JPH053249A (ja) 半導体装置及びその製造方法
US6264535B1 (en) Wafer sawing/grinding process
JPS62112348A (ja) 半導体装置の製造方法
JP2001085453A (ja) 半導体装置の製造方法
JPH01261850A (ja) 樹脂封止型半導体装置
JPH02308551A (ja) 半導体ウェーハ
JP2002093750A (ja) 半導体装置
JPH10312980A (ja) 半導体装置の製造方法
JP3066609B2 (ja) 半導体ウエハ
JPH03139862A (ja) 半導体装置
KR100506100B1 (ko) 반도체장치
JPH09199449A (ja) 半導体集積回路装置の製造方法
KR100247700B1 (ko) 반도체장치의 제조방법
JPS58122737A (ja) 半導体装置の表面構造
JPH0555370A (ja) スクライブラインの加工方法
JPH04171835A (ja) 樹脂封止型半導体装置
JPS63228640A (ja) 化合物半導体装置
JPH01233739A (ja) 半導体装置の製造方法
JP2003115466A (ja) 半導体製造方法、ccdセンサ製造方法、半導体素子、およびccdリニアセンサ
JPH0945637A (ja) 半導体装置の製造方法