JPH05308329A - 電気機器 - Google Patents

電気機器

Info

Publication number
JPH05308329A
JPH05308329A JP4137742A JP13774292A JPH05308329A JP H05308329 A JPH05308329 A JP H05308329A JP 4137742 A JP4137742 A JP 4137742A JP 13774292 A JP13774292 A JP 13774292A JP H05308329 A JPH05308329 A JP H05308329A
Authority
JP
Japan
Prior art keywords
amplifier
ground
output
differential amplifier
differential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4137742A
Other languages
English (en)
Other versions
JP3208840B2 (ja
Inventor
Kenji Iketani
健司 池谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yamaha Corp
Original Assignee
Yamaha Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yamaha Corp filed Critical Yamaha Corp
Priority to JP13774292A priority Critical patent/JP3208840B2/ja
Publication of JPH05308329A publication Critical patent/JPH05308329A/ja
Application granted granted Critical
Publication of JP3208840B2 publication Critical patent/JP3208840B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)
  • Noise Elimination (AREA)

Abstract

(57)【要約】 【目的】簡単な構成で効果的に誘導ノイズ除去を可能と
した電気機器を提供することを目的とする。 【構成】ヘッドアンプ1の後段に差動アンプ2が設けら
れ、ヘッドアンプ1の出力とアースとが差動アンプ2の
差動入力とされ、その不平衡出力が加算混合比を決める
抵抗を介して加算アンプ3に接続され、その出力がライ
ンアンプ4に接続されて、ミキシング回路が構成されて
いる。入力端子IN1 ,IN2 ,…,INn および出力
端子OUT1 ,…,OUTm が配置されるリアパネル近
くに配置されたヘッドアンプ1とラインアンプ4のアー
ス端子は、リアパネル・アース5に接続され、差動アン
プ2および加算アンプ3のアース端子はリアパネル・ア
ース5からは位置的に離れたアース6に接続されてい
る。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、複数の不平衡形アナ
ログ増幅器を用いて構成される電気機器に係り、特に外
部からの電磁誘導ノイズの影響を低減した電気機器に関
する。
【0002】
【従来の技術】図3は、従来の一般的なミキシング・コ
ンソールのアースを含めたブロック構成である。ミキシ
ング回路は、n個のヘッドアンプ1(11 ,12 ,…1
n )、これらのヘッドアンプ1の出力をそれぞれ受ける
バッファアンプ2(21 ,22,…,2n )、これらの
バッファアンプ2の出力を適当な混合比で加算増幅する
m個の加算アンプ3(31 ,…,3m )、これらの加算
アンプ3の出力をそれぞれ増幅して取り出すラインアン
プ4(41 ,…,4m )により構成される。複数入力の
加算混合比は、バッファアンプ2の出力端子と加算アン
プ3の入力端子の間に挿入された抵抗R11,R12,…,
Rn1,Rn2により設定される。アースのループによるハ
ムやクロストーク防止のため、各アンプのアース端子
は、図示のようにリアパネル・アース5と、これと電気
的には共通であるが位置的には離れたアース6に振り分
けて接続されることが多い。
【0003】この様な従来の構成では、各アンプが不平
衡形アナログアンプであってかつ空間的に離間されて配
置されていることから、交流電源等の外部機器からの誘
導ノイズが問題になる。例えば、n番目の入力端子IN
n につながるヘッドアンプ1n →バッファアンプ2n →
加算アンプ31 →ラインアンプ41 の増幅経路について
みる。この経路には、一点鎖線で示したような大きなル
ープ、すなわち、リアパネル・アース5→ヘッドアンプ
1n のアース→ヘッドアンプ1n とバッファアンプ2n
の間の信号線→バッファアンプ2n のアース→アース6
→加算アンプ31 のアース→加算アンプ31 とラインア
ンプ41 の間の信号線→ラインアンプ41 のアース→リ
アパネル・アース5というループができる。外部の機器
からの磁束がこのループの中を通ると、ループには誘導
電流が流れる。そして、ヘッドアンプ1n のアースとバ
ッファアンプ21 のアース間のインピーダンスは零では
ないので、ここに誘導電圧が生じる。これにより、バッ
ファアンプ2n 、加算アンプ31 、ラインアンプ41 の
アースを基準と考えると、ヘッドアンプ1n の出力に誘
導ノイズが乗り、これが最終出力端子OUT1 まで出力
される。
【0004】以上のような誘導ノイズを低減するには、
アンプ配置を工夫してループ面積をできるだけ小さくす
る、外部からの磁束を十分にシールドする、といった方
法がある。しかし、大きいミキシング・コンソール等で
は、ループ面積を小さくすることにも限度がある。外部
シールドについても、コストや重量等により制限され
る。一方、入力側で重畳されたノイズを検出して、出力
側でこれを相殺するという方法も考えられる。しかし、
図3に示すように複数の増幅経路があると、各増幅経路
についてループ面積が異なり、したがって誘導されるノ
イズのレベルも異なるので、出力側で簡単にノイズを相
殺することはできない。
【0005】
【発明が解決しようとする課題】以上のように、ミキシ
ング・コンソールのような、複数個の不平衡形アナログ
アンプを配置としてこれらを縦続接続して構成される装
置では、外部からの電磁誘導ノイズの影響を除去するこ
とが難しいと言う問題があった。この発明は、簡単な構
成で効果的に誘導ノイズ除去を可能とした電気機器を提
供することを目的とする。
【0006】
【課題を解決するための手段】この発明は、複数の不平
衡形のアナログアンプが互いに空間的に離間して配置さ
れて縦続接続され、かつこれらのアースが共通に構成さ
れて、入力段アンプの信号入力端子と出力段アンプの出
力端子が同じパネル面から取り出される電気機器におい
て、入力段アンプの直後にその出力とアースとを入力と
する差動アンプが設けられ、この差動アンプの不平衡出
力が次段のアンプに入力されるようにしたことを特徴と
する。
【0007】
【作用】この発明よると、入力段アンプの直後に設けら
れた差動アンプにより、入力段アンプの出力に乗る誘導
ノイズが相殺される。もともとバッファアンプが必要な
回路であれば、このバッファアンプを僅かな抵抗やコン
デンサの追加によって差動アンプとして構成することに
より、コスト上昇は問題にならない程度に抑えることが
できる。またバッファアンプが不要な回路であっても、
1入力当り1個の差動アンプの追加であるので、やはり
コスト上昇はそれほどではない。また、ミキシング・コ
ンソールのように、複数の入力があってそれぞれで誘導
ノイズが異なる場合であっても、入力段部で誘導ノイズ
打ち消しが完結する。
【0008】
【実施例】以下、図面を参照しながらこの発明の実施例
を説明する。図1は、この発明の一実施例に係るミキシ
ング・コンソールである。図3と対応する部分には、図
3と同一符号を付して詳細な説明は省略する。この実施
例では、入力段アンプである各ヘッドアンプ1の直後に
差動アンプ2が設けられている。差動アンプ2は、平衡
入力/不平衡出力構成とされている。すなわち、ヘッド
アンプ1の出力とアースとが差動アンプ2の差動入力と
され、その不平衡出力が加算混合比を決める抵抗を介し
て加算アンプ3に接続されている。この実施例では、こ
の差動アンプ2がバッファアンプとして用いられてい
る。入力端子IN1 ,IN2 ,…,INn および出力端
子OUT1 ,…,OUTmが配置されるリアパネル近く
に配置されたヘッドアンプ1とラインアンプ4のアース
端子は、リアパネル・アース5に接続され、差動アンプ
2および加算アンプ3のアース端子はリアパネル・アー
ス5からは位置的に離れたアース6に接続されているこ
とは、従来と同様である。
【0009】以上のような構成で、誘導ノイズが相殺さ
れることを、図2を参照して説明する。図2は、図1中
の1ラインのヘッドアンプ1と差動アンプ2の部分を取
り出して示している。外部ノイズ源によって、前述した
ようなループで出力系アース(図1のアース6)に対し
て、入力系アース(図1のアース5)につながる差動ア
ンプ2の反転入力側の信号線Bに図示のようなノイズが
生じたとする。この時ヘッドアンプ1の出力と差動アン
プ2の非反転入力間の信号線Aにも、同相,同レベルの
ノイズが乗る。信号線AとBはごく隣接して配置され
て、外部誘導ノイズが問題になるループが信号線A,B
についてほぼ同じ面積で同じ位置に形成されるからであ
る。これらの信号線A,B上の同相,同レベルのノイズ
は、差動アンプ2で相殺されるから、その出力信号線C
には、図示のように、出力系アースを基準として見た時
にノイズは生じない。
【0010】以上のようにしてこの実施例によれば、信
号入力段部で簡単に誘導ノイズを除去することができ
る。特にこの実施例のように、バッファアンプが必要で
ある場合に差動アンプがこれを兼ねるようにすること
で、従来の回路構成を大きく変更する事なく、誘導ノイ
ズの除去ができる。勿論バッファアンプが必要でない場
合であっても、各ラインに1個の差動アンプを追加する
だけであるから、コスト上昇はそれほど問題にならな
い。この発明は、上記実施例に限られるものではない。
例えば実施例では、ヘッドアンプ1の出力を差動アンプ
2の非反転入力端子に接続し、入力系アースを反転入力
端子に接続したが、差動アンプ2出力側において信号位
相が反転することが許容できる場合であれば、各ヘッド
アンプ1の出力を差動アンプ2の反転入力端子に接続
し、入力系アースを非反転入力端子に接続してもよく、
これによって同様に誘導ノイズ除去ができる。また実施
例では、ミキシング・コンソールを説明したが、同様の
アンプ配置により電磁誘導ノイズが問題になる他の各種
電気機器に対してこの発明を適用することができる。
【0011】
【発明の効果】以上説明したようにこの発明によれば、
入力段アンプの直後に差動アンプを設けることによっ
て、簡便に外部からの誘導ノイズの影響を除去した電気
機器を提供することができる。
【図面の簡単な説明】
【図1】この発明の一実施例に係るミキシング・コンソ
ールを示す図。
【図2】同実施例の誘導ノイズ除去の動作を説明するた
めの図。
【図3】従来のミキシング・コンソールを示す図。
【符号の説明】
1(11 ,12 ,…,1n )…ヘッドアンプ、2(21
,22 ,…,2n )…差動アンプ、3(31 ,…,3m
)…加算アンプ、4(41 ,…,4m )…ラインアン
プ、5,6…アース。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】複数の不平衡形のアナログアンプが互いに
    空間的に離間して配置されて縦続接続され、かつこれら
    のアースが共通に構成されて、入力段アンプの信号入力
    端子と出力段アンプの出力端子が同じパネル面から取り
    出される電気機器において、 前記入力段アンプの直後にその出力とアースとを入力と
    する差動アンプが設けられ、この差動アンプの不平衡出
    力が次段のアンプに入力されるようにしたことを特徴と
    する電気機器。
JP13774292A 1992-04-30 1992-04-30 電気機器 Expired - Fee Related JP3208840B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13774292A JP3208840B2 (ja) 1992-04-30 1992-04-30 電気機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13774292A JP3208840B2 (ja) 1992-04-30 1992-04-30 電気機器

Publications (2)

Publication Number Publication Date
JPH05308329A true JPH05308329A (ja) 1993-11-19
JP3208840B2 JP3208840B2 (ja) 2001-09-17

Family

ID=15205772

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13774292A Expired - Fee Related JP3208840B2 (ja) 1992-04-30 1992-04-30 電気機器

Country Status (1)

Country Link
JP (1) JP3208840B2 (ja)

Also Published As

Publication number Publication date
JP3208840B2 (ja) 2001-09-17

Similar Documents

Publication Publication Date Title
JP3222149B2 (ja) グランド・アイソレート回路
USRE37130E1 (en) Signal conditioning apparatus
EP0482291A1 (en) Isolator circuit for an audio system
JP3208840B2 (ja) 電気機器
EP0488056B1 (en) Noise isolated amplifier circuit
US5694081A (en) Signal conditioning apparatus
US5436593A (en) Signal conditioning apparatus
EP0117625A1 (en) Differential amplifier having balanced output
JP2001326546A (ja) 差動増幅器の入力回路
JPS6224977Y2 (ja)
US4779058A (en) Ohmically isolated input circuit
JPS59183522A (ja) 電気信号処理装置
Whitlock A New Balanced Audio Input Circuit for Maximum Common-Mode Rejection in Real-World Environments
EP0874326A2 (en) Noise cancellation in mixed signal environment
KR0131228Y1 (ko) 노이즈 방지 발란스 회로
JP3178016B2 (ja) 信号入力選択回路
JPS6086905A (ja) 平衡・不平衡変換回路
JPS60191525A (ja) コモンモ−ドノイズ減衰器
JPS61262305A (ja) ノイズ除去回路を有する増幅装置
JPH01272304A (ja) 圧力センサの増幅回路
JPS6033309B2 (ja) Icパッケ−ジの配線方法
JP2002358603A (ja) 磁気再生装置
JPS6351708A (ja) フイ−ドフオワ−ド増幅器
Perkins Measurement Techniques for Debugging Electronic Systems and Their Interconnection
JPH09223933A (ja) オペアンプ接続回路

Legal Events

Date Code Title Description
S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313532

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090713

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090713

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100713

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100713

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110713

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees