JPH05292433A - 液晶表示装置の駆動方法 - Google Patents

液晶表示装置の駆動方法

Info

Publication number
JPH05292433A
JPH05292433A JP11811292A JP11811292A JPH05292433A JP H05292433 A JPH05292433 A JP H05292433A JP 11811292 A JP11811292 A JP 11811292A JP 11811292 A JP11811292 A JP 11811292A JP H05292433 A JPH05292433 A JP H05292433A
Authority
JP
Japan
Prior art keywords
liquid crystal
frequency
clock
line memory
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP11811292A
Other languages
English (en)
Inventor
Takahiro Kanamori
孝浩 金森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP11811292A priority Critical patent/JPH05292433A/ja
Publication of JPH05292433A publication Critical patent/JPH05292433A/ja
Withdrawn legal-status Critical Current

Links

Abstract

(57)【要約】 【目的】 液晶表示装置の駆動方法において入力映像信
号を倍速スキャンして液晶パネルに表示する際、1種類
のクロックを発生し、かつその倍速スキャンによる画像
が横伸びとならないようにする。 【構成】 NTSC方式の映像信号(水平周波数;f)
を1H(ライン)毎にラインメモリに書き込むととも
に、同ラインメモリの読み出しを同書き込みの倍の速度
とする液晶表示装置の駆動方法において、上記ラインメ
モリの読み出しクロックの周波数を2f・(上記液晶パ
ネルの横ドット数/上記入力映像信号の水平期間におけ
る映像期間の割合)とし、すなわち映像期間におけるク
ロック数を液晶パネルの横ドット数と同じにし、上記ラ
インメモリの書き込みクロックの周波数を上記読み出し
クロックの1/2とし、上記映像信号をディジタル変換
するためのドットクロックの周波数を前記ラインメモリ
の読み出しクロックの周波数と同一とする。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、NTSC方式の映像
信号を倍速変換して同映像信号による映像を液晶パネル
に表示する液晶表示装置の駆動方法に関するものであ
る。
【0002】
【従来例】従来、この種の液晶表示装置の駆動方法にお
いては、図2(a)に示すNTSC方式の映像信号(水
平周波数f;15.73kHz)を倍速変換して、図2
(b)に示す31.47kHzの映像信号に変換する場
合(つまり倍速変換する場合)、通常同映像信号を1H
(ライン)毎にラインメモリに書き込むとともに、同ラ
インメモリを同書き込みクロックの周波数の2倍のクロ
ックで読み出すようにしている。
【0003】この場合、通常上記ラインメモリの読み出
しクロックとしては8fsc(fsc;色搬送波周波
数)の28.6363MHzの周波数のものが用いら
れ、上記書き込みクロックとしては4fscの14.3
182MHzの周波数のものが用いられる。
【0004】ところで、上記入力映像信号を液晶パネル
のドット毎にサンプリングし、画像データを得るための
ドットクロックとして、上記ラインメモリの読み出しの
クロック(8fsc)を用いると、例えば図3に示す横
640ドットの液晶パネル(LCD)1に上記倍速スキ
ャンした映像を表示する場合、同液晶パネル1の画面に
表示される画像が横伸びとなり、かつ755クロック分
ある映像期間の640クロック分しか表示されず、同図
の斜線部分が表示されない。
【0005】すなわち、図2に示すように、上記映像信
号の水平期間が(1/15.73kHz)=63.56
μsであり、その映像期間が63.56μs×0.83
μsであるため、上記倍速変換された信号の水平期間が
31.78μs、その映像期間が26.37μsとな
り、上記8fscのクロックをドットクロックとする
と、その水平期間においては8fsc/31.78、約
910クロックとなり、またその映像期間においては9
10×0.83、約755クロックとなるからである。
【0006】
【発明が解決しようとする課題】そこで、上記液晶表示
装置の駆動方法においては、上記倍速変換された信号の
映像期間(1/31.47kHz)×0.83=26.
37μsを横640ドットの液晶パネル1に表示するた
めに、上記ドットクロックの周波数を(1/26.37
kHz)×640=24.270MHzとし、つまり上
記ラインメモリの読み出しクロック(8fsc、書き込
みクロック(4fsc))とドットクロックとの2種類
を使用している。
【0007】したがって、上記NTSC方式の映像信号
を倍速スキャンして画像を液晶パネル1に表示する際、
上記2種類のクロック発生回路が必要である。
【0008】この発明は上記課題に鑑みなされたもので
あり、その目的は1種類のクロック発生回路だけで、倍
速スキャンした画像を液晶パネルに横伸びなしに表示す
ることができるようにした液晶表示装置の駆動方法を提
供することにある。
【0009】
【課題を解決するための手段】上記目的を達成するため
に、この発明はNTSC方式の映像信号(水平周波数;
f)をディジタル変換し、このディジタル変換された画
像データをD/A変換てアナログにして液晶パネルに転
送するに際し、上記映像信号を倍速変換するために、同
映像信号を1H(ライン)毎にラインメモリに書き込む
とともに、同ラインメモリの読み出しを同書き込みの倍
の速度とし、この読み出した画像データにより上記液晶
パネルに画像を表示する液晶表示装置の駆動方法におい
て、上記液晶パネルの横ドット数がxである場合、上記
ラインメモリの読み出しクロックの周波数を2f・(x
/a)(a;上記入力映像信号の水平期間における映像
期間の割合)とし、上記ラインメモリの書き込みクロッ
クの周波数を上記読み出しクロックの1/2とし、上記
映像信号をディジタル変換し、このディジタル変換され
た画像データをD/A変換してアナログにして同液晶パ
ネルに表示するためのドットクロックの周波数を上記ラ
インメモリの読み出しクロックの周波数と同一としたこ
とを要旨とする。
【0010】
【作用】上記方法としたので、NTSC方式の入力映像
信号を倍速変換して液晶パネル(横xドット;640ド
ット)に表示する場合、上記NTSC方式の映像信号
(水平周波数;f)の1水平期間における映像期間の割
合(a)が約83%であり、同映像期間におけるクロッ
ク数を上記液晶パネルの横ドット数と同じにするために
は上記水平期間におけるクロック数がx/a、つまり約
767となる。
【0011】この場合、上記ラインメモリの読み出しク
ロックの周波数が2f・(x/a)=(2×15.73
4kHz)×(640/0.835)=31.47kH
z×767=24.137MHzとなり、上記倍速変換
のためのラインメモリの書き込みクロックの周波数が2
4.137MHz/2となり、かつ上記ドットクロック
の周波数が上記ラインメモリの読み出しクロックと同じ
24.137MHzになる。
【0012】したがって、上記ラインメモリの書き込
み、読み出しクロックおよびドットクロックを発生する
クロック発生回路は1種類でよい。
【0013】また、上記入力映像信号を上記ドットクロ
ックのタイミングによってディジタル変換し、このディ
ジタル変換された画像データを上記書き込みクロックの
タイミングでラインメモリに書き込み、このラインメモ
リの画像データを同ドットクロックと同一の読み出しク
ロックのタイミングで読み出すとき、上記映像期間のク
ロック数が上記液晶パネルの横ドット数と同じであるこ
とから、上記倍速スキャンによる表示画像が横に伸びる
こともない。
【0014】
【実施例】この発明の液晶表示装置の駆動方法は、入力
映像信号を倍速変換するため、その映像信号(画像デー
タ)の1ライン毎にラインメモリに書き込み、このライ
ンメモリをその書き込みの2倍の周波数で読み出すに際
して、その映像信号を液晶パネルのドット毎にサンプリ
ングし、画像データを得,かつ同画像データをD/A変
換してアナログとするためのドットクロックを上記ライ
ンメモリの読み出しクロックと同一とし、1種類のクロ
ック発生回路で済ませ、かつ上記倍速スキャンによる画
像を液晶パネルに横伸びなしに表示可能とする。
【0015】詳しく説明すると、上記NTSC方式の映
像信号(水平周波数;f)の1水平期間における映像期
間の割合(a)が約83%であり、また倍速変換しても
その割合(a)が変わらないため、図3に示す液晶パネ
ル1の横ドット数(x)が640である場合、図1
(a)および(b)に示すように、水平期間全体のクロ
ック数をx/a=640/0.835、つまり約767
とする。
【0016】また、上記ラインメモリの読み出しクロッ
クの周波数を2f・(x/a)=31.47kHz×7
67=24.137MHzとし、上記映像信号をサンプ
リングするためのドットクロックの周波数を同じ24.
137MHzとする。なお、上記ラインメモリの書き込
みクロックの周波数は上記24.137MHzの1/2
(12.068MHz)にする。
【0017】すると、上記入力映像信号を倍速変換して
液晶パネルに表示する際、同入力映像信号の画像データ
が上記書き込みクロック(12.068MHz)によっ
てラインメモリに書き込まれる。
【0018】そして、上記ラインメモリの画像データが
上記読み出しクロック(24.137MHz)で読み出
されて上記液晶パネル1にアナログ転送されるため、上
記映像信号を倍速スキャンした画像を同液晶パネル1に
表示することができる。
【0019】このように、上記倍速スキャン用のクロッ
クを従来よりも僅かに遅くし、つまり映像期間における
クロック数を上記液晶パネル1の横ドット数に合わせ、
上記ドットクロックのクロックの周波数と上記ラインメ
モリの読み出しクロックの周波数とを共に24.137
MHzと同じ値としたので、1種類のクロックだけよ
く、クロック発生回路を1つで済ませることができ、し
かも上記倍速変換された画像を液晶パネル1に表示した
際、同表示画像が横伸びとなることもない。
【0020】
【発明の効果】以上説明したように、この発明の液晶表
示装置の駆動方法によれば、入力映像信号を倍速変換す
るため、その映像信号の1ライン毎にラインメモリに書
き込み、このラインメモリをその書き込みの2倍の周波
数で読み出すに際し、その映像信号をディジタル変換す
るためのドットクロックの周波数を上記ラインメモリの
読み出しクロックと同一とし、かつ同読み出しクロック
の数を上記液晶パネルの横ドット数を同じとしているこ
とから、上記ラインメモリの読み出しクロック(および
書き込みクロック)とドットクロックとは1種類のクロ
ックで済ませられ、つまり1種類のクロック発生回路で
済ませることができ、しかも上記倍速スキャンによる画
像を液晶パネルに表示した場合同表示画像が横に伸びた
状態にならず、正常な画像を表示することができる。
【図面の簡単な説明】
【図1】この発明の一実施例を示し、液晶表示装置の駆
動方法を説明するための概略的タイムチャート図であ
る。
【図2】従来の液晶表示装置の駆動方法を説明するため
の概略的タイムチャート図である。
【図3】倍速変換による表示画像を説明する概略的画面
図である。
【符号の説明】
1 液晶パネル

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 NTSC方式の映像信号(水平周波数;
    f)をディジタル変換し、該ディジタル変換された画像
    データをD/A変換してアナログにして液晶パネルに転
    送するに際し、前記映像信号を倍速変換するために、同
    映像信号を1H(ライン)毎にラインメモリに書き込む
    とともに、同ラインメモリの読み出しを同書き込みの倍
    の速度とし、該読み出した画像データにより前記液晶パ
    ネルに画像を表示する液晶表示装置の駆動方法におい
    て、 前記液晶パネルの横ドット数がxである場合、前記ライ
    ンメモリの読み出しクロックの周波数を2f・(x/
    a)(a;前記入力映像信号の水平期間における映像期
    間の割合)とし、前記ラインメモリの書き込みクロック
    の周波数を前記読み出しクロックの1/2とし、前記映
    像信号をディジタル変換するためのドットクロックの周
    波数を前記ラインメモリの読み出しクロックの周波数と
    同一としたことを特徴とする液晶表示装置の駆動方法。
JP11811292A 1992-04-10 1992-04-10 液晶表示装置の駆動方法 Withdrawn JPH05292433A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11811292A JPH05292433A (ja) 1992-04-10 1992-04-10 液晶表示装置の駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11811292A JPH05292433A (ja) 1992-04-10 1992-04-10 液晶表示装置の駆動方法

Publications (1)

Publication Number Publication Date
JPH05292433A true JPH05292433A (ja) 1993-11-05

Family

ID=14728328

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11811292A Withdrawn JPH05292433A (ja) 1992-04-10 1992-04-10 液晶表示装置の駆動方法

Country Status (1)

Country Link
JP (1) JPH05292433A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003091791A1 (en) * 2002-04-26 2003-11-06 Electronics And Telecommunications Research Institute Apparatus and method for reducing power consumption by adjusting backlight and adapting visual signal

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003091791A1 (en) * 2002-04-26 2003-11-06 Electronics And Telecommunications Research Institute Apparatus and method for reducing power consumption by adjusting backlight and adapting visual signal

Similar Documents

Publication Publication Date Title
EP0382567B1 (en) Liquid crystal display device and driving method therefor
JPS6061796A (ja) 表示装置
US5406304A (en) Full color liquid crystal driver
US6271821B1 (en) Interface for liquid crystal display
JPH1155569A (ja) 表示制御回路
JPH05292433A (ja) 液晶表示装置の駆動方法
JP2000221925A (ja) 液晶駆動回路
JP2924842B2 (ja) 液晶表示装置
JPH07261145A (ja) 液晶駆動方法
JPH0918814A (ja) 液晶表示装置
JPH10222133A (ja) 液晶表示装置の駆動回路
US5948039A (en) Vehicular navigation display system
JP2548018B2 (ja) 倍速変換装置
JP2883521B2 (ja) 表示装置
JPH056152A (ja) 液晶デイスプレイ装置
JPH11327499A (ja) 画像表示装置およびその駆動方法
JPH0887247A (ja) 画像表示装置
JPS61213897A (ja) 画像表示装置
JPH06118899A (ja) 映像信号処理回路
JP3643652B2 (ja) 液晶表示装置
JP2903346B2 (ja) 映像表示装置
JPH05224630A (ja) フルカラー液晶駆動回路
JPH096290A (ja) 液晶パネル駆動回路
JP3109897B2 (ja) マトリクス表示装置
JPH08248939A (ja) ディジタル信号処理回路

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 19990706